摘 要:在分析人工魚群算法存在不足的基礎上,對人工魚群算法加以改進,提出了一種改進型人工魚群算 法。該算法提高了全局搜索能力和收斂速度,并用于求解具有變量邊界約束的非線性復雜函數最優化問題。 仿真結果表明,改進后的人工魚群算法具有精度高、搜索速度快等特點,是一種求解復雜函數全局最優化的智 能算法
標簽: 人工魚群 算法 分 全局
上傳時間: 2013-12-12
上傳用戶:asasasas
電源供應器設計利用鍵盤介面輸入電源電壓值以SPI界面傳至另一顆CPU做前端之運算結果傳回做LED顯示
標簽: SPI CPU LED 鍵盤
上傳時間: 2017-03-19
上傳用戶:二驅蚊器
多媒體視頻程序設計--使用Delphi 第六章 源碼 6-1 視頻顯示模式 6-2 畫面顯示速度 6-3 顯示畫面尺寸調整
標簽: Delphi 程序 模式 畫面
上傳時間: 2017-03-31
上傳用戶:chenbhdt
最短路,用VB開發,作為算法很簡便,速度很快.3000點是20分鐘能夠算完..
標簽: 3000 短路 分 算法
上傳時間: 2017-05-10
上傳用戶:ruixue198909
教你如何用actionscrit做計時運算 超有趣的 試著玩玩看喔
標簽: actionscrit
上傳時間: 2014-01-18
上傳用戶:zgu489
PLC 以 其 可靠性高、抗干擾能力強、配套齊全、功能完善、適應性強等特點,廣泛應用于各種控制領域。PLC作為通用工業控制計算機,是面向工礦企業的工控設備,使用梯形圖符號進行編程,與繼電器電路相當接近,被廣大工程技術人員接受。但是在實際應用中,如何編程能夠提高PLC程序運行速度是一個值得我們思考研究的問題。1 PLC工作原理PLC 與 計 算機的工作原理基本相同,即在系統程序的管理下,通過運行應用程序完成用戶任務。但兩者的工作方式有所不同。計算機一般采用等待命令的工作方式,而PLC在確定了工作任務并裝人了專用程序后成為一種專用機,它采用循環掃描工作方式,系統工作任務管理及應用程序執行都是用循環掃描方式完成的。PLC 有 兩 種基本的工作狀態,即運行(RUN)與停止(STOP)狀態。在這兩種狀態下,PLC的掃描過程及所要完成的任務是不盡相同的,如圖1所示。 PLC在RUN工作狀態時,執行一次掃描操作所的時間稱為掃描周期,其典型值通常為1一100nis,不同PLC廠家的產品則略有不同。掃描周期由內部處理時間、輸A/ 輸出處理執行時間、指令執行時間等三部分組成。通常在一個掃描過程中,執行指令的時間占了絕大部分,而執行指令的時間與用戶程序的長短有關。用戶 程 序 是根據控制要求由用戶編制,由許多條PLC指令所組成。不同的指令所對應的程序步不同,以三菱FX2N系列的PLC為例,PLC對每一個程序步操作處理時間為:基本指令占0.741s/步,功能指令占幾百微米/步。完成一個控制任務可以有多種編制程序的方法,因此,選擇合理、巧妙的編程方法既可以大大提高程序運行速度,又可以保證可靠性。 提高PLC程序運行速度的幾種編程方法2.1 用數據傳送給位元件組合的方法來控制輸出在 PL C應 用編程中,最后都會有一段輸出控制程序,一般都是用邏輯取及輸出指令來編寫,如圖2所示。在圖2所示的程序中,邏輯取的程序步為1,輸出的程序步為2,執行上述程序共需3個程序步。通常情況下,PLC要控制的輸出都不會是少量的,比如,有8個輸出,在條件滿足時要同時輸出。此時,執行圖2所示的程序共需17個程序步。若我們通過位元件的組合并采用數據傳送的方法來完成圖2所示的程序,就會大大減少程序步驟。在三 菱 PLC中,只處理ON/OFF狀態的元件(如X,Y,M和S),稱為位元件。但將位元件組合起來也可以處理數據。位元件組合由Kn加首元件號來表示。位元件每4bit為一組組合成單元。如KYO中的n是組數,當n=1時,K,Yo 對應的是Y3一Yo。當n二2時,KZYo對應的是Y7一Yo。通過位元件組合,就可以用處理數據的方式來處理位元件,圖2程序所示的功能可用圖3所示的傳送數據的方式來完成。
標簽: PLC 程序 運行速度 編程方法
上傳時間: 2013-11-11
上傳用戶:幾何公差
本文在量子進化算法的基礎上結合基于克隆選擇學說的克隆算子,提出了改進的進化算法———量子克 隆進化策略算法(QCES) . 它既借鑒了量子進化算法的高效并行性又利用克隆算子來代替其中的變異和選擇操作,以 增加種群的多樣性,避免了早熟,且收斂速度快. 本文不僅從理論上證明了該算法的收斂,而且通過仿真實驗表明了此 算法的優越性.
標簽: QCES 量子 進化算法 克隆
上傳時間: 2014-01-03
上傳用戶:維子哥哥
MRF能量解算中的的BP算法,速度快,效果很好!
標簽: MRF BP算法 能量 解算
上傳時間: 2016-07-28
上傳用戶:Amygdala
針對高速數字信號處理的要求,提出用FPGA 實現基- 4FFT 算法,并對其整體結構、蝶形單 元進行了分析. 采用蝶算單元輸入并行結構和同址運算,能同時提供蝶形運算所需的4 個操作 數,具有最大的數據并行性,能提高處理速度 按照旋轉因子存放規則,蝶形運算所需的3 個旋轉 因子地址相同,且尋址方式簡單 輸出采取與輸入相似的存儲器 運算單元同時采用3 個乘法的 復數運算算法來實現.
標簽: FPGA 4FFT 運算 高速數字
上傳時間: 2017-03-09
上傳用戶:671145514
包裝工程設計手冊
標簽: 工程 手冊
上傳時間: 2013-04-15
上傳用戶:eeworm
蟲蟲下載站版權所有 京ICP備2021023401號-1