亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

衛(wèi)(wèi)星移動(dòng)(dòng)通信

  • 基于Matlab環(huán)境的串行數(shù)據(jù)通信

                介紹基于Matlab 環(huán)境的微機(jī)與單片機(jī)串行數(shù)據(jù)通信方法。該方法利

    標(biāo)簽: Matlab 環(huán)境 串行數(shù)據(jù)通信

    上傳時(shí)間: 2013-07-16

    上傳用戶:ommshaggar

  • 基于ARM和DSP的鐵路信號(hào)測(cè)試儀設(shè)計(jì)(DSP部分)

    UM71系列(包括ZPW-2000A)無(wú)絕緣軌道電路已成為我國(guó)鐵路的主流制式,軌道電路的正常工作對(duì)行車安全意義重大。軌道信號(hào)失真或者受到噪聲污染有可能導(dǎo)致鐵路信號(hào)設(shè)備錯(cuò)誤動(dòng)作進(jìn)而發(fā)生行車事故。通過(guò)對(duì)鐵路信號(hào)做出監(jiān)測(cè)以及判斷,可以幫助信號(hào)設(shè)備維護(hù)人員對(duì)故障設(shè)備進(jìn)行及時(shí)修復(fù)從而避免事故發(fā)生。 本文設(shè)計(jì)了一種基于ARM/DSP雙核結(jié)構(gòu)的鐵路信號(hào)測(cè)試儀,用以幫助設(shè)備維護(hù)人員及時(shí)檢修故障設(shè)備。其中,DSP芯片選用TI公司的32位浮點(diǎn)處理器TMS320VC33作為信號(hào)分析與處理的核心,實(shí)現(xiàn)信號(hào)的解調(diào)、頻譜分析和細(xì)化處理等功能。本測(cè)試儀作為一種實(shí)時(shí)的信號(hào)檢測(cè)設(shè)備,充分利用了浮點(diǎn)DSP芯片高效靈活以及系統(tǒng)可裁減的特性,因而更適合于現(xiàn)場(chǎng)環(huán)境的應(yīng)用。本測(cè)試儀主要針對(duì)目前使用較為廣泛的UM71、ZPW-2000A系統(tǒng)以及站內(nèi)25Hz相敏軌道電路,實(shí)現(xiàn)對(duì)移頻信號(hào)的數(shù)字解調(diào)、區(qū)間載波頻率檢測(cè)、信號(hào)幅度檢測(cè)、站內(nèi)軌道信號(hào)的相位角及其幅度檢測(cè)等功能。 本文著重分析了頻譜細(xì)化技術(shù)中的ZFFT算法在實(shí)時(shí)信號(hào)分析中的應(yīng)用,采用ZFFT算法可以在保證運(yùn)算效率的同時(shí)提高頻譜的分辨率。在此基礎(chǔ)上,本文就這種算法提出了若干改進(jìn)措施并且通過(guò)MATLAB對(duì)該算法及其改進(jìn)措施進(jìn)行了軟件仿真。同時(shí)本文完成了基于這種算法的DSP軟件設(shè)計(jì):為了提高系統(tǒng)實(shí)時(shí)性,DSP算法均采用匯編語(yǔ)言實(shí)現(xiàn)。理論分析和實(shí)驗(yàn)表明調(diào)制頻率的分辨率可以達(dá)到0.03Hz,滿足實(shí)際應(yīng)用要求。此外,本文設(shè)計(jì)了測(cè)試儀的硬件結(jié)構(gòu),主要是VC33的外圍器件及其與雙口RAMCY7C028的接口電路,以及基于這個(gè)接口電路的通信規(guī)程。

    標(biāo)簽: DSP ARM 鐵路信號(hào) 試儀設(shè)計(jì)

    上傳時(shí)間: 2013-06-29

    上傳用戶:qazwsxedc

  • ARM嵌入式系統(tǒng)在家用通信平臺(tái)中的應(yīng)用與研究

    智能家庭信息系統(tǒng)是集自動(dòng)化、計(jì)算機(jī)、通信技術(shù)于一體的“3C”系統(tǒng),它將各種家電產(chǎn)品結(jié)合成一個(gè)有機(jī)整體,實(shí)現(xiàn)了對(duì)家電設(shè)備進(jìn)行集中或異地控制和管理,以及能夠與外界進(jìn)行信息交互,以控制終端為突破口作為對(duì)家庭信息系統(tǒng)的研究,將有可能在以后的競(jìng)爭(zhēng)中占據(jù)制高點(diǎn),取得良好的經(jīng)濟(jì)和社會(huì)效益。 本課題開發(fā)的智能家庭信息系統(tǒng)是以實(shí)際項(xiàng)目為背景,對(duì)基于網(wǎng)絡(luò)的嵌入式家庭信息系統(tǒng)進(jìn)行了研究。通過(guò)對(duì)傳統(tǒng)智能家居的特點(diǎn)進(jìn)行分析,指出了目前市場(chǎng)上的智能家居系統(tǒng)的局限性,提出了基于短距無(wú)線網(wǎng)絡(luò)的現(xiàn)代智能家居系統(tǒng)是將來(lái)的發(fā)展趨勢(shì)。 接著對(duì)智能家居控制的系統(tǒng)構(gòu)架以及相關(guān)關(guān)鍵技術(shù)進(jìn)行了分析和比較,指出基于IEEE802.15.4的ZigBee技術(shù)是目前最適合無(wú)線家居控制系統(tǒng)的無(wú)線標(biāo)準(zhǔn),并對(duì)該標(biāo)準(zhǔn)進(jìn)行了深入研究。 論文充分考慮到家庭信息化網(wǎng)絡(luò)的現(xiàn)狀和家庭內(nèi)部各信息家電的互連、集中控制、遠(yuǎn)程訪問(wèn)與控制的需求,以及低成本實(shí)現(xiàn)的實(shí)際需要,及設(shè)備互連對(duì)傳輸帶寬和使用靈活性等特點(diǎn)的需要,設(shè)計(jì)了以無(wú)線ZigBee技術(shù)組成家庭網(wǎng)絡(luò)體系總體結(jié)構(gòu),避免了在家庭內(nèi)部布線的缺陷,且滿足了功耗低,成本低,網(wǎng)絡(luò)容量大等要求。 設(shè)計(jì)了新型無(wú)線通訊模塊,該模塊主控芯片采用8位低功耗微控制器ATMEGA64及CHIPCON公司推出的首款符合2.4 GHZ IEEE802.15.4標(biāo)準(zhǔn)的射頻收發(fā)器CC2420來(lái)實(shí)現(xiàn)ZigBee模塊,它可以降低無(wú)線通訊的成本和提高無(wú)線通訊的可靠性,可以單獨(dú)使用,也可以嵌入其它設(shè)備。 論文采用了免費(fèi)、公開的linux操作系統(tǒng),并給出了在Linux上的開發(fā)流程。 最后,論文具體分析了無(wú)線ZigBee協(xié)議、ZigBee組網(wǎng)技術(shù)以及它們?cè)趯?lái)的廣泛應(yīng)用。深入地研究了HTTP超文本傳輸協(xié)議,設(shè)計(jì)了遠(yuǎn)程客戶端訪問(wèn)和控制家用電器的界面,并給出了部分軟件設(shè)計(jì)流程圖。

    標(biāo)簽: ARM 嵌入式系統(tǒng) 中的應(yīng)用

    上傳時(shí)間: 2013-04-24

    上傳用戶:agent

  • ChenMobius數(shù)字通信系統(tǒng)的MATLAB仿真及FPGA實(shí)現(xiàn)

    自上個(gè)世紀(jì)九十年代以來(lái),我國(guó)著名學(xué)者、現(xiàn)中國(guó)科學(xué)院院士、清華大學(xué)陳難先教授等人使用無(wú)窮級(jí)數(shù)的Mobius反演公式解決了一系列重要的應(yīng)用物理中的逆問(wèn)題,例如費(fèi)米體系逆問(wèn)題、信號(hào)處理等,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問(wèn)題的巧妙方法,其工作在1990年得到了世界著名的《NATURE》雜志的整版專評(píng)與高度評(píng)價(jià)。華僑大學(xué)蘇武潯、張渭濱教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對(duì)稱方波和三角波等)的傅立葉級(jí)數(shù)的逆變換運(yùn)算,得到正、余弦函數(shù)及一般周期信號(hào)的各種常用波形的信號(hào)展開;并求得了與各種常用波形信號(hào)函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計(jì)算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 在新型通信系統(tǒng)中,把這種正交函數(shù)族應(yīng)用于系統(tǒng)的相干調(diào)制解調(diào)中,取代傳統(tǒng)通信系統(tǒng)中調(diào)制解調(diào)所采用的三角正交函數(shù)族。正是這種正交函數(shù)族使得通信系統(tǒng)的傳輸性能大大提高,保密性加強(qiáng),而且正交函數(shù)族產(chǎn)生很方便。 本文從軟件仿真和硬件實(shí)現(xiàn)兩個(gè)方面對(duì)Chen-Mobius通信系統(tǒng)進(jìn)行了驗(yàn)證。首先,利用MATLAB軟件構(gòu)建Chen-Mobius數(shù)字通信系統(tǒng),通過(guò)計(jì)算機(jī)編程,對(duì)Chen-Mobius單路、四路和八路的數(shù)字通信系統(tǒng)進(jìn)行仿真分析,對(duì)該系統(tǒng)在不同信噪比情況下的錯(cuò)誤概率進(jìn)行了計(jì)算,并繪出了信噪比-錯(cuò)誤概率曲線;其次,在QuartusⅡ軟件平臺(tái)上,利用VHDL語(yǔ)言文本輸入和原理圖輸入的方法構(gòu)建Chen-Mobius數(shù)字通信系統(tǒng),對(duì)該系統(tǒng)進(jìn)行了仿真,包括設(shè)計(jì)綜合、引腳分配、仿真驗(yàn)證、時(shí)序分析等;再次,在QuartusⅡ軟件仿真的基礎(chǔ)上,在Altera公司的Stratix GX芯片上,實(shí)現(xiàn)了硬件的編程和下載,從而完成了Chen-Mobius數(shù)字通信系統(tǒng)的FPGA實(shí)現(xiàn);最后,從MATLAB軟件仿真和硬件實(shí)現(xiàn)的結(jié)果出發(fā),通過(guò)分析系統(tǒng)的性能,簡(jiǎn)單展望了Chen-Mobius數(shù)字通信系統(tǒng)的應(yīng)用前景。 本文通過(guò)軟件仿真得到了Chen-Mobius數(shù)字通信系統(tǒng)的信噪比-錯(cuò)誤概率曲線,從理論上驗(yàn)證了該系統(tǒng)的強(qiáng)的抗干擾能力;利用FPGA完成了系統(tǒng)的硬件實(shí)現(xiàn),從實(shí)際上驗(yàn)證了該系統(tǒng)的可實(shí)現(xiàn)性。從兩方面都可以說(shuō)明,Chen-Mobius通信系統(tǒng)雖然只是一個(gè)新的起點(diǎn),但它卻預(yù)示著光明的應(yīng)用前景。

    標(biāo)簽: ChenMobius MATLAB FPGA 數(shù)字通信系統(tǒng)

    上傳時(shí)間: 2013-05-19

    上傳用戶:sa123456

  • 基于ARM的多路串行和以太網(wǎng)通信技術(shù)的研究與應(yīng)用

    近年來(lái),隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對(duì)數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實(shí)現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時(shí),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過(guò)網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實(shí)現(xiàn)技術(shù)上的革新。 本文分別對(duì)串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計(jì)一個(gè)嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來(lái)實(shí)現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),通過(guò)比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點(diǎn),設(shè)計(jì)出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實(shí)時(shí)性高的特點(diǎn),對(duì)串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實(shí)際需求,對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì)和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計(jì)。在軟件設(shè)計(jì)上,對(duì)系統(tǒng)的啟動(dòng)代碼、串行通信協(xié)議、串口驅(qū)動(dòng)以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測(cè)試與分析,達(dá)到了設(shè)計(jì)要求。

    標(biāo)簽: ARM 多路 串行 以太網(wǎng)

    上傳時(shí)間: 2013-07-31

    上傳用戶:aeiouetla

  • 保密通信中RS編解碼的FPGA實(shí)現(xiàn)

    由于信道中存在干擾,數(shù)字信號(hào)在信道中傳輸?shù)倪^(guò)程中會(huì)產(chǎn)生誤碼.為了提高通信質(zhì)量,保證通信的正確性和可靠性,通常采用差錯(cuò)控制的方法來(lái)糾正傳輸過(guò)程中的錯(cuò)誤.本文的目的就是研究如何通過(guò)差錯(cuò)控制的方法以提高通信質(zhì)量,保證傳輸?shù)恼_性和可靠性.重點(diǎn)研究一種信道編解碼的算法和邏輯電路的實(shí)現(xiàn)方法,并在硬件上驗(yàn)證,利用碼流傳輸?shù)臏y(cè)試方法,對(duì)設(shè)計(jì)進(jìn)行測(cè)試.在以上的研究基礎(chǔ)之上,橫向擴(kuò)展和課題相關(guān)問(wèn)題的研究,包括FPGA實(shí)現(xiàn)和高速硬件電路設(shè)計(jì)等方面的研究. 糾錯(cuò)碼技術(shù)是一種通過(guò)增加一定的冗余信息來(lái)提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯(cuò)碼,在線性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤.在深空通信,移動(dòng)通信以及數(shù)字視頻廣播等系統(tǒng)中具有廣泛的應(yīng)用,隨著RS編碼和解碼算法的改進(jìn)和相關(guān)的硬件實(shí)現(xiàn)技術(shù)的發(fā)展,RS碼在實(shí)際中的應(yīng)用也將更加廣泛. 在研究中,對(duì)所研究的問(wèn)題進(jìn)行分解,集中精力研究課題中的重點(diǎn)和難點(diǎn),在各個(gè)模塊成功實(shí)現(xiàn)的基礎(chǔ)上,成功的進(jìn)行系統(tǒng)組合,協(xié)調(diào)各個(gè)模塊穩(wěn)定的工作. 在本文中的EDA設(shè)計(jì)中,使用了自頂向下的設(shè)計(jì)方法,編解碼算法每一個(gè)子模塊分開進(jìn)行設(shè)計(jì),最后在頂層進(jìn)行元件例化,正確實(shí)現(xiàn)了編碼和解碼的功能. 本文首先介紹相關(guān)的數(shù)字通信背景;接著提出糾錯(cuò)碼的設(shè)計(jì)方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實(shí)現(xiàn)方法,RTL代碼編寫和邏輯仿真以及時(shí)序仿真,并討論了FPGA設(shè)計(jì)的一般性準(zhǔn)則以及高速數(shù)字電路設(shè)計(jì)的一些常用方法和注意事項(xiàng);最后設(shè)計(jì)基于FPGA的硬件電路平臺(tái),并利用靜態(tài)和動(dòng)態(tài)的方法對(duì)編解碼算法進(jìn)行測(cè)試. 通過(guò)對(duì)編碼和解碼算法的充分理解,本人使用Verilog HDL語(yǔ)言對(duì)算法進(jìn)行了RTL描述,在Altera公司Cyclone系列FPGA平臺(tái)上面實(shí)現(xiàn)了編碼和解碼算法. 其中,編碼的最高工作頻率達(dá)到158MHz,解碼的最高工作頻率達(dá)到91MHz.在進(jìn)行硬件調(diào)試的時(shí)候,整個(gè)系統(tǒng)工作在30MHz的時(shí)鐘頻率下,通過(guò)了硬件上的靜態(tài)測(cè)試和動(dòng)態(tài)測(cè)試,并能夠正確實(shí)現(xiàn)預(yù)期的糾錯(cuò)功能.

    標(biāo)簽: FPGA 保密通信 RS編解碼

    上傳時(shí)間: 2013-07-01

    上傳用戶:liaofamous

  • 基于H.264的網(wǎng)絡(luò)視頻監(jiān)控的FPGA實(shí)現(xiàn)研究

    隨著科學(xué)技術(shù)的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、日常生活、警備與軍事方面的應(yīng)用越來(lái)越廣泛。采用基于 FPGA 的SOPC技術(shù)、H.264壓縮編碼技術(shù)和網(wǎng)絡(luò)傳輸控制技術(shù)實(shí)現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴(kuò)展性等方面都有著突出的優(yōu)勢(shì),具有重要的學(xué)術(shù)意義與實(shí)用意義, 本課題所設(shè)計(jì)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)由以Nios Ⅱ?yàn)楹诵牡那度胧綀D像服務(wù)器、相關(guān)網(wǎng)絡(luò)設(shè)備與若干PC機(jī)客戶端組成。嵌入式圖像服務(wù)器實(shí)時(shí)采集圖像,采用H.264 編碼算法進(jìn)行壓縮,并持續(xù)監(jiān)聽網(wǎng)絡(luò)。PC機(jī)客戶端可通過(guò)網(wǎng)絡(luò)對(duì)服務(wù)器進(jìn)行遠(yuǎn)程訪問(wèn),接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實(shí)時(shí)顯示,使監(jiān)控人員有效地掌握現(xiàn)場(chǎng)情況, 在嵌入式圖像服務(wù)器設(shè)計(jì)階段,本文首先進(jìn)行了芯片選型與開發(fā)平臺(tái)選擇。然后構(gòu)建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設(shè)計(jì)圖像采集用戶自定義模塊。接著設(shè)計(jì)雙Nios Ⅱ架構(gòu)的SOPC系統(tǒng),闡述了雙軟核設(shè)計(jì)中定制連接、內(nèi)存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時(shí)完成了網(wǎng)絡(luò)服務(wù)器的設(shè)計(jì),采用μC/OS-Ⅱ進(jìn)行多任務(wù)的管理與調(diào)度, H.264視頻壓縮編解碼算法設(shè)計(jì)與實(shí)現(xiàn)是本文的重點(diǎn)。文中首先分析H.264.標(biāo)準(zhǔn),規(guī)劃編解碼器結(jié)構(gòu)。接著設(shè)計(jì)了16×16幀內(nèi)預(yù)測(cè)算法,并設(shè)計(jì)宏塊掃描方式,采用兩次判決策略進(jìn)行預(yù)測(cè)模式選擇。然后設(shè)計(jì)4×4子塊掃描方式,編寫整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結(jié)合的方案,針對(duì)除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實(shí)現(xiàn)了一種基于表示范圍判別的編碼方法。最后設(shè)計(jì)了網(wǎng)絡(luò)傳輸?shù)拇a流組成格式,并針對(duì)編碼算法設(shè)計(jì)相應(yīng)解碼算法。使用VC++完成算法驗(yàn)證,并進(jìn)行測(cè)試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗(yàn)證完成后,本文進(jìn)行了PC機(jī)客戶端設(shè)計(jì),使其具有遠(yuǎn)程訪問(wèn)、H.264解碼與實(shí)時(shí)顯示的功能。同時(shí)將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務(wù)器與若干客戶端接入網(wǎng)絡(luò)進(jìn)行聯(lián)合調(diào)試,構(gòu)建完整的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 實(shí)驗(yàn)結(jié)果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質(zhì)量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設(shè)計(jì)成功。本系統(tǒng)具有成本低、擴(kuò)展性好及適用范圍廣等優(yōu)點(diǎn),發(fā)展前景十分廣闊。

    標(biāo)簽: FPGA 264 網(wǎng)絡(luò)視頻監(jiān)控 實(shí)現(xiàn)研究

    上傳時(shí)間: 2013-08-03

    上傳用戶:88mao

  • 基于DSPs和FPGA的通信信號(hào)調(diào)制識(shí)別方法研究

    基于小波變換和神經(jīng)網(wǎng)絡(luò)理論,對(duì)非穩(wěn)定、大信噪比(SNR)變化的通信信號(hào)進(jìn)行有效的特征提取和分類,實(shí)現(xiàn)了通信信號(hào)調(diào)制方式的分類識(shí)別.首先,采用基于多分辨分析框架的Mallat快速算法提取離散細(xì)節(jié)作為特征采,實(shí)驗(yàn)得出db3小波非常適合作為特征提取小波,用小波變換大大壓縮了通信信號(hào)特征矢量,提取的信號(hào)特征矢量64點(diǎn);然后依據(jù)神經(jīng)網(wǎng)絡(luò)理論,分別采用BP網(wǎng)絡(luò)作為分類器對(duì)通信信號(hào)調(diào)制識(shí)別分類.從計(jì)算機(jī)模擬實(shí)驗(yàn)結(jié)果可知,該方法能很好地完成通信信號(hào)調(diào)制識(shí)別分類任務(wù),使識(shí)別正確率得到了明顯改善,同時(shí)降低了識(shí)別分類過(guò)程的復(fù)雜度,并且為通信信號(hào)調(diào)制識(shí)別的DSP實(shí)現(xiàn)提供了快速計(jì)算的理論基礎(chǔ).其次,介紹了TMS320LF2407 DSP和FPGA的結(jié)構(gòu)原理,并在此基礎(chǔ)上設(shè)計(jì)了數(shù)字信號(hào)處理板和制作調(diào)試電路板.最后,用匯編和C語(yǔ)言編制A/D程序、串口通信程序和應(yīng)用程序,并在信號(hào)處理板上調(diào)試和運(yùn)行.

    標(biāo)簽: DSPs FPGA 通信信號(hào) 調(diào)制識(shí)別

    上傳時(shí)間: 2013-07-23

    上傳用戶:731140412

  • matlab通信仿真psk誤碼分析

    MATLAB仿真通信PSK誤碼分析,主要用來(lái)測(cè)試SNR從0到10時(shí)的系統(tǒng)性能-MATLAB simulation PSK communication error analysis

    標(biāo)簽: matlab psk 通信 仿真

    上傳時(shí)間: 2013-04-24

    上傳用戶:924484786

  • 基于FPGA的列車擴(kuò)頻通信基帶處理器設(shè)計(jì)

      擴(kuò)展頻譜通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗人為干擾、窄帶干擾、多徑干擾的能力。  本文介紹了擴(kuò)展頻譜通信的基本原理,對(duì)其數(shù)字實(shí)現(xiàn)方法進(jìn)行了深入分析和研究。詳細(xì)闡述了擴(kuò)頻理論基礎(chǔ)一香農(nóng)定理;建立了擴(kuò)頻通信系統(tǒng)的數(shù)學(xué)模型,并對(duì)其進(jìn)行了分析;在對(duì)偽隨機(jī)序列研究的基礎(chǔ)上,提出了應(yīng)用于本系統(tǒng)的m序列,并對(duì)其應(yīng)用特性進(jìn)行了研究;提出了中頻調(diào)制方案DQPSK,對(duì)其進(jìn)行了分析;深入研究了接收的同步問(wèn)題—捕獲和跟蹤,并且在對(duì)數(shù)字匹配濾波器原理及其實(shí)現(xiàn)方法進(jìn)行深入研究的基礎(chǔ)上,提出基于數(shù)字匹配濾波器的捕獲和跟蹤方案;采用相關(guān)檢測(cè)的解擴(kuò)原理,完成了擴(kuò)頻數(shù)據(jù)的解擴(kuò)。 

    標(biāo)簽: FPGA 列車 擴(kuò)頻通信 基帶處理器

    上傳時(shí)間: 2013-07-12

    上傳用戶:lh25584

主站蜘蛛池模板: 米脂县| 西畴县| 牡丹江市| 乌兰察布市| 安阳县| 陆良县| 兴安盟| 怀仁县| 轮台县| 娄烦县| 宕昌县| 全南县| 梓潼县| 中卫市| 阜城县| 阳高县| 长宁县| 泽库县| 锡林郭勒盟| 页游| 鹤峰县| 杭锦旗| 普安县| 五原县| 宁明县| 台东市| 上杭县| 阿鲁科尔沁旗| 岚皋县| 三明市| 沈丘县| 沙田区| 大姚县| 五寨县| 阜平县| 庆云县| 子长县| 怀宁县| 凤凰县| 那曲县| 中卫市|