亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

處理器芯片

  • 雙相DC-DC電源管理芯片均流控制電路的分析與設計

    電源是電子設備的重要組成部分,其性能的優劣直接影響著電子設備的穩定性和可靠性,隨著電子技術的發展,電子設備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統的電源問題已經成為了系統成敗的關鍵因素。本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅動能力強等優點.根據電流模式的PWM控制原理,研究設計了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨的轉換器工作,兩相結構能提供大的輸出電流,但是在開關上的功耗卻很低。芯片能夠精確的調整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進行電流對稱以及電路的保護。文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發生電路、比較器電路、平均電流電路、電流檢測電路等進行了設計并給出了仿真驗證結果。該芯片只需外接少數元件就可構成一個高性能的雙相DC-DC開關電源,可廣泛應用于CPU供電系統等。通過應用Hspice軟件對該變換器芯片的主要模塊電路進行仿真,驗證了設計方案和理論分析的可行性和正確性,同時在芯片模塊電路設計的基礎上,應用0.8umBICMOS工藝設計規則完成了芯片主要模塊的版圖繪制,編寫了DRC.LVS文件并驗證了版圖的正確性。所設計的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達到了預期的要求。

    標簽: DC-DC電源管理

    上傳時間: 2022-06-26

    上傳用戶:

  • STM8制作的RFID自動尋卡器,附硬件FM17522官方LPCD程序資料

    本設計是基于RFIDFM17522官方LPCD程序。該設計通過STM8S003與FM17522 RF通訊,并通過串口讀寫IC卡信息,設置低功耗自動尋卡等功能。FM17522是一款高度集成的工作在13.56MHz下的非接觸讀寫器芯片,同時提供了低功耗的外部卡片偵測功能(LPCD),方便電池供電、需要低功耗工作、并且需要實時處理任意時刻會進入射頻場的外部卡片的讀寫器設備。STM8制作的RFID自動尋卡器電路 pcb板

    標簽: stm8 RFID fm17522 lpcd

    上傳時間: 2022-06-30

    上傳用戶:

  • 基于FPGA的LDPC碼的實現.rar

    低密度校驗碼(LDPC)是一種能逼近Shannon容量限的漸進好碼,其長碼性能甚至超過了Turbo碼。低密度校驗碼以其迭代譯碼復雜度低,沒有錯誤平層,碼率和碼長可靈活改變的優點成為Turbo碼強有力的競爭對手。目前,LDPC碼已廣泛應用于深空通信、光纖通信、衛星數字視頻和音頻廣播等領域,因此LDPC碼編譯碼器的硬件實現已成為糾錯編碼領域的研究熱點之一。 本文在分析LDPC碼的基本編碼結構基礎上,首先研究了LDPC碼的隨機構造方法,并給出了有效的PEG算法實現方法,重點分析了用環消除(cycle elimination)算法實現的準循環LDPC碼的構造。然后對LDPC碼的幾種不同譯碼算法進行分析比較,討論了一種適合硬件實現的譯碼算法-TDMP算法,并對易于硬件實現的TDMP算法進行了性能仿真,仿真結果表明TDMP算法作為硬件實現的譯碼算法具有優異的性能優勢。最后針對Altera公司的StratixEPIS25 FPGA芯片設計了一個基于TDMP算法的(4096,2048)非規則LDPC碼譯碼器,內部用了4個單校驗碼譯碼器并行譯1幀數據,3幀同時譯碼,作者詳細介紹了該譯碼器芯片的設計過程和內部結構和工作流程。

    標簽: FPGA LDPC

    上傳時間: 2013-05-23

    上傳用戶:fujun35303

  • H.264幀內預測算法優化及幾個重要模塊的FPGA實現.rar

    H.264作為新一代視頻編碼標準,相比上一代視頻編碼標準MPEG2,在相同畫質下,平均節約64﹪的碼流。該標準僅設定了碼流的語法結構和解碼器結構,實現靈活性極大,其規定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應用,因此。H.264的編碼器的設計可以根據需求的不同而不同。 H.264雖然具有優異的壓縮性能,但是其復雜度卻比一般編碼器高的多。本文對H.264進行了編碼復雜度分析,并統計了整個軟件編碼中計算量的分布。H.264中采用了率失真優化算法,提高了幀內預測編碼的效率。在該算法下進行幀內預測時,為了得到一個宏塊的預測模式,需要進行592次率失真代價計算。因此為了降低幀內預測模式選擇的計算復雜度,本文改進了幀內預測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內編碼時間平均節約60﹪以上,對編碼的實時性有較大幫助。 為了實現實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現。首先研究了H.264編碼器硬件實現架構,并對影響編碼速度,且具有硬件實現優越性的幾個重要部分進行了算法研究和FPGA.實現。本文主要研究了H.264編碼器中整數DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數DCT變換等部分。分別對這些模塊進行了綜合和時序仿真,并將驗證后通過的系統模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進行了在線測試,驗證了該系統對輸入的殘差數據實時壓縮編碼的功能。 本文對H.264編碼器幀內預測模式選擇算法的改進,算法實現簡單,對軟件編碼的實時性有很大幫助。本文對在單片FPGA上實現H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設計有著積極的借鑒性。

    標簽: FPGA 264 幀內預測

    上傳時間: 2013-06-13

    上傳用戶:夜月十二橋

  • H.264幀內預測算法優化及幾個重要模塊的FPGA實現

    H.264作為新一代視頻編碼標準,相比上一代視頻編碼標準MPEG2,在相同畫質下,平均節約64﹪的碼流。該標準僅設定了碼流的語法結構和解碼器結構,實現靈活性極大,其規定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應用,因此。H.264的編碼器的設計可以根據需求的不同而不同。 H.264雖然具有優異的壓縮性能,但是其復雜度卻比一般編碼器高的多。本文對H.264進行了編碼復雜度分析,并統計了整個軟件編碼中計算量的分布。H.264中采用了率失真優化算法,提高了幀內預測編碼的效率。在該算法下進行幀內預測時,為了得到一個宏塊的預測模式,需要進行592次率失真代價計算。因此為了降低幀內預測模式選擇的計算復雜度,本文改進了幀內預測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內編碼時間平均節約60﹪以上,對編碼的實時性有較大幫助。 為了實現實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現。首先研究了H.264編碼器硬件實現架構,并對影響編碼速度,且具有硬件實現優越性的幾個重要部分進行了算法研究和FPGA.實現。本文主要研究了H.264編碼器中整數DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數DCT變換等部分。分別對這些模塊進行了綜合和時序仿真,并將驗證后通過的系統模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進行了在線測試,驗證了該系統對輸入的殘差數據實時壓縮編碼的功能。 本文對H.264編碼器幀內預測模式選擇算法的改進,算法實現簡單,對軟件編碼的實時性有很大幫助。本文對在單片FPGA上實現H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設計有著積極的借鑒性。

    標簽: FPGA 264 幀內預測 算法優化

    上傳時間: 2013-05-25

    上傳用戶:refent

  • 基于FPGA的高速實時數字存儲示波器

    數字存儲示波器(DSO)上世紀八十年代開始出現,由于當時它的帶寬和分辨率較低,實時性較差,沒有具備模擬示波器的某些特點,因此并沒有受到人們的重視。隨著數字電路、大規模集成電路及微處理器技術的發展,尤其是高速模/數(A/D)轉換器及半導體存儲器(RAM)的發展,數字存儲示波器的采樣速率和實時性能得到了很大的提高,在工程測量中,越來越多的工程師用DSO來替代模擬示波器。 本文介紹了一款雙通道采樣速率達1GHz,分辨率為8Bits,實時帶寬為200MHz數字存儲示波器的研制。通過對具體功能和技術指標的分析,提出了FPGA+ARM架構的技術方案。然后,本文分模塊詳細敘述了整機系統中部分模塊,包括前端高速A/D轉換器和FPGA的硬件模塊設計,數據處理模塊軟件的設計,以及DSO的GPIB擴展接口邏輯模塊的設計。 本文在分析了傳統DSO架構的基礎上,提出了本系統的設計思想和實現方案。在高速A/D選擇上,國家半導體公司2005年推出的雙通道采樣速率達500MHz高速A/D轉換器芯片ADC08D500,利用其雙邊沿采樣模式(DES)實現對單通道1GHz的采樣速率,并且用Xilinx公司Spraten-3E系列FPGA作為數據緩沖單元和存儲單元,提高了系統的集成度和穩定性。其中,FPGA緩沖單元完成對不同時基情況下多通道數據的抽取,處理單元完成對數據正弦內插的計算,而DSO中其余數據處理功能包括數字濾波和FFT設計在后端的ARM內完成。DSO中常用的GPIB接口放在FPGA內集成,不僅充分利用了FPGA內豐富的邏輯資源,而且降低了整機成本,也減少了電路規模。 最后,利用ChipscopePro工具對采樣系統進行調試,并分析了數據中的壞數據產生的原因,提出了解決方案, 并給出了FPGA接收高速A/D的正確數據。

    標簽: FPGA 高速實時數 字存儲 示波器

    上傳時間: 2013-07-07

    上傳用戶:asdkin

  • PCI的LAYOUT注意事項及特性阻抗

    主版上有很多PCI的介面可以利用,他的LAYOUT有一些注意事項及必須處理走線的特性阻抗才可以讓系統穩定。

    標簽: LAYOUT PCI 特性阻抗

    上傳時間: 2013-06-14

    上傳用戶:夢雨軒膂

  • 24l01無線模塊的C51的發送程序

    nRF24L01 是一款工作在 2.4~2.5GHz 世界通用 ISM 頻段的單片無線收發器芯片,本程序為24l01無線模塊的C51的發送程序。

    標簽: 24l01 C51 無線模塊 發送

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞狼

  • Freescale MQX實時操作系統用戶手冊

    MQX 實時操作系統設計用于單一處理器、多處理器和分布式處理器等形式的嵌入式實時系統。 Freescale 半導體公司成功地搭載MQX 操作系統軟件平臺用于ColdFire 和PowerPC 系列微處 理器。相比于最初發布的MQX 軟件,Freescale MQX 軟件更易于配置和使用。現在單一發布版本 就包含了MQX 操作系統外加其它所有軟件組件來支持特定的微處理器。有關Freescale MQX 的 發布版本的詳細說明如下。 Freescale MQX 本文檔將以“Freescale MQX”作為本軟件的標識。 MQX 是一個運行時函數庫,程序用它來實現實時多任務應用。其主要特征為:大小可裁剪、 面向組件的架構和便于使用。 MQX 支持多處理器應用,并且可用于靈活配置嵌入式輸入/輸出產品,如網絡、數據通訊和 文檔管理等。 本手冊通篇都使用 MQX 作為MQX 操作系統的縮寫。  

    標簽: Freescale MQX 實時操作系統 用戶手冊

    上傳時間: 2013-11-11

    上傳用戶:kz_zank

  • STC單片機開發板操作手冊

      一、 概述   1,多功能單片機開發板,板載資源非常豐富,僅是包括的功能(芯片)有:   步進電機驅動芯片ULN2003、   八路并行AD轉換芯片ADC0804、   八路并行DA轉換芯片DAC0832、   光電耦合(轉換)芯片MOC3063、   八路鎖存器芯片74HC573、   實時時鐘芯片DS1302及備用電池、   IIC總線芯片AT24C02、   串行下載芯片MAX232CPE,   雙向可控硅BTA06-600B、   4*4矩陣鍵盤、   4位獨立按鍵、   DC5V SONGLE繼電器、   5V蜂鳴器、   八位八段共陰數碼管   5V穩壓集成塊78M05   八路發光二極管顯示   另還有功能接口(標準配置沒有芯片但留有接口,可直接連接使用):   單總線溫度傳感器DS18B2接口、

    標簽: STC 單片機開發板 操作手冊

    上傳時間: 2013-10-10

    上傳用戶:mickey008

主站蜘蛛池模板: 皮山县| 寿光市| 永城市| 鞍山市| 宁强县| 新龙县| 昭苏县| 金山区| 安达市| 广德县| 深水埗区| 阳江市| 鹰潭市| 湖北省| 厦门市| 临江市| 仁寿县| 淳安县| 县级市| 西乌珠穆沁旗| 安庆市| 英德市| 都匀市| 长宁区| 鹰潭市| 新河县| 广宁县| 永安市| 莱西市| 吉林省| 调兵山市| 太仆寺旗| 仁布县| 潜山县| 东辽县| 江安县| 来宾市| 江川县| 商河县| 应城市| 冀州市|