亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

處理器芯片

  • 74LS294 74LS292分頻器

    數字芯片的簡單應用有74LS294和74LS292分頻器。

    標簽: 74 LS 294 292

    上傳時間: 2013-12-27

    上傳用戶:caiguoqing

  • 籃球競賽24s定時器設計

    用基本的計數器芯片和門電路完成定時器的設計。

    標簽: 24s 競賽 定時器

    上傳時間: 2013-10-11

    上傳用戶:zjwangyichao

  • 基于FPGA的全新數字化PCM中頻解調器設計

    為了對中頻PCM信號進行直接解調,提出一種全新的數字化PCM中頻解調器的設計方法。在實現過程中,采用大規模的FPGA芯片對位幀同步器進行了融合,便于設備的集成化和小型化。這種新型的中頻解調器比傳統的基帶解調器具有硬件成本低和誤碼率低等優點。

    標簽: FPGA PCM 數字化 中頻

    上傳時間: 2013-12-20

    上傳用戶:jiangxiansheng

  • 非標準VGA-TV轉換器的實現

      介紹了以AL128 芯片為核心設計的一種將非標準視頻顯示模式轉換為標準電視視頻制式的視頻模式轉換器。對該視頻模式轉換器的工作原理、硬件構成及設計思路等給以了詳細的介紹。

    標簽: VGA-TV 標準 轉換器

    上傳時間: 2013-11-07

    上傳用戶:集美慧

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 用單層PCB設計超低成本混合調諧器

    今天,電視機與視訊轉換盒應用中的大多數調諧器采用的都是傳統單變換MOPLL概念。這種調諧器既能處理模擬電視訊號也能處理數字電視訊號,或是同時處理這兩種電視訊號(即所謂的混合調諧器)。在設計這種調諧器時需考慮的關鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調諧芯片TUA6039-2或其影像版TUA6037實現超低成本調諧器參考設計。這種單芯片ULC調諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設計采用一塊單層PCB,進一步降低了系統成本,同時能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區標準。圖1為采用TUA6039-2/TUA6037設計單變換調諧器架構圖。該調諧器實際上不僅是一個射頻調諧器,也是一個half NIM,因為它包括了中頻模塊。射頻輸入訊號透過一個簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進行分離。該設計沒有采用PIN二極管進行頻段切換,而是采用一個非常簡單的三工電路進行頻段切換。天線阻抗透過高感抗耦合電路變換至已調諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預選訊號進行放大。BG5120K雙MOSFET可以用于兩個VHF頻段。在接下來的調諧后帶通濾波器電路中,則進行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補償電路就是專門用來抑制影像頻率。

    標簽: PCB 調諧器

    上傳時間: 2013-11-19

    上傳用戶:ryb

  • 逆變器無線并聯控制方案的設計與實現

    首先對逆變器無線并聯的原理作了簡單的介紹。其次依據逆變器技術指標設計了一種以dsPIC30F3011芯片為核心控制器的無線并聯控制方案,結合系統主電路和相關控制原理,給出了該系統的硬件設計和軟件設計。最后以兩臺逆變器并聯為研究對象進行實驗驗證,實驗結果表明該控制方案能夠達到技術指標的要求并且能夠有效地抑制并聯系統產生的環流,使輸出功率和負載電流得到均分。

    標簽: 逆變器 無線 并聯控制 方案

    上傳時間: 2013-11-20

    上傳用戶:CSUSheep

  • 移相全橋DCDC變換器的應用研究

    零電壓開關控制的DC/DC變換器在中大功率應用場合受到越來越多的關注,并被廣泛地應用到工程中,其可靠性受到人們的重視。本文介紹了零電壓開關控制的原理和現在較為常用的零電壓開關控制芯片UCC3895芯片,并用該芯片完成一臺15V/48V的DC/DC變換器設計,給出了電路主要參數的設計和初步的實驗結果。

    標簽: DCDC 移相全橋 變換器 應用研究

    上傳時間: 2013-11-05

    上傳用戶:devin_zhong

  • 逆變器電壓補償參數離線辨識及其應用研究

    在異步電機三相逆變中,當電機低速運行時,因輸出電壓較低,由死區時間和信號傳播延遲造成的電壓損失會使輸出電流發生明顯的畸變。為改善逆變器輸出電流波形,需要進行電壓補償。常用的電壓補償方法有電壓反饋補償、電流反饋補償、死區解耦補償、自適應死區補償等,最常用且容易實現的方法就是電流反饋補償。電流反饋補償需要知道電流采樣通道及開關器件延遲、開關器件壓降、死區時間等參數,為避免直接查閱芯片資料造成的參數誤差,本文提出了一種逆變器電壓補償參數離線辨識方法,并研究了該方法在電壓補償中的應用。

    標簽: 逆變器 電壓補償 參數 應用研究

    上傳時間: 2013-10-30

    上傳用戶:wangdean1101

  • DU1763一款兼容可控硅調光器的高壓線性恒流控制器

    DU1763是一款兼容可控硅調光器的高壓線性恒流控制器,可直接驅動多通道LED燈串。其電源系統結構簡單,只需很少的外圍元件就可以實現優秀的恒流特性的調光特性。主要應用于對體積、成本要求苛刻的非隔離兼容可控硅調光器的LED恒流驅動電源系統。同時由于無需電解電容及磁性元件等特點,可以實現很長的電源壽命。 DU1763可以根據實際應用情況去選擇三通道或二勇斗。DU1763還可以多芯片并聯或串聯應用:其輸出電流可通過電流采樣電阻進行編程??勺赃m輸出LED燈串的電壓大小。 DU1763集成了專利的防過沖技術和過溫補償功能。DU1763還集成了各種保護功能,包括輸出短路、輸出開路、過溫保護。從而提高了LED恒流電源的可靠性。

    標簽: 1763 DU 兼容 可控硅調光器

    上傳時間: 2013-11-06

    上傳用戶:llandlu

主站蜘蛛池模板: 司法| 双辽市| 威海市| 莲花县| 资中县| 垦利县| 云阳县| 九龙坡区| 保德县| 桐庐县| 崇信县| 三台县| 石狮市| 阿克苏市| 桂林市| 大兴区| 定远县| 澄江县| 鸡泽县| 宿迁市| 秦安县| 景东| 建阳市| 金华市| 海城市| 响水县| 宜阳县| 天长市| 鸡东县| 晋中市| 隆化县| 阳曲县| 延长县| 花垣县| 南通市| 舞阳县| 马公市| 双桥区| 乐东| 杭锦后旗| 高陵县|