本文介紹了AT89S51單片機(jī)和DS12887時(shí)鐘芯片構(gòu)成的新型打鈴器的研制過程,詳細(xì)介紹了單片機(jī)的硬件電路設(shè)計(jì)和軟件編程方法,具有很高的科研和商業(yè)價(jià)值
上傳時(shí)間: 2013-06-17
上傳用戶:xzt
Turbo碼是一類并行級(jí)聯(lián)的系統(tǒng)卷積碼,它是在綜合級(jí)聯(lián)碼、最大后驗(yàn)概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過對(duì)編碼器結(jié)構(gòu)的巧妙設(shè)計(jì),多個(gè)子碼通過交織器隔離進(jìn)行并行級(jí)聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機(jī)引擎廢氣反復(fù)利用的機(jī)理進(jìn)行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯(cuò)能力。計(jì)算機(jī)仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強(qiáng)的抗衰落、抗干擾能力,當(dāng)交織長度足夠長時(shí),其糾錯(cuò)性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計(jì)周期短、投資小、靈活性強(qiáng)等優(yōu)點(diǎn),逐步成為復(fù)雜數(shù)字硬件電路設(shè)計(jì)的理想選擇。 本論文以東南大學(xué)移動(dòng)通信實(shí)驗(yàn)室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對(duì)MIMO-GMC系統(tǒng)的迭代接收機(jī)中所采用的外信息保留和聯(lián)合檢測譯碼迭代的特點(diǎn),完成了采用滑動(dòng)窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計(jì)。整個(gè)譯碼器模塊的設(shè)計(jì)采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實(shí)現(xiàn)。
上傳時(shí)間: 2013-04-24
上傳用戶:shanml
隨著科學(xué)技術(shù)的發(fā)展,人們對(duì)生活質(zhì)量的要求越來越高,在視聽享受方面,家庭影院越來越普遍,便攜式電子設(shè)備也日趨成熟。目前,人們對(duì)嵌入式媒體播放器的研究越來越廣泛了,國內(nèi)外已經(jīng)出現(xiàn)了像MP3、MP4和智能手機(jī)等眾多樣式的便攜式嵌入式媒體播放器。但由于種種環(huán)境及條件的限制,這些便攜式的媒體播放器都只能播放單一的或幾種固定的媒體格式,可擴(kuò)展性都比較差;而現(xiàn)在隨著應(yīng)用的不斷增多,越來越多的更先進(jìn)的壓縮算法被提出,導(dǎo)致了媒體格式的多樣化,在這種情況下,必然要求嵌入式媒體播放器要適應(yīng)多種格式。為此,通過對(duì)各種PC機(jī)上的播放器設(shè)計(jì)架構(gòu)的研究與借鑒,在本文中主要在軟件方面為嵌入式媒體播放器設(shè)計(jì)了一種可擴(kuò)展性架構(gòu),并設(shè)計(jì)了播放器界面,實(shí)現(xiàn)了一些播放器的功能。 另外,在本文還介紹了一種基于嵌入式技術(shù)的多媒體播放器的系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)主要是通過在嵌入式芯片上加載操作系統(tǒng),同時(shí)擴(kuò)充必要的接口,在操作系統(tǒng)的支持下,開發(fā)多媒體播放器。 在本文的整個(gè)系統(tǒng)設(shè)計(jì)過程中,采用了Intel公司的PXA270處理器芯片,外擴(kuò)展了USB接口,定制并加載了Linux操作系統(tǒng),在操作系統(tǒng)的支持下,對(duì)各個(gè)外擴(kuò)的接口進(jìn)行了驅(qū)動(dòng)程序的編寫,同時(shí)應(yīng)用QT/Embedded開發(fā)了多媒體播放器的圖形界面并實(shí)現(xiàn)了相應(yīng)的功能,最后,圖像既可顯示在LCD顯示屏上也可通過VGA接口顯示在電腦顯示屏上,聲音信號(hào)則是通過PXA270處理器的IIS總線傳給CODEC芯片,然后將其轉(zhuǎn)換為模擬信號(hào),進(jìn)而通過音箱或者耳機(jī)等設(shè)備放出。
上傳時(shí)間: 2013-06-19
上傳用戶:stvnash
智能電表、水表、煤/燃?xì)獗怼崃勘淼却罅康爻霈F(xiàn)在人們的生活中,同時(shí)這些儀表的抄錄工作變得越來越煩瑣,工作量大,工作效率低,不僅給用戶帶來不便,而且會(huì)存在漏抄、誤抄、估抄的現(xiàn)象。隨著電子技術(shù)、通信技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,人工抄表已經(jīng)逐步被自動(dòng)抄表所代替。 集中器是一個(gè)數(shù)據(jù)集中處理器,是多對(duì)象自動(dòng)抄表系統(tǒng)的通信橋梁,負(fù)責(zé)對(duì)各智能表的數(shù)據(jù)進(jìn)行采集、存儲(chǔ)和管理,及時(shí)有效地向上位機(jī)傳輸數(shù)據(jù)并執(zhí)行上位機(jī)發(fā)送的指令。提高多對(duì)象集中器數(shù)據(jù)處理能力,有效完成上下行通信是多對(duì)象自動(dòng)抄表系統(tǒng)AMRS(Automation Meter Reading System)目前需要解決的關(guān)鍵問題。 本文針對(duì)多對(duì)象集中器這樣一個(gè)較復(fù)雜的通信與控制系統(tǒng),提出采用32位的高性能嵌入式微處理器。32位ARM9微處理器處理速度快、硬件性能高、低功耗、低成本,集成了相當(dāng)多的硬件資源,硬件的擴(kuò)展和設(shè)計(jì)大大簡化,ARM9(S3C2410)為工業(yè)級(jí)芯片,抗干擾能力強(qiáng),能夠適應(yīng)運(yùn)行現(xiàn)場的較惡劣環(huán)境,8/16位微控制器運(yùn)算能力有限,對(duì)于較復(fù)雜的通信與控制算法難以順利完成;硬件平臺(tái)依賴性強(qiáng),不利于軟件的開發(fā)、升級(jí)與移植;在缺乏多任務(wù)調(diào)度機(jī)制的情況下,應(yīng)用軟件不僅實(shí)現(xiàn)難度大,且可靠性難以保證。 本文首先對(duì)多對(duì)象遠(yuǎn)程抄表系統(tǒng)的總體結(jié)構(gòu)進(jìn)行研究,主要研究了多對(duì)象遠(yuǎn)程抄表系統(tǒng)中集中器的軟件和硬件實(shí)現(xiàn),對(duì)硬件資源進(jìn)行了外圍擴(kuò)展,對(duì)S3C2410微處理器芯片的外圍硬件進(jìn)行了擴(kuò)展設(shè)計(jì),使之具備了滿足使用需求的最小系統(tǒng)硬件資源,包括時(shí)鐘、復(fù)位、電源、外圍存儲(chǔ)、LCD、RS-485通信模塊、CAN通信模塊等電路設(shè)計(jì)。實(shí)時(shí)時(shí)鐘為多對(duì)象集中器定時(shí)抄表提供時(shí)間標(biāo)準(zhǔn);電源電路為多對(duì)象集中器系統(tǒng)提供穩(wěn)定電源;看門狗電路的設(shè)計(jì)保證多對(duì)象集中器系統(tǒng)可靠運(yùn)行,防止系統(tǒng)死機(jī);數(shù)據(jù)存儲(chǔ)器主要用于存儲(chǔ)參數(shù)、變量、集中器自身的參數(shù),負(fù)責(zé)智能表的參數(shù)以及智能表用量等。上行通道即多對(duì)象集中器與上位機(jī)之間的通信線路,采用CAN現(xiàn)場總線進(jìn)行通信;下行通道即多對(duì)象集中器與智能表之間的通信,采用RS-485總線進(jìn)行通信。軟件設(shè)計(jì)上,主要針對(duì)多對(duì)象集中器的數(shù)據(jù)存儲(chǔ)功能和串行通訊功能進(jìn)行程序編寫。基于ARM的多對(duì)象遠(yuǎn)程抄表系統(tǒng)集中器可以實(shí)現(xiàn)多對(duì)象遠(yuǎn)程抄表,提高了數(shù)據(jù)處理能力,有效完成了上下行通信,可靠性強(qiáng),穩(wěn)定性高,結(jié)構(gòu)簡單。
標(biāo)簽: ARM 對(duì)象 遠(yuǎn)程抄表系統(tǒng) 集中器
上傳時(shí)間: 2013-06-07
上傳用戶:heminhao
隨著電力電子技術(shù)的發(fā)展,模塊化程度低、缺乏靈活性、設(shè)計(jì)復(fù)雜、標(biāo)準(zhǔn)化程度低等因素日益成為制約其發(fā)展的瓶頸。而電力電子結(jié)構(gòu)塊(PEBB)正是為解決以上問題而提出的方法。因此研究利用PEBB來組建功率變換器具有一定的優(yōu)勢(shì)和重要的意義。 本文將電子技術(shù)和計(jì)算機(jī)技術(shù)等領(lǐng)域先進(jìn)的、成熟的集成相關(guān)的技術(shù)應(yīng)用于電力電子系統(tǒng)集成中,對(duì)電力電子系統(tǒng)集成中的操作系統(tǒng)、分布式控制技術(shù)和通信技術(shù)進(jìn)行了研究。 將電力電子系統(tǒng)進(jìn)行結(jié)構(gòu)劃分,分為PEBB功率部分和通用控制部分。對(duì)于功率部分,采用分立元件設(shè)計(jì)了一個(gè)半橋PEBB,包括主電路、保護(hù)電路、驅(qū)動(dòng)電路、吸收電路和濾波電路等。在分析和對(duì)比了各種通信接口后選擇具有“即插即用”功能的通用串行接口(USB)做為PEBB的數(shù)字通信接口。對(duì)于通用控制部分,選用具有高性價(jià)比的ARM7芯片S3C44B0X做為核心處理單元,輔以相應(yīng)的外圍電路。采用USB主機(jī)控制芯片使其具有類似USB主機(jī)的功能,實(shí)現(xiàn)與PEBB的通信和方便“即插即用”的管理。在軟件設(shè)計(jì)上引入實(shí)時(shí)操作系統(tǒng)UC/OS-Ⅱ,采用多任務(wù)系統(tǒng)的形式,滿足電力電子操作系統(tǒng)實(shí)時(shí)性的要求。然后,用兩個(gè)半橋PEBB和一個(gè)通用控制器組成了一個(gè)單相全橋電壓逆變器,分析和解決PEBB之間的同步等問題。最后給出并分析了實(shí)驗(yàn)結(jié)果。 通過上述工作,驗(yàn)證了PEBB對(duì)解決當(dāng)前電力電子技術(shù)系統(tǒng)集成問題的可行性,為后續(xù)研究打下基礎(chǔ)。
上傳時(shí)間: 2013-07-12
上傳用戶:weddps
隨著通信產(chǎn)業(yè)的發(fā)展,尤其是今年3G牌照的發(fā)放,視頻業(yè)務(wù)在移動(dòng)多媒體方面將會(huì)有更加重要的地位,所以在移動(dòng)終端上實(shí)現(xiàn)支持高效視頻編碼標(biāo)準(zhǔn)的解碼功能就成為一項(xiàng)非常有實(shí)際意義的工作。 H.264作為新一代的高壓縮率的視頻標(biāo)準(zhǔn),憑借其較高的壓縮率和優(yōu)秀圖像質(zhì)量,使得H.264只要利用較小的空間就能存儲(chǔ)更多的視頻數(shù)據(jù),在更低的網(wǎng)絡(luò)帶寬條件下提供更優(yōu)質(zhì)量的視頻。然而高度的壓縮必然付出較高的硬件代價(jià)。如何能完成視頻良好解碼并能節(jié)約硬件資源成為研究熱點(diǎn)。 考慮到H.264視頻編解碼的計(jì)算復(fù)雜度,在硬件選擇上一般比較注重高性能處理器的選擇。計(jì)算目前主流的實(shí)現(xiàn)方式包括ASIC的專用集成芯片實(shí)現(xiàn)或者是DSP的軟件實(shí)現(xiàn)。ARM處理器伴隨技術(shù)的進(jìn)步,尤其是對(duì)支持?jǐn)?shù)字信號(hào)處理的功能加強(qiáng)后,在視頻編解碼領(lǐng)域的應(yīng)用也越來越廣泛。 本文以WindowsCE5.0和S3C2440A嵌入式平臺(tái)作為H.264解碼器的載體,研究的代碼版本是t264-src-0.14,主要進(jìn)行了以下幾個(gè)方面的工作: 研究了H.264視頻壓縮標(biāo)準(zhǔn)和它的體系結(jié)構(gòu),尤其是對(duì)解碼器部分進(jìn)行了硬件要求的分析。 深入研究了WINCE5.0和ARM結(jié)合的平臺(tái)特性,根據(jù)實(shí)際的硬件平臺(tái)需要,定制了相應(yīng)的操作系統(tǒng)。 完成了基于T264代碼的解碼庫在WINCE5.0下的移植,并進(jìn)行了相應(yīng)的代碼和算法的優(yōu)化并完成了基于WINCE5.0操作系統(tǒng)下播放程序的編寫。 通過實(shí)驗(yàn)數(shù)據(jù)證明,在基于單核的ARM芯片中,主要靠軟件進(jìn)行QCIF格式的H.264視頻解碼從而獲得良好播放效果的方法是有效的。
標(biāo)簽: WindowsCE H264 ARM 解碼器
上傳時(shí)間: 2013-07-24
上傳用戶:myworkpost
在嵌入式系統(tǒng)的開發(fā)過程中,仿真器是一個(gè)必不可少的開發(fā)工具。特別是對(duì)于初級(jí)嵌入式系統(tǒng)開發(fā)工程師,借助一個(gè)功能強(qiáng)大的仿真器進(jìn)行開發(fā)工作,可以達(dá)到事半功倍的效果。一個(gè)嵌入式仿真、調(diào)試系統(tǒng)支持單步執(zhí)行、設(shè)置斷點(diǎn)、觀察變量內(nèi)容及寄存器內(nèi)容等功能。開發(fā)人員可以通過各類調(diào)試功能觀察變量和寄存器的變化,從而可以很清楚的了解整個(gè)程序運(yùn)行的狀況,及時(shí)的調(diào)整和修改程序,并不需要反復(fù)的向芯片燒寫程序,就可以完成對(duì)于程序的調(diào)試工作。 @@ 本文在分析了目前市場上常用仿真器的設(shè)計(jì)原理的基礎(chǔ)上,提出了以三星公司的S3C44BO ARM7處理器為主CPU,通過以太網(wǎng)接口進(jìn)行數(shù)據(jù)傳輸?shù)腁RMJTAT仿真器的設(shè)計(jì)方案。利用這種仿真器進(jìn)行程序調(diào)試,不僅可以大幅度的提高下載速度,還可以實(shí)現(xiàn)仿真器資源的共享,而且調(diào)試時(shí)程序是在目標(biāo)板上運(yùn)行,仿真更接近于目標(biāo)硬件。 @@ 文中首先對(duì)于傳統(tǒng)仿真器的設(shè)計(jì)原理、作用、存在的問題進(jìn)行了研究,然后提出了基于S3C44BO的以太網(wǎng)接口的ARM-JTAG仿真器的設(shè)計(jì)。該仿真器的設(shè)計(jì)主要分為以下幾步:第一,提出總體設(shè)計(jì)方案,包括硬件的設(shè)計(jì)及軟件的設(shè)計(jì)。第二,詳細(xì)介紹該仿真器的硬件結(jié)構(gòu)設(shè)計(jì)和程序開發(fā)過程,其中特別對(duì)以太網(wǎng)接口的設(shè)計(jì)進(jìn)行了研究。第三,總結(jié)了該仿真器的功能、特點(diǎn)。 @@關(guān)鍵詞:仿真器;S3C44BO;以太網(wǎng)接口;JTAG;LwIP
標(biāo)簽: ARMJTAG 以太網(wǎng)接口 仿真器
上傳時(shí)間: 2013-06-16
上傳用戶:253189838
本文介紹了通訊協(xié)議轉(zhuǎn)換器研究的背景意義和目前國內(nèi)外發(fā)展的現(xiàn)狀,并詳細(xì)敘述了所選方案的設(shè)計(jì)過程。本協(xié)議轉(zhuǎn)換器的豐控制芯片采用了基于ARM7內(nèi)核的32位微控制芯片LPC2212,提供了高速穩(wěn)定的硬件平臺(tái)。操作系統(tǒng)采用實(shí)時(shí)嵌入式操作系統(tǒng)μC/OS-Ⅱ,工作穩(wěn)定,實(shí)時(shí)性強(qiáng),移植方便。 本文的豐要內(nèi)容如下:整體的設(shè)計(jì)思路,結(jié)構(gòu)組成;系統(tǒng)硬件的設(shè)計(jì),豐要包括網(wǎng)絡(luò)接口電路,USB接口電路,以及串口擴(kuò)展電路;TCP/IP協(xié)議,豐要包括TCP協(xié)議,IP協(xié)議,ARP協(xié)議等;USB協(xié)議,豐要包括USB設(shè)備構(gòu)架,USB數(shù)據(jù)流模型;串口數(shù)據(jù)轉(zhuǎn)以太網(wǎng)數(shù)據(jù)和 USB 數(shù)據(jù)以及太網(wǎng)數(shù)據(jù)和 USB 數(shù)據(jù)轉(zhuǎn)串口數(shù)據(jù);嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ,豐要包括信號(hào)量,消息郵箱,消息隊(duì)列等;操作系統(tǒng)的移植,豐要包括與處理器相關(guān)的文件的改寫。整個(gè)系統(tǒng)的硬件和底層軟件部分已經(jīng)完成,經(jīng)串口調(diào)試軟件、USB總線監(jiān)測軟件以及以太網(wǎng)數(shù)據(jù)監(jiān)測軟件進(jìn)行實(shí)際的收發(fā)數(shù)據(jù)實(shí)驗(yàn),驗(yàn)證了方案的合理性。 在USB和以太網(wǎng)驅(qū)動(dòng)程序的編寫中,查閱了大量的相關(guān)資料。對(duì)于USB協(xié)議,重點(diǎn)分析了USB協(xié)議的架構(gòu)和數(shù)據(jù)流模型。對(duì)于TCP/IP協(xié)議,仔細(xì)分析了其封裝和分用,分析了TCP協(xié)議、IP協(xié)議、ARP協(xié)議的原理及程序的實(shí)現(xiàn)。對(duì)于操作系統(tǒng)的移植,給出了具體的實(shí)現(xiàn)步驟,并給出了豐要的代碼。
標(biāo)簽: ARM 環(huán)境 通訊協(xié)議 轉(zhuǎn)換器
上傳時(shí)間: 2013-06-10
上傳用戶:f1364628965
本文介紹了DTMF 解碼芯片MT8870 的功能和特點(diǎn),給出了在解碼器中與89C51 單片機(jī)的接口電路,說明了解碼器的工作原理抗干擾措施。關(guān)鍵詞:單片機(jī)抗干擾 DTMF 解碼監(jiān)控
上傳時(shí)間: 2013-05-17
上傳用戶:tuilp1a
本文對(duì)16QAM基帶Modem的FPGA芯片設(shè)計(jì)進(jìn)行了研究與論述.首先介紹了16QAM調(diào)制的原理和16QAM基帶Modem的FPGA芯片總體設(shè)計(jì),以及一些FPGA設(shè)計(jì)的基本原則.接著介紹了高性能濾波器的FPGA設(shè)計(jì)方法,并采用多相結(jié)構(gòu)濾波器和分布式算法(DA)設(shè)計(jì)了發(fā)送端平方根升余弦滾降濾波器.然后介紹了自適應(yīng)盲均衡器的設(shè)計(jì),該均衡器是一個(gè)復(fù)數(shù)結(jié)構(gòu)的橫向?yàn)V波器,采用復(fù)用抽頭的結(jié)構(gòu)來節(jié)省資源,本文對(duì)自適應(yīng)均衡器的核心運(yùn)算單元-采用booth編碼算法設(shè)計(jì)的高性能乘累加(MAC)運(yùn)算單元進(jìn)行了詳細(xì)描述.接下來介紹了載波恢復(fù)環(huán)路的FPGA設(shè)計(jì),這是一個(gè)數(shù)字二階鎖相環(huán),本文推導(dǎo)了數(shù)字二階鎖相環(huán)和模擬二階鎖相環(huán)的對(duì)應(yīng)關(guān)系.DD相位檢測算法中的反正切函數(shù)tan
上傳時(shí)間: 2013-04-24
上傳用戶:dajin
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1