電子滅蚊器詳細(xì)設(shè)計(jì)資料 學(xué)者研究只有母蚊子會(huì)咬人,母蚊于產(chǎn)卵期間,需要吸吮人類或動(dòng)物之血液以補(bǔ)充其養(yǎng)分,此期間極度不喜歡公蚊靠近,利用此一習(xí)性,用公蚊的聲音加入超音波內(nèi),頻率為5000-9000赫茲,可達(dá)到驅(qū)逐母蚊的目的。可以通過(guò)模仿蚊子的天敵--蜻蜓的頻率,這種技術(shù)最先使用于戰(zhàn)場(chǎng),經(jīng)過(guò)一系列的革新以后更趨完善。它采用放射超聲波和音頻的手段,模仿最能捕殺蚊子的蜻蜓所發(fā)出的聲音和頻率,達(dá)到驅(qū)蚊效果。它安全無(wú)毒無(wú)輻射,對(duì)人和動(dòng)物完全無(wú)害,無(wú)任何化學(xué)物殘留,是郊游、旅行、釣魚、燒烤、露營(yíng)、乘涼、崗哨守衛(wèi)、居家生活的理想伴侶。對(duì)環(huán)境安全有保障,不會(huì)對(duì)人體有害。
標(biāo)簽: 電子滅蚊器 詳細(xì)設(shè)計(jì)資料
上傳時(shí)間: 2013-11-23
上傳用戶:skhlm
附件是一款PCB阻抗匹配計(jì)算工具,點(diǎn)擊CITS25.exe直接打開(kāi)使用,無(wú)需安裝。附件還帶有PCB連板的一些計(jì)算方法,連板的排法和PCB聯(lián)板的設(shè)計(jì)驗(yàn)驗(yàn)。 PCB設(shè)計(jì)的經(jīng)驗(yàn)建議: 1.一般連板長(zhǎng)寬比率為1:1~2.5:1,同時(shí)注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm, 2.針對(duì)有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位. 3.連板方向以同一方向?yàn)閮?yōu)先,考量對(duì)稱防呆,特殊情況另作處理. 4.連板掏空長(zhǎng)度超過(guò)板長(zhǎng)度的1/2時(shí),需加補(bǔ)強(qiáng)邊. 5.陰陽(yáng)板的設(shè)計(jì)需作特殊考量. 6.工藝邊需根據(jù)實(shí)際需要作設(shè)計(jì)調(diào)整,軌道邊一般不少於6mm,實(shí)際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實(shí)際要求下的連板經(jīng)濟(jì)性. 7.FIDUCIAL MARK或稱光學(xué)定位點(diǎn),一般設(shè)計(jì)在對(duì)角處,為2個(gè)或4個(gè),同時(shí)MARK點(diǎn)面需平整,無(wú)氧化,脫落現(xiàn)象;定位孔設(shè)計(jì)在板邊,為對(duì)稱設(shè)計(jì),一般為4個(gè),直徑為3mm,公差為±0.01inch. 8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°. 9.連板設(shè)計(jì)的同時(shí),需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>. 10.使用針孔(郵票孔)聯(lián)接:需請(qǐng)考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無(wú)影響插件過(guò)軌道,及是否影響裝配組裝.
標(biāo)簽: PCB 阻抗匹配 計(jì)算工具 教程
上傳時(shí)間: 2013-10-15
上傳用戶:3294322651
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-10-11
上傳用戶:1079836864
隨著PCB設(shè)計(jì)復(fù)雜程度的不斷提高,設(shè)計(jì)工程師對(duì) EDA工具在交互性和處理復(fù)雜層次化設(shè)計(jì)功能的要求也越來(lái)越高。Cadence Design Systems, Inc. 作為世界第一的EDA工具供應(yīng)商,在這些方面一直為用戶提供業(yè)界領(lǐng)先的解決方案。在 Concept-HDL15.0中,這些功能又得到了大度地提升。首先,Concept-HDL15.0,提供了交互式全局屬性修改刪除,以及全局器件替換的圖形化工作界面。在這些全新的工作環(huán)境中,用戶可以在圖紙,設(shè)計(jì),工程不同的級(jí)別上對(duì)器件,以及器件/線網(wǎng)的屬性進(jìn)行全局性的編輯。
上傳時(shí)間: 2013-11-12
上傳用戶:ANRAN
布線需要考慮的問(wèn)題很多,但是最基本的的還是要做到周密,謹(jǐn)慎。寄生元件危害最大的情況印刷電路板布線產(chǎn)生的主要寄生元件包括:寄生電阻、寄生電容和寄生電感。例如:PCB 的寄生電阻由元件之間的走線形成;電路板上的走線、焊盤和平行走線會(huì)產(chǎn)生寄生電容;寄生電感的產(chǎn)生途徑包括環(huán)路電感、互感和過(guò)孔。當(dāng)將電路原理圖轉(zhuǎn)化為實(shí)際的PCB 時(shí),所有這些寄生元件都可能對(duì)電路的有效性產(chǎn)生干擾。本文將對(duì)最棘手的電路板寄生元件類型— 寄生電容進(jìn)行量化,并提供一個(gè)可清楚看到寄生電容對(duì)電路性能影響的示例。
標(biāo)簽: pcb 布線 經(jīng)驗(yàn)
上傳時(shí)間: 2013-10-13
上傳用戶:563686540
駕駛?cè)藞?chǎng)地駕駛技能考試需要實(shí)時(shí)檢測(cè)考車在場(chǎng)地中的位置及其與場(chǎng)地標(biāo)志、標(biāo)線、測(cè)試物之間的距離,針對(duì)這一要求,本文基于RTK GPS定位技術(shù),采用二點(diǎn)定位法,對(duì)考車的位置和姿態(tài)進(jìn)行精確測(cè)量,進(jìn)而求出考車車身上任意一點(diǎn)的位置,結(jié)合測(cè)繪得到的考場(chǎng)電子地圖,求出考車車身與場(chǎng)地上任意一點(diǎn)的距離,實(shí)現(xiàn)場(chǎng)地駕駛技能考試的自動(dòng)檢測(cè)。本文給出該方法工作原理和具體應(yīng)用。
上傳時(shí)間: 2013-11-09
上傳用戶:012345
過(guò)去十五年以來(lái),自動(dòng)化測(cè)試領(lǐng)域出現(xiàn)了一些明顯的趨勢(shì):從設(shè)計(jì)到生產(chǎn)的每個(gè)階段,自動(dòng)化程度越來(lái)越高;單一的待測(cè)設(shè)備往往集成了多種的標(biāo)準(zhǔn)和協(xié)議;從商業(yè)角度考慮,縮短產(chǎn)品投放市場(chǎng)時(shí)間的壓力也與日俱增;與此同時(shí),著眼于整個(gè)經(jīng)濟(jì)環(huán)境的大背景下,各個(gè)企業(yè)也都面臨著更加嚴(yán)峻的成本控制要求;此外,對(duì)制造業(yè)的自動(dòng)化測(cè)試而言,測(cè)試設(shè)備的體積和功耗已經(jīng)無(wú)法再隨著測(cè)試需求線形增長(zhǎng)。 PXI 平臺(tái)的出現(xiàn)為自動(dòng)化測(cè)試提供了一種新的思路。 N I 于 1997 年提出 PXI 標(biāo)準(zhǔn),標(biāo)準(zhǔn)化的商業(yè)技術(shù)讓 PXI 技術(shù)在過(guò)去十五年中以驚人的速度在測(cè)試和控制應(yīng)用領(lǐng)域得到廣泛的接受,并且已經(jīng)成為主流的模塊化儀器平臺(tái)。不僅得到眾多主流測(cè)試測(cè)量廠商的支持,而且全球各地的用戶基于 PXI 平臺(tái)在多個(gè)領(lǐng)域?qū)崿F(xiàn)各種不同的應(yīng)用。本文將對(duì) PXI 規(guī)范進(jìn)行概述并介紹一些最新發(fā)展及應(yīng)用。 PXI(PCI eXtensions for Instrumentatio n) 是一種基于PC技術(shù)的面向測(cè)試測(cè)量和自動(dòng)化應(yīng)用的堅(jiān)固平臺(tái)。 PXI 標(biāo)準(zhǔn)將 Com pactPCI 標(biāo)準(zhǔn)(具有 PCI 電氣總線特性,同時(shí)具有堅(jiān)固的、模塊化的歐卡封裝)與專用同步總線和軟件特性結(jié)合在一起。該標(biāo)準(zhǔn)由 PXI 系統(tǒng)聯(lián)盟( PXIS A )進(jìn)行管理,這是一個(gè)由世界各地超過(guò) 50 家公司共同簽約的聯(lián)盟,其宗旨是為了推動(dòng) PXI 標(biāo)準(zhǔn)的應(yīng)用,保證各廠商產(chǎn)品的互操作性,并維護(hù) PXI 規(guī)范。
上傳時(shí)間: 2014-12-08
上傳用戶:feifei0302
多年來(lái),自動(dòng)測(cè)試系統(tǒng)經(jīng)歷了從專用型向通用型、開(kāi)放性的發(fā)展歷程,ATS作為計(jì)算機(jī)技術(shù)的一個(gè)特定領(lǐng)域,一直都是緊隨計(jì)算機(jī)技術(shù)的發(fā)展,而如今計(jì)算機(jī)技術(shù)發(fā)展到互聯(lián)網(wǎng)階段,信息模型的概念為測(cè)試領(lǐng)域發(fā)展帶來(lái)新的階段,IEEE 1641標(biāo)準(zhǔn)充分解決了ATE的互操作和TPS可移植的問(wèn)題,最大限度地降低了ATS生命周期的維護(hù)費(fèi)用,具有顯著的軍事及經(jīng)濟(jì)效應(yīng)。
上傳時(shí)間: 2013-10-13
上傳用戶:busterman
基于單攝像機(jī)成像的電力設(shè)施侵入目標(biāo)的參數(shù)計(jì)算,首先采用成本較低的單攝像機(jī)單目視覺(jué)系統(tǒng),對(duì)攝像機(jī)監(jiān)控范圍內(nèi)的空間進(jìn)行三維建模,便于對(duì)其監(jiān)控范圍內(nèi)的各種物體進(jìn)行距離測(cè)算與三維尺寸測(cè)算;接著依據(jù)立體視覺(jué)系統(tǒng),對(duì)采用最新的模式識(shí)別技術(shù)識(shí)別出的入侵物的大小和距離進(jìn)行計(jì)算,判斷威脅程度。文中提出的基于單攝像機(jī)成像的電力設(shè)施侵入目標(biāo)的參數(shù)計(jì)算方法,可以更為準(zhǔn)確地判斷入侵物大小和位置,從而可靠地判斷威脅程度,降低誤報(bào)和漏報(bào),在輸電設(shè)施的監(jiān)控方面有廣大的應(yīng)用前景。
標(biāo)簽: 攝像機(jī) 參數(shù)計(jì)算 電力
上傳時(shí)間: 2013-11-02
上傳用戶:chens000
Accurate measurement of the third order intercept pointfor low distortion IC products such as the LT5514 requirescertain precautions to be observed in the test setup andtesting procedure. The LT5514 linearity performance ishigh enough to push the test equipment and test set-up totheir limits. A method for accurate measurement of thirdorder intermodulation products, IM3, with standard testequipment is outlined below.It is also important to correctly interpret the LT5514specification with respect to ROUT, and the impact ofdemo-board transmission-line termination loss whenevaluating the linearity performance, as explained in theLT5514 Datasheet and in Note 1 of this document.
標(biāo)簽: 5514 LT 三階互調(diào) 精確測(cè)量
上傳時(shí)間: 2013-11-14
上傳用戶:l254587896
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1