亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

聯(lián)芯

  • 【銅芯電線電纜載流量表】

    生手容易就能理解的

    標簽: 銅芯 電線電纜 載流量

    上傳時間: 2014-12-31

    上傳用戶:范縝東苑

  • 穿管的銅、鋁芯導線電壓損失計算

    配電

    標簽: 導線 電壓 計算

    上傳時間: 2013-11-19

    上傳用戶:copu

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。 PCB設計的經驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設計需作特殊考量.       6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.       7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.  10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2013-10-15

    上傳用戶:3294322651

  • 【銅芯電線電纜載流量表】

    生手容易就能理解的

    標簽: 銅芯 電線電纜 載流量

    上傳時間: 2013-10-15

    上傳用戶:cknck

  • KX_7C5TP開發板原理圖

    康芯科技的產品,型號:KX_7C5TP,給需要的人。

    標簽: KX TP 開發板原理圖

    上傳時間: 2013-10-09

    上傳用戶:lizx30340

  • 基于FPGA的多功能頻率計的設計

    基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對MC8051 IP Core進行編程,以其作為控制核心,實現系統控制。在FPGA芯片中,利用Verilog HDL語言進行編程,設計了以MC8051 IP Core為核心的控制模塊、計數模塊、鎖存模塊和LCD顯示模塊等幾部分,實現了頻率的自動測量,測量范圍為0.1Hz~50MHz,測量誤差0.01%。并實現測頻率、周期、占空比等功能。  

    標簽: FPGA 多功能 頻率計

    上傳時間: 2013-10-27

    上傳用戶:潛水的三貢

  • PCB板材

    多層板是由芯板和半固化片互相層疊壓合而成的。而半固化片構成所謂的浸潤層,起到粘合芯板的作用,雖然也有一定的初始厚度,但是在壓制過程中其厚度會發生一些變化。

    標簽: PCB 板材

    上傳時間: 2013-10-31

    上傳用戶:xywhw1

  • 晶體管參數測試儀的設計

    以LM3S1138芯片作為控制核心,設計了一個晶體管參數測試系統。該系統主要功能模塊包括:恒流源階梯信號、電壓掃描信號、升壓電路、保護電路等。利用8位D/A轉換器產生穩定的控制電壓,通過集成在LM3S1138芯片中的10位A/D模塊完成電壓的測量。通過RS232接口將測量數據傳送到PC機,利用Matlab軟件實現對測量數據的處理和顯示。測試結果表明:該晶體管參數測試儀工作良好,測量結果都在數據手冊給的參數范圍之內。

    標簽: 晶體管參數 儀的設計 測試

    上傳時間: 2013-10-23

    上傳用戶:ZOULIN58

  • 晶振不良引發奇特故障

    揚興晶振,給您一顆快樂的“芯”!

    標簽: 晶振

    上傳時間: 2013-10-18

    上傳用戶:xingisme

  • C Core芯片SCI串口波特率容限優化

    發現了C*Core國芯芯片中SCI發送與接受方波特率誤差導致數據不匹配問題,分析了發送與接受方數據傳輸丟幀、誤幀現象出現的根本原因,總結了SCI容限值與芯片主頻及標準波特率之間規律,提出了解決問題的優化方案并通過C*Core C語言編寫程序實現。實驗證明,優化后的SCI初始化程序可確保SCI發送與接收方不受波特率設置值、芯片主頻大小影響,使數據傳輸過程中不丟幀、不誤幀。

    標簽: Core SCI 芯片 串口

    上傳時間: 2013-10-09

    上傳用戶:685

主站蜘蛛池模板: 台江县| 阿荣旗| 义乌市| 鹤壁市| 寻甸| 德令哈市| 金阳县| 仁怀市| 元江| 柳林县| 武宣县| 邵武市| 茂名市| 东乌珠穆沁旗| 桐城市| 吉水县| 扬中市| 中江县| 苏尼特左旗| 安义县| 西充县| 楚雄市| 临江市| 德安县| 嘉兴市| 长垣县| 论坛| 随州市| 隆化县| 利辛县| 阿拉善左旗| 大足县| 新余市| 迭部县| 常宁市| 商水县| 新泰市| 新余市| 永川市| 通渭县| 古蔺县|