亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

網上銀行

  • 4-20mA~0-5V兩通道模擬信號隔離采集A D轉換器

    isoad系列產品實現傳感器和主機之間的信號安全隔離和高精度數字采集與傳輸,廣泛應用于rs-232/485總線工業自動化控制系統,4-20ma / 0-10v信號測量、監視和控制,小信號的測量以及工業現場信號隔離及長線傳輸等遠程監控場合。通過軟件的配置,可接入多種傳感器類型,包括電流輸出型、電壓輸出型、以及熱電偶等等。 產品內部包括電源隔離,信號隔離、線性化,a/d轉換和rs-485串行通信等模塊。每個串口最多可接256只iso ad系列模塊,通訊方式采用ascii 碼字符通訊協議或modbus rtu通訊協議,其指令集兼容于adam模塊,波特率可由用戶設置,能與其他廠家的控制模塊掛在同一rs-485總線上,便于主機編程。 isoad系列產品是基于單片機的智能監測和控制系統,所有用戶設定的校準值,地址,波特率,數據格式,校驗和狀態等配置信息都儲存在非易失性存儲器eeprom里。 isoad系列產品按工業標準設計、制造,信號輸入 / 輸出之間隔離,可承受3000vdc隔離電壓,抗干擾能力強,可靠性高。工作溫度范圍- 45℃~+80℃。

    標簽: 20 mA D轉換 模擬信號

    上傳時間: 2013-11-23

    上傳用戶:comer1123

  • 4-20mA轉RS485/RS232數據采集芯片

    產品概述:   iso 40xx系列產品實現傳感器和主機之間的信號采集,用以檢測模擬信號或控制遠程設備。通過軟件的配置,可用于多種傳感器類型,包括:模擬信號輸入,模擬信號輸出,和數字信號輸入/輸出(i/o)。    iso 40xx系列產品可應用在 rs-232/485總線工業自動化控制系統,溫度信號測量、監視和控制,小信號的測量以及工業現場信號隔離及長線傳輸等等。產品包括電源隔離、信號隔離及線性化,a/d轉換和rs-485串行通信。每個串口最多可接256只 iso 40xx系列模塊,通訊方式采用ascii碼、modbus通訊協議,其指令集兼容于adam模塊,波特率可由代碼設置,能與其他廠家的控制模塊掛在同一rs-485總線上,便于計算機編程。

    標簽: RS 485 232 20

    上傳時間: 2013-10-12

    上傳用戶:s藍莓汁

  • 晶體管電路設計(上)

    晶體管電路設計(上).pdf

    標簽: 晶體管 電路設計

    上傳時間: 2013-10-22

    上傳用戶:qlpqlq

  • I2C上拉電阻取值問題

    I2C 的上拉電阻可以是1.5K,2.2K,4.7K, 電阻的大小對時序有一定影響,對信號的上升時間和下降時間也有影響,一般接1.5K 或2.2K.

    標簽: I2C 上拉電阻

    上傳時間: 2013-11-07

    上傳用戶:michael20

  • 基于遺傳算法的組合邏輯電路設計的FPGA實現

    基于遺傳算法的組合邏輯電路的自動設計,依據給出的真值表,利用遺傳算法自動生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實現的方法在速度上往往受到本質是串行計算的計算機制約,因此采用硬件化設計具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設計了遺傳算法的各個模塊,實現了基于FPGA的遺傳算法。

    標簽: FPGA 算法 電路設計 組合邏輯

    上傳時間: 2014-01-08

    上傳用戶:909000580

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 線性及邏輯器件選擇指南

    緒論 3線性及邏輯器件新產品優先性計算領域4PCI Express®多路復用技術USB、局域網、視頻多路復用技術I2C I/O擴展及LED驅動器RS-232串行接口靜電放電(ESD)保護服務器/存儲10GTL/GTL+至LVTTL轉換PCI Express信號開關多路復用I2C及SMBus接口RS-232接口靜電放電保護消費醫療16電源管理信號調節I2C總線輸入/輸出擴展電平轉換靜電放電保護 手持設備22電平轉換音頻信號路由I2C基帶輸入/輸出擴展可配置小邏輯器件靜電放電保護鍵區控制娛樂燈光顯示USB接口工業自動化31接口——RS-232、USB、RS-485/422繼電器及電機控制保持及控制:I2C I/O擴展信號調節便攜式工業(掌上電腦/掃描儀) 36多路復用USB外設卡接口接口—RS-232、USB、RS-485/422I2C控制靜電放電保護 對于任意外部接口連接器的端口來說,靜電放電的沖擊一直是對器件可靠性的威脅。許多低電壓核心芯片或系統級的特定用途集成電路(ASIC)提供了器件級的人體模型(HBM)靜電放電保護,但無法應付系統級的靜電放電。一個卓越的靜電放電解決方案應該是一個節省空間且經濟高效的解決方案,可保護系統的相互連接免受外部靜電放電的沖擊。

    標簽: 線性 邏輯器件 選擇指南

    上傳時間: 2013-10-18

    上傳用戶:mikesering

  • 一個畫板十年工程師總結PCB設計的經驗(經典)

    一般PCB基本設計流程如下:前期準備->PCB結構設計->PCB布局->布線->布線優化和絲印->網絡和DRC檢查和結構檢查->制版。    第一:前期準備。這包括準備元件庫和原理圖。“工欲善其事,必先利其器”,要做出一塊好的板子,除了要設計好原理之外,還要畫得好。在進行PCB設計之前,首先要準備好原理圖SCH的元件庫和PCB的元件庫。元件庫可以用peotel 自帶的庫,但一般情況下很難找到合適的,最好是自己根據所選器件的標準尺寸資料自己做元件庫。原則上先做PCB的元件庫,再做SCH的元件庫。PCB的元件庫要求較高,它直接影響板子的安裝;SCH的元件庫要求相對比較松,只要注意定義好管腳屬性和與PCB元件的對應關系就行。PS:注意標準庫中的隱藏管腳。之后就是原理圖的設計,做好后就準備開始做PCB設計了。 

    標簽: PCB 工程師 經驗

    上傳時間: 2013-11-03

    上傳用戶:youmo81

  • PROTEL上電子元件圖的繪制

    PROTEL上電子元件圖的繪制

    標簽: PROTEL 電子元件圖 繪制

    上傳時間: 2013-11-02

    上傳用戶:xlcky

  • 書上永遠學不到的接插件知識(附電路圖詳解)

    書上永遠學不到的接插件知識(附電路圖詳解)

    標簽: 插件 電路圖

    上傳時間: 2014-01-22

    上傳用戶:大灰狼123456

主站蜘蛛池模板: 达拉特旗| 桂林市| 民丰县| 潼南县| 玉环县| 漳平市| 临夏市| 沙洋县| 青铜峡市| 沅江市| 海丰县| 玉田县| 上蔡县| 阳江市| 清新县| 宝山区| 石狮市| 景德镇市| 全南县| 临夏县| 宁德市| 万山特区| 广饶县| 资兴市| 南城县| 西丰县| 汶上县| 海晏县| 黎城县| 临夏市| 彰化县| 清徐县| 彭泽县| 开化县| 金坛市| 商城县| 涟源市| 六枝特区| 弋阳县| 明光市| 铁力市|