亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

網(wǎng)(wǎng)絡(luò)(luò)配置

  • ATMEGA16L熔絲配置詳解

    ATMEGA16L熔絲配置詳解

    標(biāo)簽: ATMEGA 16L 16 熔絲配置

    上傳時間: 2013-10-09

    上傳用戶:lixqiang

  • PIC18的配置位學(xué)習(xí)

    關(guān)于PIC18F的配置位,非常有用

    標(biāo)簽: PIC 18

    上傳時間: 2013-10-09

    上傳用戶:南國時代

  • C8051F系列配置工具

    c8051f系列單片機(jī)配置工具,方便對c8051f系列單片機(jī)內(nèi)部各個寄存器進(jìn)行配置。親測非常的方便。

    標(biāo)簽: C8051F 配置工具

    上傳時間: 2013-11-01

    上傳用戶:tyler

  • AVR STUDIO熔絲配置

    本文介紹AVR Studio環(huán)境下對AVR芯片熔絲的配置,AVR單片機(jī)的熔絲配置項(xiàng)比較多也比較復(fù)雜,好在AVR Studio將各種配置進(jìn)行了組合,這樣配置起來就方便多了。基本上不需要查數(shù)據(jù)手冊,能看懂一點(diǎn)英文就可以根據(jù)功能需求直接配置了。下面在ATmega16芯片基礎(chǔ)上進(jìn)行說明,不同芯片之間可能有一點(diǎn)不同。

    標(biāo)簽: STUDIO AVR 熔絲配置

    上傳時間: 2014-12-27

    上傳用戶:蒼山觀海

  • NDAM 配置軟件 V2.07

    NDAM 配置軟件 V2.07 安裝程序

    標(biāo)簽: NDAM 2.07 軟件

    上傳時間: 2014-01-12

    上傳用戶:123456wh

  • 基于單片機(jī)的現(xiàn)場可編程門陣列的配置

    本文介紹了基于SRAM 查找表的現(xiàn)場可重配置FPGA 的結(jié)構(gòu)和原理,及其配置方法,通過對多種配置方法的比較,提出了由單片機(jī)和EPROM 存儲器組成的串行配置方式。這種方式結(jié)構(gòu)簡單,設(shè)計保密性好,易于升級,降低設(shè)計成本。在大規(guī)??删幊踢壿嬈骷霈F(xiàn)以前,把器件焊接在電路板上是設(shè)計數(shù)字系統(tǒng)的最后一步。當(dāng)設(shè)計存在問題并解決后,設(shè)計者往往不得不重新設(shè)計印制電路板。設(shè)計周期長,設(shè)計效率低。CPLD 、FPGA 出現(xiàn)后,利用其在系統(tǒng)可編程或可重配置功能,設(shè)計者可以在進(jìn)行邏輯設(shè)計而未進(jìn)行電路設(shè)計時就把CPLD、FPGA 焊接在電路板上,然后在設(shè)計調(diào)試時可一次次隨心所欲的改變電路的硬件邏輯關(guān)系,而不用改變電路板的結(jié)構(gòu)。

    標(biāo)簽: 單片機(jī) 現(xiàn)場可編程門陣列

    上傳時間: 2013-10-29

    上傳用戶:born2007

  • 用單片機(jī)配置FPGA—PLD設(shè)計技巧

    用單片機(jī)配置FPGA—PLD設(shè)計技巧 Configuration/Program Method for Altera Device Configure the FLEX Device You can use any Micro-Controller to configure the FLEX device–the main idea is clocking in ONE BITof configuration data per CLOCK–start from the BIT 0􀂄The total Configuration time–e.g. 10K10 need 15K byte configuration file•calculation equation–10K10* 1.5= 15Kbyte–configuration time for the file itself•15*1024*8*clock = 122,880Clock•assume the CLOCK is 4MHz•122,880*1/4Mhz=30.72msec

    標(biāo)簽: FPGA PLD 用單片機(jī) 設(shè)計技巧

    上傳時間: 2013-10-09

    上傳用戶:a67818601

  • 簡化FPGA配置設(shè)計過程

    本文著重介紹了 Xilinx Platform Flash PROM 如何幫助系統(tǒng)和電路板設(shè)計人員簡化 FPGA 配置設(shè)計。用于配置 FPGA 的可選解決方案有很多,但它們通常都需要大量的前期設(shè)計工作和時間。Platform Flash 是為配置 Xilinx FPGA 專門設(shè)計的一款包括硬件和軟件支持在內(nèi)的整體解決方案。  

    標(biāo)簽: FPGA 過程

    上傳時間: 2013-11-03

    上傳用戶:zhangchu0807

  • Altera可重配置PLL使用手冊0414-3

    Altera可重配置PLL使用手冊0414-3。

    標(biāo)簽: Altera 0414 PLL 可重配置

    上傳時間: 2013-11-08

    上傳用戶:秦莞爾w

  • WP374 Xilinx FPGA的部分重配置

    WP374 Xilinx FPGA的部分重配置

    標(biāo)簽: Xilinx FPGA 374 WP

    上傳時間: 2013-11-11

    上傳用戶:zhaoke2005

主站蜘蛛池模板: 五台县| 宽城| 宁武县| 永春县| 高邑县| 县级市| SHOW| 南投县| 定陶县| 黑水县| 田阳县| 西充县| 河东区| 庐江县| 西安市| 台湾省| 长宁区| 灌南县| 平昌县| 中宁县| 静宁县| 东丰县| 化州市| 内黄县| 青冈县| 庆元县| 丽江市| 馆陶县| 饶阳县| 边坝县| 宁阳县| 甘洛县| 正蓝旗| 雷山县| 竹溪县| 礼泉县| 桐乡市| 四平市| 漳浦县| 沁源县| 麻阳|