亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

細粒度

  • 本書對 PL/SQL Package 坐了深入且詳細的剖析, 對從事 PL/SQL 能有很大的助益

    本書對 PL/SQL Package 坐了深入且詳細的剖析, 對從事 PL/SQL 能有很大的助益

    標簽: SQL Package PL

    上傳時間: 2013-12-08

    上傳用戶:Amygdala

  • 傳送指令.... 利用c++程式進行傳送指令的function 細心詳讀能理會的基本知識

    傳送指令.... 利用c++程式進行傳送指令的function 細心詳讀能理會的基本知識

    標簽: function 指令 程式

    上傳時間: 2017-04-26

    上傳用戶:fhzm5658

  • 無線通訊系統仿真原理與應用 詳細介紹通訊的仿真方法

    無線通訊系統仿真原理與應用 詳細介紹通訊的仿真方法,並附上這本書的Matlab source code

    標簽: 仿真 無線 系統

    上傳時間: 2017-05-12

    上傳用戶:498732662

  • c++ Primer.pdf(中文版) 一本好的c++電子書.為中文版.講的很詳細,很好!!!

    c++ Primer.pdf(中文版) 一本好的c++電子書.為中文版.講的很詳細,很好!!!

    標簽: Primer

    上傳時間: 2017-05-24

    上傳用戶:天誠24

  • 會員管理 有蠻詳細的功能 請字型的測試喔

    會員管理 有蠻詳細的功能 請字型的測試喔

    標簽: 字型

    上傳時間: 2017-05-27

    上傳用戶:希醬大魔王

  • 數據庫通用適配器:實現行粒度的數據庫的轉換

    數據庫通用適配器:實現行粒度的數據庫的轉換

    標簽: 數據庫 適配器 轉換

    上傳時間: 2017-06-16

    上傳用戶:x4587

  • JAVA網絡抓包程序及畢業論文,內容詳細豐富實用,是初學者的好幫手

    JAVA網絡抓包程序及畢業論文,內容詳細豐富實用,是初學者的好幫手

    標簽: JAVA 網絡 程序 畢業論文

    上傳時間: 2017-09-03

    上傳用戶:Amygdala

  • 基于深度卷積特征的細粒度圖像分類研究綜述

    基于深度卷積特征的細粒度圖像分類研究綜述

    標簽: 卷積 特征 圖像分類 細粒度

    上傳時間: 2018-11-25

    上傳用戶:huangxiaomi

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 一款基于SRAM的FPGA器件設計

    FPGA是一種可通過用戶編程來實現各種數字電路的集成電路器件。用FPGA設計數字系統有設計靈活、低成本,低風險、面市時間短等好處。本課題在結合國際上FPGA器件方面的各種研究成果基礎上,對FPGA器件結構進行了深入的探討,重點對FPGA的互連結構進行了分析與優化。FPGA器件速度和面積上相對于ASIC電路的不足很大程度上是由可編程布線結構造成的,FPGA一般用大量的可編程傳輸管開關和通用互連線段實現門器件的連接,而全定制電路中僅用簡單的金屬線實現,傳輸管開關帶來很大的電阻和電容參數,因而速度要慢于后者。這也說明,通過優化可編程連接方式和布線結構,可大大改善電路的性能。本文研究了基于SRAM編程技術的FPGA器件中邏輯模塊、互連資源等對FPGA性能和面積的影響。論文中在介紹FPGA器件的體系構架后,首先對開關矩陣進行了研究,結合Wilton開關矩陣和Disioint開關矩陣的特點,得到一個連接更加靈活的開關矩陣,提高了FPGA器件的可布線性,接著本課題中又對通用互連線長度、通用互連線間的連接方式和布線通道的寬度等進行了探討,并針對本課題中的FPGA器件,得出了一套適合于中小規模邏輯器件的通用互連資源結構,仿真顯示新的互連方案有較好的速度和面積性能,在互連資源的面積和性能上達到一個很好的折中。 接下來課題中對FPGA電路的可編程邏輯資源進行了研究,得到了一種邏輯規模適中的粗粒度邏輯塊簇,該邏輯塊簇采用類似Xilinx 公司的FPGA產品的LUT加觸發器結構,使邏輯塊簇內部基本邏輯單元的聯系更加緊密,提高了邏輯資源的功能和利用率。隨后我們還研究了IO模塊數目的確定和分布式SRAM結構中編程電路結構的設計,并簡單介紹了SRAM單元的晶體管級設計原理。最后,在對FPGA構架研究基礎上,完成了一款FPGA電路的設計并設計了相應的電路測試方案,該課題結合CETC58研究所的一個重要項目進行,目前已成功通過CSMC0.6μm 2P2M工藝成功流片,測試結果顯示其完全達到了預期的性能。

    標簽: SRAM FPGA 器件設計

    上傳時間: 2013-04-24

    上傳用戶:6546544

主站蜘蛛池模板: 安西县| 竹山县| 新源县| 罗田县| 云安县| 江油市| 新干县| 尼木县| 门头沟区| 新田县| 当涂县| 洞头县| 光泽县| 本溪市| 南通市| 铜鼓县| 土默特左旗| 吴旗县| 吉首市| 红桥区| 门头沟区| 铜陵市| 青海省| 龙海市| 连江县| 罗山县| 隆德县| 洪江市| 阿克陶县| 达孜县| 大英县| 乐安县| 汝州市| 靖州| 孟连| 二连浩特市| 同江市| 新泰市| 旬阳县| 上杭县| 汨罗市|