長高44b0xi BIOS源碼 FS44B0II BIOS具有啟動、引導,下載、燒寫,設置日期、時間,設置工作頻率等多種功能,並且支持各種參數的存儲和自動調用。 可以用flashpgm等軟件將BIOS燒寫到Flash中去,BIOS的自身駐留地址位于NOR FLASH的0x1f0000處,系統參數保存在0x1ff000以上區域中。所以在燒寫完BIOS,上電復位后先要執一定要執行backup命令把BIOS本身拷貝到NOR FLASH的高端1f0000去。
上傳時間: 2013-12-25
上傳用戶:ainimao
在硬體上將十進制轉二進制,不需要使用加法器的運算方式,大大減少運算的時間。
標簽:
上傳時間: 2013-12-19
上傳用戶:變形金剛
MPEG-2壓縮編碼技術原理應用 MPEG是運動圖像專家組(Moving Picture Experts Group)的簡稱,其實質上的名稱為國際標準化組織(ISO)和國際電工委員會(IEC)聯合技術委員會(JTC)1的第29 分委員會的第11工作組,即ISO/IEC JTC1/SC29/WG11,成立于1988年。其任務是制定世界通用的視音頻編碼標準。因為,廣播電視數字化所產生的海量數據對存儲容量、傳輸帶寬、處理能力及頻譜資源利用率提出了不切合實際的要求,使數字化難以實現。為此,該專家組基于幀內圖像相鄰像素間及相鄰行間的空間相關性和相鄰幀間運動圖像的時間相關性,采用壓縮編碼技術,將那些對人眼視覺圖像和人耳聽覺聲音不太重要的東西及冗余成分拋棄,從而縮減了存儲、傳輸和處理的數據量,提高了頻譜資源利用率,制定了如表1所示的一系列MPEG標準,使數字化正在變為現實。其中,MPEG-2是一組用于視音頻壓縮編碼及其數據流格式的國際標準。它定義了編解碼技術及數據流的傳輸協議;制定了MPEG-2解碼器之間的共同標準(MPEG-2編碼器之間尚無共同標準)。本文以MPEG-2的系統、MPEG-2的編碼、及MPEG-2的應用為題,討論MPEG-2壓縮編碼技術。
標簽: MPEG Experts Picture Moving
上傳時間: 2015-12-12
上傳用戶:ruan2570406
xilinx設計并完成一個10位的D/F轉換器,輸入的數字量分別由按鍵K1,K2來調節,其中K1完成加1功能,而K2則完成減1功能,并把轉換的結構西哦女冠到BUZZ蜂鳴器上。
上傳時間: 2013-12-08
上傳用戶:yoleeson
// 工程名稱: 61_SpeechClock // 功能描述: 61板程序示例--具有語音播報功能的電子鐘 // 使用61板上的三個按鍵控制報時和時間調整: // Key1 - 按一下播報年、月、日,再按一下播報時、分 // 長按Key1鍵達到1.5秒,則進入日期時間調整模式 // Key2 - 在調整模式下,使年、月、日、時、分、秒增加 // Key3 - 在調整模式下,使年、月、日、時、分、秒減小 // 涉及的庫: CMacro1016.lib // SacmV26e.lib // 組成文件: main.c, Sound.c, Clock.c, Clock_Speech.c, Clock_Adjust.c // Key.asm, hardware.asm, ISR.asm // A2000.h, Sound.h, Clock.h, Clock_Speech.h, Clock_Adjust.h, Key.h, SPCE061A.h, // 硬件連接: 61板自帶的三個按鍵已經連接在IOA0~IOA2上 // 維護記錄: 2006-8-30 v1.0
標簽: SpeechClock Key1 61 工程
上傳時間: 2016-03-07
上傳用戶:semi1981
關于我的數字鐘的設計,設計一個24小時的數字鬧鐘,該數字鬧鐘的面板如圖9.1所示,它包括以下幾個組成部分:(1)顯示屏,由7個七段數碼管組成,其中6個用于顯示當前時間(時:分:秒)或設置的鬧鐘時間,而另一個則用于顯示系統內部產生的周期性循環變化的待選預置數字; (2)YES(確認)鍵:用于輸入新的時間或新的鬧鐘時間時,對每位待選預置數字輸入的確認;(3)TIME(時間)鍵:用于確定新的時間設置;(4)ALARM(鬧鐘)鍵:用于確定新的鬧鐘時間設置,或顯示已設置的鬧鐘時間;(5)揚聲器,在當前時鐘時間與鬧鐘時間相同時,發出蜂鳴聲。
上傳時間: 2013-12-10
上傳用戶:wsf950131
用鍵盤、按鍵、八段碼和LED模擬電梯的工作過程。樓層設為8層,鍵盤數字鍵1~8用來鍵入希望停的樓層,8個LED希望停的樓層,八段碼指示電梯當前所在樓層,按鈕用來啟、停電梯。電梯正常運行時以每2秒1層的速度上升或下降
上傳時間: 2016-03-14
上傳用戶:清風冷雨
ADC0809是帶有8位A/D轉換器、8路多路開關以及微處理機兼容的控制邏輯的CMOS組件。它是逐次逼近式A/D轉換器,可以和單片機直接接口,從ADC0809的通道IN3輸入0-5V之間的模擬量,通過ADC0809轉換成數字量在數碼管上以十進制形成顯示出來。ADC0809的VREF接+5V電壓
上傳時間: 2016-03-29
上傳用戶:asasasas
DFT(Discrete Fourier Transformation)是數字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區間長度N的平方成正比。當N較大時,因計算量太大,直接用DFT算法進行譜分析和信號的實時處理是不切實際的。快速傅立葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數量級。其原因是當N較大時,對DFT進行了基4和基2分解運算。FFT算法除了必需的數據存儲器ram和旋轉因子rom外,仍需較復雜的運算和控制電路單元,即使現在,實現長點數的FFT仍然是很困難。本文提出的FFT實現算法是基于FPGA之上的,算法完成對一個序列的FFT計算,完全由脈沖觸發,外部只輸入一脈沖頭和輸入數據,便可以得到該脈沖頭作為起始標志的N點FFT輸出結果。由于使用了雙ram,該算法是流型(Pipelined)的,可以連續計算N點復數輸入FFT,即輸入可以是分段N點連續復數數據流。采用DIF(Decimation In Frequency)-FFT和DIT(Decimation In Time)-FFT對于算法本身來說是無關緊要的,因為兩種情況下只是存儲器的讀寫地址有所變動而已,不影響算法的結構和流程,也不會對算法復雜度有何影響。
標簽: Transformation Discrete Fourier DFT
上傳時間: 2016-04-12
上傳用戶:lx9076
紅黑樹的算法,網上有好多例子,包括移植STL中的RBTREE算法,但是我試了,不怎么好用阿。 這是麻省理工數據結構課程的一個實現,我把它改造了一下,經過30-40萬的數據量測試 windows/unix下都做過測試,沒有問題。
上傳時間: 2013-12-17
上傳用戶:BOBOniu