該文檔為基于FPGA的分頻器的設(shè)計與實現(xiàn)簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
標(biāo)簽: fpga
上傳時間: 2021-11-15
上傳用戶:
該文檔為一種基于FPGA的分頻器的實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
標(biāo)簽: fpga
上傳時間: 2021-12-01
上傳用戶:
該文檔為FPGA_ASIC-基于CPLD、FPGA的半整數(shù)分頻器的設(shè)計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-02-26
上傳用戶:slq1234567890
集成輸入濾波電感與倍流輸出電感的推挽正激變換器磁集成部分的分匯總.
標(biāo)簽: 正激變換器
上傳時間: 2022-03-17
上傳用戶:
隨著“節(jié)能環(huán)保”概念的提出,以解決電力緊張,環(huán)境污染等問題為目的的新能源利用方案得到迅速的推廣,使得分布式發(fā)電備受關(guān)注,即將成為世界各國重要的發(fā)電形式。帶有分布式電源的配電網(wǎng)及電力電子裝置的大量應(yīng)用致使電能質(zhì)量下降,如何將分布式發(fā)電系統(tǒng)的能量回饋至電網(wǎng)的同時有效改善電能質(zhì)量是一個重要的問題,因此在分布式發(fā)電系統(tǒng)中起電能變換作用的逆變器成為研究的一個熱點。本篇主要以電壓型并網(wǎng)逆變器為研究對象,對并網(wǎng)逆變器的拓?fù)浣Y(jié)構(gòu)、控制策略、參數(shù)的選擇、并網(wǎng)實驗等方面作出了詳細(xì)的分析和研究。 首先根據(jù)帶有分布式發(fā)電的配電網(wǎng)的特點提出一種新的諧波治理思路,即將改善電能質(zhì)量的有源濾波技術(shù)結(jié)合到分布式逆變電源中,設(shè)計一種新型的多功能并網(wǎng)逆變器。用開關(guān)函數(shù)法建立了并網(wǎng)逆變器小信號數(shù)學(xué)模型,確定了以PI閉環(huán)調(diào)節(jié)為核心的復(fù)合控制策略,同時為了使輸出電流控制達(dá)到更好的效果,采用電網(wǎng)電壓前饋補(bǔ)償方法抵消電網(wǎng)電壓擾動對并網(wǎng)電流的影響;基于瞬時無功功率的id-iq諧波電流檢測算法能精確檢測和分離所需要的有功和諧波分量;基于DSP的軟件鎖相控制算法能實現(xiàn)并網(wǎng)電流與電網(wǎng)電壓同頻同相。 其次對并網(wǎng)逆變器控制系統(tǒng)的軟硬件進(jìn)行了分塊設(shè)計:對逆變系統(tǒng)的A/D轉(zhuǎn)換電路、逆變驅(qū)動電路、PWM信號發(fā)生電路等電路進(jìn)行了詳細(xì)地分析和說明。利用DSP主控芯片TMS320LF2407A內(nèi)部的SCI異步串行通信接口實現(xiàn)了逆變器的人機(jī)交互功能,利用其內(nèi)嵌的CAN控制模塊實現(xiàn)了逆變器的并機(jī)通信功能;同時在TI DSP2000的運行環(huán)境下給出控制系統(tǒng)的主程序和周期中斷子程序流程。 最后開發(fā)了以功率器件IPM構(gòu)成的三相PWM變流橋主電路的多功能逆變電源實驗平臺和相關(guān)配套輔助電路,完成了逆變電源的輸出有功功率及消除諧波的實驗并給出了裝置樣機(jī)的實物圖以及實驗波形圖。驗證了逆變器工作原理分析的正確性和系統(tǒng)設(shè)計思路的可行性。 本文所做工作拓寬了帶有分布式發(fā)電的配電網(wǎng)諧波治理的思路,對推動我國節(jié)能供電、新能源的利用以及改善電網(wǎng)電能質(zhì)量等方面具有一定的理論意義和較強(qiáng)的實用價值。
標(biāo)簽: 諧波抑制 分布式發(fā)電 并網(wǎng)逆變器
上傳時間: 2013-06-06
上傳用戶:amandacool
異步電動機(jī)的軟起動研究,是一項重要的研究課題。本文以分級變頻理論為基礎(chǔ),利用數(shù)學(xué)分析的方法對分級變頻的子頻率系統(tǒng)進(jìn)行了深入的研究,總結(jié)了各級子頻率系統(tǒng)的電壓相序情況以及最優(yōu)的觸發(fā)角度。并且對傳統(tǒng)異步電動機(jī)軟起動器的主電路結(jié)構(gòu)進(jìn)行了改進(jìn),提出了從較低頻率開始分五級起動的分級變頻調(diào)壓軟起動形式,而且各級子頻率的起動都能實現(xiàn)最優(yōu)的正序電壓組合,保證了起動轉(zhuǎn)矩的最大化。通過對分級變頻調(diào)壓軟起動形式的建模和仿真試驗,證明了此方法可以在降低起動電流的同時實現(xiàn)異步電機(jī)的高轉(zhuǎn)矩起動,驗證了此方法的有效性和可行性。基于以上研究的成果,本文介紹了以TMS320LF2407ADSP芯片為核心的軟起動軟硬件設(shè)計方法。最后對本課題的進(jìn)一步研究提出了展望。
上傳時間: 2013-04-24
上傳用戶:assss
自香農(nóng)先生于1948年開創(chuàng)信息論以來,經(jīng)過將近60年的發(fā)展,信道編碼技術(shù)已經(jīng)成為通信領(lǐng)域的一個重要分支,各種編碼技術(shù)層出不窮。目前廣泛研究的低密度奇偶校驗(LDCP)碼是由R.G.Gallager先生提出的一種具有逼近香農(nóng)限性能的優(yōu)秀糾錯碼,并已在數(shù)字電視、無線通信、磁盤存儲等領(lǐng)域得到大量應(yīng)用。 目前數(shù)字電視已經(jīng)成為最熱門的話題之一,用手機(jī)看北京奧運,已經(jīng)成為每一個中國人的夢想。最近兩年我國頒布了兩部與數(shù)字電視有關(guān)的通信標(biāo)準(zhǔn),分別是數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)(DMB-TH)和移動多媒體(CMMB)即俗稱的手機(jī)電視標(biāo)準(zhǔn)。數(shù)字電視正與每個人走得越來越近,我國預(yù)期在2015年全面實現(xiàn)數(shù)字電視并停止模擬電視的播出。作為數(shù)字電視標(biāo)準(zhǔn)的核心技術(shù)之一的前向糾錯碼技術(shù)已經(jīng)成為眾多科研單位的研究熱點,相應(yīng)的編解碼芯片更成為重中之重。在DMB-TH標(biāo)準(zhǔn)中用到了LDPC碼和BCH碼的級聯(lián)編碼方式,在CMMB標(biāo)準(zhǔn)中用到了LDPC碼和RS碼的級聯(lián)編碼方式,在DVB-S2標(biāo)準(zhǔn)中用到了LDPC碼和BCH碼的級聯(lián)編碼方式。 本論文以目前最重要的三個與數(shù)字電視相關(guān)的標(biāo)準(zhǔn):數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)(DMB-TH)、手機(jī)電視標(biāo)準(zhǔn)(CMMB)以及數(shù)字衛(wèi)星電視廣播標(biāo)準(zhǔn)(DVB-S2)為切入點,深入研究它們的編碼方式,設(shè)計了這三個標(biāo)準(zhǔn)中的LDPC碼編碼器,并在FPGA上實現(xiàn)了前兩個標(biāo)準(zhǔn)的編碼芯片,實現(xiàn)了DMB-TH標(biāo)準(zhǔn)中0.4、0.6以及0.8三種碼率的復(fù)用。在研究CMMB標(biāo)準(zhǔn)中編碼器設(shè)計時,提出一種改進(jìn)的LU分解算法,該分解方式適合任意的H矩陣,具有一定的廣泛性。測試結(jié)果表明,芯片邏輯功能完全正確,速度和資源消耗均達(dá)到了標(biāo)準(zhǔn)的要求,具有一定的商用價值。
上傳時間: 2013-07-07
上傳用戶:327000306
隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設(shè)計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計,其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計、在allegro下的PCB設(shè)計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。
上傳時間: 2013-04-24
上傳用戶:sn2080395
本文將高效數(shù)字調(diào)制方式QAM和軟件無線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對16QAM算法實現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實意義。 論文對16QAM軟件實現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無線電核心技術(shù)數(shù)字下變頻原理和其實現(xiàn)結(jié)構(gòu);對CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計采用自項向下設(shè)計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環(huán)境下實現(xiàn)代碼輸入;對系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實測調(diào)試相結(jié)合方法。 論文首先對16QAM調(diào)制解調(diào)算法進(jìn)行系統(tǒng)級仿真,并對實現(xiàn)的各模塊的可行性仿真驗證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號的時鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現(xiàn)了16QAM調(diào)制器;給出了中頻信號時域測試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對增強(qiáng)型數(shù)字鎖相環(huán)EPLL的實現(xiàn)結(jié)構(gòu)進(jìn)行了研究和性能分析。
上傳時間: 2013-07-10
上傳用戶:kennyplds
擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號的解擴(kuò)解調(diào)處理。論文對該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機(jī)調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達(dá)到課題各項指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時間: 2013-05-23
上傳用戶:磊子226
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1