亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

符號計算功能

  • 74HC系列通用邏輯電路功能表

    74HC系列通用邏輯電路功能

    標(biāo)簽: 74 HC 邏輯電路 功能表

    上傳時間: 2013-10-10

    上傳用戶:星仔

  • 74系列芯片功能大全

    74系列芯片功能大全

    標(biāo)簽: 74系列 芯片 功能大全

    上傳時間: 2013-12-21

    上傳用戶:xa_lgy

  • CMOS工藝多功能數(shù)字芯片的輸出緩沖電路設(shè)計

    為了提高數(shù)字集成電路芯片的驅(qū)動能力,采用優(yōu)化比例因子的等比緩沖器鏈方法,通過Hspice軟件仿真和版圖設(shè)計測試,提出了一種基于CSMC 2P2M 0.6 μm CMOS工藝的輸出緩沖電路設(shè)計方案。本文完成了系統(tǒng)的電原理圖設(shè)計和版圖設(shè)計,整體電路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工藝的工藝庫(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工藝完成版圖設(shè)計,并在一款多功能數(shù)字芯片上使用,版圖面積為1 mm×1 mm,并參與MPW(多項目晶圓)計劃流片,流片測試結(jié)果表明,在輸出負(fù)載很大時,本設(shè)計能提供足夠的驅(qū)動電流,同時延遲時間短、并占用版圖面積小。

    標(biāo)簽: CMOS 工藝 多功能 數(shù)字芯片

    上傳時間: 2013-10-09

    上傳用戶:小鵬

  • 不同功能觸發(fā)器的相互轉(zhuǎn)換方法

    觸發(fā)器是時序邏輯電路的基本構(gòu)成單元,按功能不同可分為 RS 觸發(fā)器、 JK 觸發(fā)器、 D 觸發(fā)器及 T 觸發(fā)器四種,其功能的描述可以使用功能真值表、激勵表、狀態(tài)圖及特性方程。只要增加門電路便可以實現(xiàn)不同功能觸發(fā)器的相互轉(zhuǎn)換,例如要將 D 觸發(fā)器轉(zhuǎn)換為 JK 觸發(fā)器,轉(zhuǎn)換的關(guān)鍵是推導(dǎo)出 D 觸發(fā)器的輸入端 D 與 JK 觸發(fā)器的輸入端J 、 K 及狀態(tài)輸出端 Qn 的邏輯表達(dá)式,然后用門電路去實現(xiàn)該邏輯表達(dá)式。具體的設(shè)計方法有公式法和圖表法兩種。

    標(biāo)簽: 觸發(fā)器 轉(zhuǎn)換

    上傳時間: 2014-12-23

    上傳用戶:lbbyxmoran

  • AD7292 DAC禁用功能時序

    AD7292是一款單芯片解決方案,集外部器件的通用模擬信號監(jiān)控和控制所需的全部功能于一體。

    標(biāo)簽: 7292 DAC AD 時序

    上傳時間: 2014-12-24

    上傳用戶:tanggm

  • Altium Designer的Protel中多通道功能在原理圖及PCB中的使用技巧

    Altium Designer 的Protel 中多通道功能在原理圖及PCB

    標(biāo)簽: Designer Altium Protel PCB

    上傳時間: 2013-10-08

    上傳用戶:王楚楚

  • PADS BlazeRouter功能簡介之交互式高速PCB設(shè)計

    PADS高級教程,PADS BlazeRouter功能簡介之交互式高速PCB設(shè)計。 ? BlazeRouter設(shè)計環(huán)境

    標(biāo)簽: BlazeRouter PADS PCB 交互式

    上傳時間: 2013-11-05

    上傳用戶:浩子GG

  • altium designer summer 09高級功能教程

    altium designer高級功能介紹

    標(biāo)簽: designer altium summer 教程

    上傳時間: 2013-11-13

    上傳用戶:ming529

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機(jī)為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時間: 2013-11-19

    上傳用戶:wxqman

  • PCB技朮大全

    設(shè)計流程 在pcb的設(shè)計中,其實在正式布線前,還要經(jīng)過很漫長的步驟,以下就是主要設(shè)計的流程: 系統(tǒng)規(guī)格 首先要先規(guī)劃出該電子設(shè)備的各項系統(tǒng)規(guī)格。包含了系統(tǒng)功能,成本限制,大小,運(yùn)作情形等等。 系統(tǒng)功能區(qū)塊圖 接下來必須要制作出系統(tǒng)的功能方塊圖。方塊間的關(guān)系也必須要標(biāo)示出來。 將系統(tǒng)分割幾個pcb 將系統(tǒng)分割數(shù)個pcb的話,不僅在尺寸上可以縮小,也可以讓系統(tǒng)具有升級與交換零件的能力。系統(tǒng)功能方塊圖就提供了我們分割的依據(jù)。像是計 算機(jī)就可以分成主機(jī)板、顯示卡、聲卡、軟盤驅(qū)動器和電源等等。 決定使用封裝方法,和各pcb的大小  

    標(biāo)簽: PCB

    上傳時間: 2013-10-11

    上傳用戶:yimoney

主站蜘蛛池模板: 温泉县| 温宿县| 平果县| 吕梁市| 金山区| 郯城县| 静安区| 常熟市| 连南| 顺平县| 大安市| 大厂| 沛县| 安宁市| 扬中市| 宁阳县| 新蔡县| 如东县| 宽甸| 绵竹市| 三台县| 鹰潭市| 榆树市| 山西省| 那坡县| 大化| 安达市| 东兰县| 广宗县| 繁昌县| 乐山市| 江门市| 容城县| 旅游| 龙井市| 明溪县| 延寿县| 甘谷县| 平武县| 襄汾县| 团风县|