遺傳算法是基于自然選擇的一種魯棒性很強的解決問題方法。遺傳算法已經成功地應用于許多難優化問題,現已成為尋求滿意解的最佳工具之一。然而,較慢的運行速度也制約了其在一些實時性要求較高場合的應用。利用硬件實現遺傳算法能夠充分發揮硬件的并行性和流水線的特點,從而在很大程度上提高算法的運行速度。 本文對遺傳算法進行了理論介紹和分析,結合硬件自身的特點,選用了適合硬件化的遺傳算子,設計了標準遺傳算法硬件框架;為了進一步利用硬件自身的并行特性,同時提高算法的綜合性能,本文還對現有的一些遺傳算法的并行模型進行了研究,討論了其各自的優缺點及研究現狀,并在此基礎上提出一種適合硬件實現的粗粒度并行遺傳算法。 我們構建的基于FPGA構架的標準遺傳算法硬件框架,包括初始化群體、適應度計算、選擇、交叉、變異、群體存儲和控制等功能模塊。文中詳細分析了各模塊的功能和端口連接,并利用硬件描述語言編寫源代碼實現各模塊功能。經過功能仿真、綜合、布局布線、時序仿真和下載等一系列步驟,實現在Altera的Cyclone系列FPGA上。并且用它嘗試解決一些函數的優化問題,給出了實驗結果。這些硬件模塊可以被進一步綜合映射到ASIC或做成IP核方便其他研究者調用。 最后,本文對硬件遺傳算法及其在函數優化中的一些尚待解決的問題進行了討論,并對本課題未來的研究進行了展望。
上傳時間: 2013-07-22
上傳用戶:誰偷了我的麥兜
本文針對應用于軍用直升機上的Doppler/SINS組合導航系統對導航計算機高精度、高性能的要求,設計出一種基于DSP(TMS320C6713)和FPGA(Spartan-3E XC3S500E) 協同合作的機載導航計算機系統。在分析Doppler/SINS組合導航系統模型的特點和系統對導航計算機的需求后,提出了基于DSP和FPGA的機載導航計算機整體設計方案,該方案采用DSP負責導航解算,利用FPGA強大的內部資源擴展系統的通信接口,完成外圍通信模塊控制信號的整合。在導航計算機整體設計方案,包括硬件設計方案和軟件設計方案確立的基礎上,首先對 DSP和FPGA芯片進行選型,其次對實現各個功能模塊的關鍵技術進行研究和開發,包括基于FPGA的數據通信模塊、基于DSP的處理器模塊以及數據存儲模塊,開發過程中做了大量的仿真和驗證,最后對系統進行綜合測試和聯調,并進行了地面跑車實驗。實驗結果證明:系統能夠實時采集IMU角速率和加速度、Doppler雷達的速度等信息,能夠對IMU、Doppler、GPS、航姿系統、高度表等信息進行導航解算,生成當前位置、姿態等導航數據,并能夠完成與機載電子設備間的數據通信與控制。多次的聯調和跑車實驗結果證明,機載導航計算機達到了預期設計的目的,可以有效提高導航系統的運算精度,實現了高性能、小體積、低成本的要求,系統具有較高的應用價值。關鍵詞:Doppler/SINS組合導航,導航計算機,DSP,FPGA
上傳時間: 2013-07-25
上傳用戶:cc1915
本文主要研究了認知無線電頻譜感知功能的關鍵技術以及硬件實現方法。首先,提出了認知無線電頻譜感知功能的硬件實現框圖,包括射頻前端部分和數字信號處理部分,接著簡單介紹了射頻前端電路的功能與特性,最后重點介紹了數字信號處理部分的FPGA實現與驗證過程。 數字處理部分主要實現寬帶信號的短時傅立葉分析,將中頻寬帶數字信號通過基于多相濾波器組的下變頻模塊,實現并行多通道的數字下變頻,然后對每個信道進行重疊加窗處理,最后再做快速傅立葉分析(FFT),從而得到信號的時頻關系。整個系統主要包括:延時抽取模塊、多相濾波器模塊、32點開關式流水線FFT模塊、滑動窗緩沖區、256點流水線FFT模塊等。 本設計采用Verilog HDL硬件描述語言進行設計,基于Xilinx公司的Virtex-4XC4VSX35芯片。整個系統采用全同步設計,可穩定工作于200MHz,其分析帶寬高達65MHz,具有很高的使用價值。
上傳時間: 2013-06-13
上傳用戶:bcjtao
電力行業標準DL/T 645-2007:多功能電能表通信協議。
上傳時間: 2013-04-24
上傳用戶:wangdean1101
遺傳算法是一種基于自然選擇原理的優化算法,在很多領域有著廣泛的應用。但是,遺傳算法使用計算機軟件實現時,會隨著問題復雜度和求解精度要求的提高,產生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應用。為了提升運行速度,可以使用FPGA作為硬件平臺,設計數字系統完成遺傳算法。和軟件實現相比,硬件實現盡管在實時性和并行性方面具有很大優勢,但同時會導致系統的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統功能模塊和算子功能模塊。針對不同問題,可以在保持系統功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現了偽隨機數發生模塊、隨機數接口模塊、存儲器接口/控制模塊和系統控制模塊等系統功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉變異算子模塊等遺傳算法功能模塊,構建了系統功能構架和遺傳算子庫。該設計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統架構的穩定。本文設計了多峰值、不連續、不可導函數的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據測試結果,該硬件平臺表現良好,所求取的最優解誤差均在1%以內。相對于軟件實現,該系統在求解一些復雜問題時,速度可以提高2個數量級。最后,本文使用FPGA實現了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎上提高了近1倍,取得了顯著的效果。關鍵詞:遺傳算法,硬件實現,并行設計,FPGA,TSP
上傳時間: 2013-06-15
上傳用戶:hakim
本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim
上傳時間: 2013-07-21
上傳用戶:ve3344
少見的12864萬年歷,功能齊全12864+萬年歷,非常適合單片機開發的人用
上傳時間: 2013-04-24
上傳用戶:東大小布
單片機多功能調試助手一款集串口/USB/網絡調試、進制轉換、字模與數碼管字型碼制作、常用校驗值計算、UNICODE碼轉換、位圖輸出C文件等眾多功能于一身的綜合型調試軟件,最值得慶幸的是該軟件會一直保持更新,并支持在線升級功能,這樣大家手頭上的單片機多功能調試助手總是最新的! 單片機多功能調試助手與其他調試軟件有什么優勢: 1) 一直保持為單文件狀態,不會因為需要保存配置信息而創建其他其他文件,所以該軟件非常容易攜帶。 2) 一直體貼著開發者,所有重要的配置在關閉該軟件時將會得到保存,重啟軟件后會重新導入以前的配置信息,免去重復選擇或填入數據的操作。 3) 集成了串口/USB/網絡調試功能,并在串口/USB/網絡調試的過程中,該軟件提供了監視和多項發送功能。通過使用監視端口的功能就可以清晰地分辨出發送與接收的數據的順序;通過使用多項發送功能就可以省去重復刪除或填寫待發送數據的步驟。 4) 在線升級功能是該軟件的最得意之處,理所當然地也是開發者最倍受關注的功能。
上傳時間: 2013-08-01
上傳用戶:gaojiao1999
·ITU-T G.729的一個實現例子(包括附錄b的vod檢測等功能)-ITU-T g.729 example, include VOD detect of reference B, etc.文件列表(點擊判斷是否您需要的文件): g729b_v14 .........\acelp_co.c .........\basic_op.c .....
上傳時間: 2013-05-20
上傳用戶:Garfield
·期刊論文:基于Sobel算子數字圖像的邊緣檢測
上傳時間: 2013-06-22
上傳用戶:wangdean1101