亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

神跡掛機(jī)外掛

  • DDR2控制器IP的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    DDR2 SDRAM是目前內(nèi)存市場(chǎng)上的主流內(nèi)存。除了通用計(jì)算機(jī)系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來(lái)越多的SoC系統(tǒng)芯片中會(huì)集成有DDR2接口模塊。因此,設(shè)計(jì)一款匹配DDR2的內(nèi)存控制器將會(huì)具有良好的應(yīng)用前景。 論文在研究了DDR2的JEDEC標(biāo)準(zhǔn)的基礎(chǔ)上,設(shè)計(jì)出DDR2控制器的整體架構(gòu),采用自項(xiàng)向下的設(shè)計(jì)方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語(yǔ)言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執(zhí)行模塊和數(shù)據(jù)通道模塊的RTL級(jí)設(shè)計(jì)。根據(jù)在設(shè)計(jì)中遇到的問(wèn)題,對(duì)DDR2控制器的整體架構(gòu)進(jìn)行改進(jìn)與完善。在分析了Altera數(shù)字PHY的基本性能的基礎(chǔ)上,設(shè)計(jì)DDR2控制器與數(shù)字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗(yàn)證平臺(tái),針對(duì)設(shè)計(jì)的具體功能進(jìn)行仿真驗(yàn)證,并實(shí)現(xiàn)在Altera Stratix II GX90開(kāi)發(fā)板上對(duì)DDR2存儲(chǔ)芯片基本讀/寫(xiě)操作控制的FPGA功能演示。 論文設(shè)計(jì)的DDR2控制器的主要特點(diǎn)是: 1.支持?jǐn)?shù)字PHY電路,不需要實(shí)際的硬件電路就完成DDR2控制器與DDR2存儲(chǔ)芯片之間的物理層接口,節(jié)約了設(shè)計(jì)成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來(lái),簡(jiǎn)化了具體操作。 3.支持多個(gè)DDR2存儲(chǔ)芯片,使得DDR2控制器的應(yīng)用范圍更為廣闊。 4.支持DDR2的三項(xiàng)新技術(shù),充分發(fā)揮DDR2內(nèi)存的特性。 5.自動(dòng)DDR2刷新控制,方便用戶對(duì)DDR2內(nèi)存的控制。

    標(biāo)簽: DDR2 FPGA 控制器

    上傳時(shí)間: 2013-06-10

    上傳用戶:ynzfm

  • 基于FPGA的數(shù)字信號(hào)發(fā)生器.rar

    數(shù)字信號(hào)發(fā)生器是數(shù)字信號(hào)處理中不可缺少的調(diào)試設(shè)備。在某工程項(xiàng)目中,為了提供特殊信號(hào),比如雷達(dá)信號(hào),就需要設(shè)計(jì)專(zhuān)用的數(shù)字信號(hào)發(fā)生器,用以達(dá)到發(fā)送雷達(dá)信號(hào)的要求。在本文中提出了使用PCI接口的專(zhuān)用數(shù)字信號(hào)發(fā)生器方案。 該方案的目標(biāo)是能夠采錄雷達(dá)信號(hào),把信號(hào)發(fā)送到主機(jī)作為信號(hào)文件存儲(chǔ)起來(lái),然后對(duì)這個(gè)信號(hào)文件進(jìn)行航跡分離,得到需要的航跡信號(hào)文件。同時(shí),信號(hào)發(fā)生器具有發(fā)送信號(hào)的功能,可以把不同形式的信號(hào)文件發(fā)送到檢測(cè)端口,用于設(shè)備調(diào)試。 在本文中系統(tǒng)設(shè)計(jì)主要分為硬件和軟件兩個(gè)方面來(lái)介紹: 硬件部分采用了FPGA邏輯設(shè)計(jì)加上外圍電路來(lái)實(shí)現(xiàn)的。在硬件設(shè)計(jì)中,最主要的是FPGA邏輯設(shè)計(jì),包括9路主從SPI接口信號(hào)的邏輯控制,片外SDRAM的邏輯控制,PCI9054的邏輯控制,以及這些邏輯模塊間信號(hào)的同步、發(fā)送和接收。在這個(gè)過(guò)程中信號(hào)的方向是雙向的,所選用的芯片都具有雙向數(shù)據(jù)的功能。 在本文中軟件部分包括驅(qū)動(dòng)軟件和應(yīng)用軟件。驅(qū)動(dòng)軟件采用PLXSDK驅(qū)動(dòng)開(kāi)發(fā),通過(guò)控制PCI總線完成數(shù)據(jù)的采錄和發(fā)送。應(yīng)用軟件中包括數(shù)據(jù)提取和數(shù)據(jù)發(fā)送,采用卡爾曼濾波器等方法。 通過(guò)實(shí)驗(yàn)證明該方案完全滿足數(shù)據(jù)傳輸?shù)囊螅_(dá)到SPI傳輸?shù)乃俣纫螅軌蛲瓿珊桔E提取,以及數(shù)據(jù)傳輸。

    標(biāo)簽: FPGA 數(shù)字信號(hào)發(fā)生器

    上傳時(shí)間: 2013-07-14

    上傳用戶:腳趾頭

  • 嵌入式TCPIP協(xié)議的FPGA實(shí)現(xiàn).rar

    隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設(shè)備都能夠很方便地實(shí)現(xiàn)Intemet接入,這對(duì)嵌入式系統(tǒng)設(shè)計(jì)提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設(shè)計(jì)的熱點(diǎn)。 可編程邏輯器件FPGA在過(guò)去的幾十年中取得了飛速發(fā)展,從最初的幾千門(mén)到現(xiàn)在的幾百萬(wàn)門(mén),可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價(jià)比。再加上開(kāi)發(fā)周期短、對(duì)開(kāi)發(fā)人員的要求相對(duì)較低的優(yōu)點(diǎn),因此被大量應(yīng)用于嵌入式系統(tǒng)設(shè)計(jì)中。 本文是基于FPGA高性價(jià)比、可靈活配置的特點(diǎn),也是當(dāng)前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設(shè)計(jì)方式,所以我們提出了基于FPGA的實(shí)現(xiàn)方案。本文通過(guò)在FPGA中硬件實(shí)現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡(luò)協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標(biāo)準(zhǔn)MII接口,通過(guò)外接PHY實(shí)現(xiàn)網(wǎng)絡(luò)連接。最終成功地通過(guò)了驗(yàn)證。 基于FPGA的實(shí)現(xiàn)可以有效地降低成本,同時(shí)可以在其中集成其他功能模塊,提高整個(gè)系統(tǒng)的集成度,減小PCB版圖面積和布線復(fù)雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對(duì)嵌入式系統(tǒng)設(shè)計(jì)有很大的實(shí)用價(jià)值。

    標(biāo)簽: TCPIP FPGA 嵌入式

    上傳時(shí)間: 2013-04-24

    上傳用戶:xlcky

  • 基于FPGA的DDS信號(hào)源的設(shè)計(jì).rar

    頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點(diǎn)而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,DDS技術(shù)得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號(hào)通過(guò)D/A轉(zhuǎn)換形成模擬量形式的信號(hào)的合成技術(shù)。主要是利用高速存儲(chǔ)器作查尋表,然后通過(guò)高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個(gè)典型的DDS系統(tǒng)應(yīng)包括以下三個(gè)部分:相位累加器可以時(shí)鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實(shí)現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號(hào)。 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專(zhuān)用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來(lái)實(shí)現(xiàn)一個(gè)DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實(shí)現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實(shí)現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識(shí)如結(jié)構(gòu)特點(diǎn)、開(kāi)發(fā)流程、使用工具等;隨后介紹了利用FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點(diǎn)介紹DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計(jì)的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專(zhuān)用DDS芯片,具有高性能、高性價(jià)比,電路結(jié)構(gòu)簡(jiǎn)單等特點(diǎn);接著對(duì)輸出信號(hào)頻譜進(jìn)行了分析,特別是對(duì)信號(hào)的相位截?cái)嗾`差和幅度量化誤差進(jìn)行了詳細(xì)的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實(shí)物照片和測(cè)試結(jié)果,并對(duì)此作了一定的分析。

    標(biāo)簽: FPGA DDS 信號(hào)源

    上傳時(shí)間: 2013-07-05

    上傳用戶:suxuan110425

  • 功率輸出與電源供給電路_0.zip

    本書(shū)是《最新電子電路大全》叢書(shū)的第4卷。內(nèi)容包括功率輸出與電源.供給的基本知識(shí)、功率輸出電路、整流與穩(wěn)壓電路、開(kāi)關(guān)型穩(wěn)壓電源、電壓基準(zhǔn)與恒流源電路、電池充電電路、直流一直流電壓變換電路、直流一交流逆變電源電路、交流穩(wěn)壓電路等。除第一章作為全書(shū)的基礎(chǔ)知識(shí)外,其余各章都自成體系,以方便讀者作為工具書(shū)隨機(jī)查閱。利用這本工具書(shū),讀者只需按圖索驥便可完成設(shè)計(jì)、開(kāi)發(fā)過(guò)程中許多耗工費(fèi)時(shí)的工作。   本書(shū)可作為從事電子產(chǎn)品研發(fā)、生產(chǎn)、維修人員的工具書(shū),也可作為高等院校相關(guān)專(zhuān)業(yè)的師生進(jìn)行課程設(shè)計(jì)和電子制作的參考書(shū)。

    標(biāo)簽: zip 功率輸出 電源 電路

    上傳時(shí)間: 2013-04-24

    上傳用戶:ghostparker

  • 基于FPGA的圖像壓縮系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著信息技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理已經(jīng)逐漸發(fā)展成一門(mén)關(guān)鍵的技術(shù)科學(xué)。圖像處理作為一種重要的現(xiàn)代技術(shù),己經(jīng)在通信、航空航天、遙感遙測(cè)、生物醫(yī)學(xué)、軍事、信息安全等領(lǐng)域得到廣泛的應(yīng)用。圖像處理特別是高分辨率圖像實(shí)時(shí)處理的實(shí)現(xiàn)技術(shù)對(duì)相關(guān)領(lǐng)域的發(fā)展具有深遠(yuǎn)意義。另外,現(xiàn)場(chǎng)可編程門(mén)陣列FPGA和高效率硬件描述語(yǔ)言Verilog HDL的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計(jì)方法,加速了系統(tǒng)的設(shè)計(jì)進(jìn)程,為圖像壓縮系統(tǒng)的實(shí)現(xiàn)提供了硬件支持和軟件保障。 本文主要包括以下幾個(gè)方面的內(nèi)容: (1)結(jié)合某工程的具體需求,設(shè)計(jì)了一種基于FPGA的圖像壓縮系統(tǒng),核心硬件選用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存儲(chǔ)器件選用MICRON公司的MT48LC4M16A2SDRAM,圖像壓縮的核心算法選用近無(wú)損壓縮算法JPEG-LS。 (2)用Verilog硬件描述語(yǔ)言實(shí)現(xiàn)了JPEG-LS標(biāo)準(zhǔn)中的基本算法,為課題組成員進(jìn)行算法改進(jìn)提供了有力支持。 (3)用Verilog硬件描述語(yǔ)言設(shè)計(jì)并實(shí)現(xiàn)了SDRAM控制器模塊,使核心壓縮模塊能夠方便靈活地訪問(wèn)片外存儲(chǔ)器。 (4)構(gòu)建了圖像壓縮系統(tǒng)的測(cè)試平臺(tái),對(duì)實(shí)現(xiàn)的SDRAM控制器模塊和JPEG-LS基本算法模塊進(jìn)行了軟件仿真測(cè)試和硬件測(cè)試,驗(yàn)證了其功能的正確性。

    標(biāo)簽: FPGA 圖像壓縮系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:a3318966

  • USB接口引擎的軟核設(shè)計(jì)與FPGA兌現(xiàn).rar

    USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費(fèi)電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國(guó)內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國(guó)外的IC設(shè)計(jì)芯片廠商如Cypress、NEC等一些國(guó)際著名公司提供。因而,如果能夠自主開(kāi)發(fā)設(shè)計(jì)USB芯片以替代國(guó)外同類(lèi)產(chǎn)品,將會(huì)有很好的市場(chǎng)前景和利潤(rùn)空間。 本論文課題是針對(duì)基于FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門(mén)陣列器件)的數(shù)字電子產(chǎn)品應(yīng)用設(shè)計(jì)一種實(shí)際可復(fù)用的USB接口引擎軟核。該軟核主要是用于處理USB標(biāo)準(zhǔn)協(xié)議包的通信處理,通過(guò)外接MCU(MultipointControlUnit,微控制器)就可以實(shí)現(xiàn)完整的USB接口通訊功能。它的功能相當(dāng)于一些USB引擎的專(zhuān)用芯片如:Philips的PDIUSBD12等,其優(yōu)點(diǎn)是結(jié)構(gòu)簡(jiǎn)單、靈活性高、復(fù)用設(shè)計(jì)方便。 功能仿真和綜合測(cè)試結(jié)果顯示本論文所設(shè)計(jì)的接口引擎軟核符合設(shè)計(jì)要求,并且軟核的性能和市場(chǎng)上同類(lèi)產(chǎn)品基本一致。本論文的創(chuàng)新之處在于:1、從可配置性角度出發(fā)設(shè)計(jì)了低速、全速、高速三種可選模式;2、支持最多31個(gè)可配置端點(diǎn);3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級(jí))代碼設(shè)計(jì)規(guī)則,同時(shí)也開(kāi)發(fā)了可綜合的驗(yàn)證測(cè)試代碼;4、完全由硬件實(shí)現(xiàn)USB通信功能。

    標(biāo)簽: FPGA USB 接口

    上傳時(shí)間: 2013-07-18

    上傳用戶:JasonC

  • 基于ZigBee隧道照明無(wú)線控制系統(tǒng)研究和設(shè)計(jì).rar

    高速公路隧道屬于特殊路段,隧道洞內(nèi)外環(huán)境差別非常大,需要在隧道內(nèi)設(shè)置電光照明,以消除司機(jī)的“暗適應(yīng)"與“明適應(yīng)’’視覺(jué)問(wèn)題,保證隧道行車(chē)安全。而當(dāng)前的大部分高速公路隧道照明控制系統(tǒng)簡(jiǎn)單,照明光源舒適度不高,未根據(jù)洞外環(huán)境亮度,綜合車(chē)速車(chē)流量及洞內(nèi)煙霧濃度等因素,實(shí)時(shí)調(diào)節(jié)隧道洞內(nèi)照明亮度,存在盲目加大隧道照明的亮度的問(wèn)題,給行車(chē)安全帶來(lái)隱患,造成能源浪費(fèi),不符合設(shè)計(jì)規(guī)范和國(guó)家節(jié)能的政策要求。 本文介紹了當(dāng)前隧道照明的發(fā)展及照明燈具智能控制的研究狀況,針對(duì)當(dāng)前隧道照明的控制系統(tǒng)存在的問(wèn)題,給出了基于ZigBee的隧道照明無(wú)線控制系統(tǒng)的 架構(gòu);分析比較了當(dāng)前各種隧道照明光源的特點(diǎn),針對(duì)當(dāng)前普遍采用的高壓鈉燈照明和新興的LED燈照明做了詳細(xì)的經(jīng)濟(jì)效益對(duì)比,根據(jù)系統(tǒng)使用壽命周期內(nèi)的性價(jià)比,選擇大功率LED作為隧道照明燈具;在分析ZigBee協(xié)議及組網(wǎng)流程的基礎(chǔ)上,設(shè)計(jì)了基于ZigBee技術(shù)的簇樹(shù)型隧道照明無(wú)線測(cè)控網(wǎng)絡(luò),系統(tǒng)采用CC2430無(wú)線模塊作為網(wǎng)絡(luò)節(jié)點(diǎn)的硬件解決方案,對(duì)網(wǎng)絡(luò)中的協(xié)調(diào)器、路由器及終端節(jié)點(diǎn)的組網(wǎng)及其數(shù)據(jù)處理流程進(jìn)行了詳細(xì)設(shè)計(jì);設(shè)計(jì)了利用ZigBee技術(shù)作為控制命令和數(shù)據(jù)傳輸?shù)目烧{(diào)光LED燈具,滿足所提出的控制系統(tǒng)對(duì)燈具的要求:針對(duì)隧道照明控制參數(shù)及燈具光效難以建立精確數(shù)學(xué)模型的特點(diǎn),系統(tǒng)采用基于專(zhuān)家經(jīng)驗(yàn)的隧道照明的模糊控制算法,設(shè)計(jì)了隧道照明控制程序,并嵌入到利用WinCC設(shè)計(jì)的隧道照明的控制系統(tǒng)中。論文最后對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行了測(cè)試,驗(yàn)證了系統(tǒng)的可行性。

    標(biāo)簽: ZigBee 隧道照明 無(wú)線控制

    上傳時(shí)間: 2013-04-24

    上傳用戶:gundamwzc

  • 西門(mén)子3508型手機(jī)工作原理

    西門(mén)子3508型手機(jī)工作原理1,電源部分電路,開(kāi)關(guān)機(jī)控制電路主要由電源IC D200及主微處理器D103組成,其主要作用是在話機(jī)加電池或外接充電器情況下,按下開(kāi)關(guān)機(jī)鍵時(shí)產(chǎn)生一系列復(fù)位信號(hào)。

    標(biāo)簽: 3508 西門(mén)子 手機(jī) 工作原理

    上傳時(shí)間: 2013-07-28

    上傳用戶:asdfasdfd

  • 晶體三極管及其放大電路原理

    晶體三極管及其放大電路原理三極管的工作原理1. 三極管放大交流信號(hào)的外部條件要使三極管正常放大交流信號(hào),除了需要滿足內(nèi)部條件外,還需要

    標(biāo)簽: 晶體三極管 放大 電路原理

    上傳時(shí)間: 2013-05-30

    上傳用戶:浮塵6666

主站蜘蛛池模板: 南溪县| 离岛区| 阜新| 潜江市| 华亭县| 普格县| 广南县| 玉屏| 栾城县| 逊克县| 宜州市| 古丈县| 阳山县| 小金县| 景泰县| 五指山市| 武功县| 阿坝县| 康保县| 庐江县| 色达县| 余庆县| 忻城县| 柯坪县| 安多县| 辽宁省| 南郑县| 泸溪县| 乐安县| 化隆| 陵水| 贺兰县| 凤山县| 潼南县| 凤庆县| 汤原县| 漠河县| 阳新县| 探索| 东乡| 平南县|