亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬盤容量

  • xilinx公司的7系列FPGA應用指南

       本文是關于 xilinx公司的7系列FPGA應用指南。 xilinx公司的7系列FPGA包括3個子系列,Artix-7、 Kintex-7和Virtex-7。本資料就是對這3各系列芯片的介紹。    下表是xilinx公司的7系列FPGA芯片容量對比表

    標簽: xilinx FPGA 應用指南

    上傳時間: 2013-11-19

    上傳用戶:31633073

  • WP380 -賽靈思堆疊硅片互聯技術

        可編程技術勢在必行 — 用更少的資源實現更多功能 隨時隨地降低風險、使用可編程硬件設計平臺快速開發差異化產品 — 驅使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創建目前 ASIC 和 ASSP 所能提供的系統級功能。賽靈思已經開發出一種創新型 FPGA 設計和制造方法,能夠滿足“可編程技術勢在必行”的兩大關鍵要求。堆疊硅片互聯技術是新一代 FPGA 的基礎,不僅超越了摩爾定律,而且實現的功能能夠滿足最嚴格的設計要求。利用該技術,賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產需求。本白皮書將探討促使賽靈思開發堆疊硅片互聯技術的技術及經濟原因,以及使之實現的創新方法。

    標簽: 380 WP 賽靈思 堆疊硅片

    上傳時間: 2013-11-03

    上傳用戶:ztj182002

  • WP373-賽靈思推出Virtex-7,Kintex-7,Artix-7三大全新系列FPGA

        賽靈思推出的三款全新產品系列不僅發揮了臺積電28nm 高介電層金屬閘 (HKMG) 高性能低功耗 (HPL) 工藝技術前所未有的功耗、性能和容量優勢,而且還充分利用 FPGA 業界首款統一芯片架構無與倫比的可擴展性,為新一代系統提供了綜合而全面的平臺基礎。目前,隨著賽靈思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,賽靈思將系統功耗、性價比和容量推到了全新的水平,這在很大程度上要歸功于臺積電 28nm HKMG 工藝出色的性價比優勢以及芯片和軟件層面上的設計創新。結合業經驗證的 EasyPath™成本降低技術,上述新系列產品將為新一代系統設計人員帶來無與倫比的價值

    標簽: Virtex Kintex Artix FPGA

    上傳時間: 2013-11-15

    上傳用戶:chenhr

  • 華為 FPGA設計高級技巧Xilinx篇

      隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關工具的推廣使廣大設計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠將工作重心轉移到功能實現上極大地提高了工作效率任何事務都是一分為二的有利就有弊我們發現現在越來越多的工程師不關心自己的電路實現形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導致物料成本上升更為要命的是由于不了解器件結構更不了解與器件結構緊密相關的設計技巧過分依賴綜合等工具工具不行自己也就束手無策導致問題遲遲不能解決從而嚴重影響開發周期導致開發成本急劇上升   目前我們的設計規模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經步入深亞微米時代而在對待深亞微米的器件上我們的設計方法將不可避免地發生變化要更多地關注以前很少關注的線延時我相信ASIC設計以后也會如此此時如果我們不在設計方法設計技巧上有所提高是無法面對這些龐大的基于深亞微米技術的電路設計而且現在的競爭越來越激勵從節約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能   本文從澄清一些錯誤認識開始從FPGA器件結構出發以速度路徑延時大小和面積資源占用率為主題描述在FPGA設計過程中應當注意的問題和可以采用的設計技巧本文對讀者的技能基本要求是熟悉數字電路基本知識如加法器計數器RAM等熟悉基本的同步電路設計方法熟悉HDL語言對FPGA的結構有所了解對FPGA設計流程比較了解

    標簽: Xilinx FPGA 華為 高級技巧

    上傳時間: 2013-11-06

    上傳用戶:asdfasdfd

  • 擴頻通信芯片STEL-2000A的FPGA實現

    針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標簽: STEL 2000 FPGA 擴頻通信

    上傳時間: 2013-11-06

    上傳用戶:liu123

  • 基于Actel FPGA的雙端口RAM設計

    基于Actel FPGA 的雙端口RAM 設計雙端口RAM 芯片主要應用于高速率、高可靠性、對實時性要求高的場合,如實現DSP與PCI 總線芯片之間的數據交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公司推出的專用雙端口RAM 芯片解決了普通雙端口RAM 內部競爭問題,并融合了中斷、旗語、主從功能。它具有存取速度快、功耗低、可完全異步操作、接口電路簡單等優點,但缺點也非常明顯,那就是價格太昂貴。為解決IDT 專用雙端口RAM 芯片的價格過高問題,廣州致遠電子有限公司推出了一種全新的基于Actel FPGA 的雙端口RAM 的解決方案。該方案采用Actel FPGA 實現,不僅具有IDT 專用雙端口RAM 芯片的所有性能特點,更是在價格上得到了很大改善,以A3P060雙端口RAM 為例,在相同容量(2K 字節)下,其價格僅為IDT 專用芯片的六分之一。

    標簽: Actel FPGA RAM 雙端口

    上傳時間: 2013-10-22

    上傳用戶:blacklee

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-10-18

    上傳用戶:JIEWENYU

  • 基于以太網的DSP網絡加載技術研究

    介紹了基于以太網的加載方法, 包括網絡接口控制HPI接口控制,該技術靈活方便,可脫離仿真器實現遠程,大容量的程序代碼加載,快速完成DSP系統的軟件更新  

    標簽: DSP 以太網 網絡加載 技術研究

    上傳時間: 2013-11-20

    上傳用戶:taiyang250072

  • 基于RS485的數據通信協議的設計與實現

    基于現場可編程門陣列(FPGA),設計了采用RS485標準的數據通信協議。其中,高速信號接收,采用同步485通信協議,高速接口包括時鐘和數據兩個信號,時鐘速率3.6864 MHz,利用同步時鐘上升沿檢測數據。低速信號接收采用異步485通信協議,波特率115.2 kbps,每字節1個起始位,8個數據位,1個截止位。針對高速數據接收時的情況,加入1 MB 容量的靜態存儲器SRAM作為緩存,保證接收數據的可靠性。

    標簽: 485 RS 數據通信 協議

    上傳時間: 2013-10-10

    上傳用戶:笨小孩

  • 空間相關MIMO信道下的有限反饋預編碼

    對于獨立同分布的瑞利衰落信道,Grassmann碼本可以取得良好的系統性能,但是當MIMO信道存在空間相關性時,該碼本不可避免的帶來性能損失,本文針對空間相關的MIMO信道,通過用發送相關矩陣的平方根對傳統Grassmann碼本進行旋轉,然后再量化,得到適用于空間相關信道下的新碼本,并通過實驗仿真闡釋了新得到的碼本對于傳統碼本在誤碼率和信道容量方面等方面的性能優勢。

    標簽: MIMO 信道 反饋 預編碼

    上傳時間: 2013-10-28

    上傳用戶:com1com2

主站蜘蛛池模板: 汝南县| 延川县| 邵阳县| 永济市| 苗栗市| 玉树县| 静乐县| 喀什市| 南阳市| 卓资县| 峡江县| 灵武市| 汕尾市| 微山县| 孟村| 那坡县| 兰州市| 东丽区| 建水县| 贞丰县| 宁城县| 宣城市| 林州市| 卢氏县| 泸西县| 安溪县| 石楼县| 互助| 新民市| 杭锦旗| 雅江县| 南靖县| 柘荣县| 手机| 宁明县| 牙克石市| 中宁县| 博罗县| 博湖县| 延安市| 商城县|