硬件電路設計之主芯片選型 平臺的選擇很多時候和系統(tǒng)選擇的算法是相關的,所以如果要提高架構,平臺的設計能力,得不斷提高自身的算法設計,復雜度評估能力,帶寬分析能力。 常用的主處理器芯片有:單片機,ASIC,RISC(DEC Alpha、ARC、ARM、MIPS、PowerPC、SPARC和SuperH ),DSP和FPGA等,這些處理器的比較在網(wǎng)上有很多的文章,在這里不老生常談了,這里只提1個典型的主處理器選型案例
上傳時間: 2013-11-05
上傳用戶:HGH77P99
偉福仿真器系統(tǒng)概述 本仿真器系統(tǒng)由仿真主機+仿真頭、MULT1A用戶板、實驗板、開關電源等組成。本系統(tǒng)的特點是: 1.主機+仿真頭的組合,通過更換不同型號的仿真頭即可對各種不同類型的單片機進行仿真,是一種靈活的多CPU仿真系統(tǒng)。采用主機+POD組合的方式,更換POD,可以對各種CPU進行仿真。本仿真器主機型號為E2000/S,仿真頭型號為POD8X5X(可仿真51系列8X5X單片機)。 2.雙平臺,具有DOS版本和WINDOWS版本,后者功能強大,中/英文界面任選,用戶源程序的大小不再有任何限制,支持ASM,c,PLM語言混合編程,具有項目管理功能,為用戶的資源共享、課題重組提供強有力的手段。支持點屏顯示,用鼠標左鍵點一下源程序中的某一變量,即可顯示該變量的數(shù)值。有豐富的窗口顯示方式,多方位,動態(tài)地顯示仿真的各種過程,使用極為便利。本操作系統(tǒng)一經(jīng)推出,立即被廣大用戶所喜愛。 3.雙工作模式①.軟件模擬仿真(不要仿真器也能模擬仿真)。②硬件仿真。 4.雙CPU結構,100%不占用戶資源。全空間硬件斷點,不受任何條件限制,支持地址、數(shù)據(jù)、外部信號、事件斷點、支持實時斷點計數(shù)、軟件運行時間統(tǒng)計。 5.雙集成環(huán)境編輯、編譯、下載、調(diào)試全部集中在一個環(huán)境下。多種仿真器,多類CPU仿真全部集成在一個環(huán)境下。可仿真51系列,196系列,PIC系列,飛利蒲公司的552、LPC764、DALLAS320,華邦438等51增強型CPU。為了跟上形勢,現(xiàn)在很多工程師需要面對和掌握不同的項目管理器、編輯器、編譯器。他們由不同的廠家開發(fā),相互不兼容,使用不同的界面,學習使用都很吃力。偉福WINDOWS調(diào)試軟件為您提供了一個全集成環(huán)境,統(tǒng)一的界面,包含一個項目管理器,一個功能強大的編輯器,匯編Make、Build和調(diào)試工具并提供千個與第三方編譯器的接口。由于風格統(tǒng)一,大大節(jié)省了您的精力和時間。 6.強大的邏輯分析儀綜合調(diào)試功能。邏輯分析儀由交互式軟件菜單窗口對系統(tǒng)硬件的邏輯或時序進行同步實時采樣,并實時在線調(diào)試分析,采集深度32K(E2000/L),最高時基采樣頻率達20MHz,40路波形,可精確實時反映用戶程序運行時的歷史時間。系統(tǒng)在使用邏輯分析儀時,除普通的單步運行、鍵盤斷點運行、全速硬件斷點運行外,還可實現(xiàn)各種條件組合斷點如:數(shù)據(jù)、地址、外部控制信號、CPU內(nèi)部控制信號、程序區(qū)間斷點等。由于邏輯儀可以直接對程序的執(zhí)行結果進行分析,因此極大地便利于程序的調(diào)試。隨著科學技術的發(fā)展,單片機通訊方面的運用越來越多。在通訊功能的調(diào)試時,如果通訊不正常,查找原因是非常耗時和低效的,您很難搞清楚問題到底在什么地方,是波特率不對,是硬件信道有問題,是通訊協(xié)儀有問題,是發(fā)方出錯還是收方出錯。有了邏輯儀,情況則完全不一樣,用它可以分別或者同時對發(fā)送方、接收方的輸入或者輸出波形進行記錄、存儲、對比、測量等各種直觀的分析,可以將實際輸出通訊報文的波形與源程序相比較,可立即發(fā)現(xiàn)問題所在,從而極大地方便了調(diào)試。 7.強大的追蹤器功能追蹤功能以總線周期為單位,實時記錄仿真過程中CPU發(fā)生的總線事件,其觸發(fā)條件方式同邏輯分析儀。追蹤窗口在仿真停止時可收集顯示追蹤的CPU指令記憶信息,可以以總線反匯編碼模式、源程序模式對應顯示追蹤結果。屏幕窗口顯示波形圖最多追蹤記憶指令32K并通過仿真器的斷點、單步、全速運行或各種條件組合斷點來完成追蹤功能。總線跟蹤可以跟蹤程序的運行軌跡。可以統(tǒng)計軟件運行時間。
上傳時間: 2013-11-01
上傳用戶:xiehao13
本文詳細介紹了用于IPV6安全模塊中安全策略控制數(shù)據(jù)庫SPD和安全關聯(lián)控制數(shù)據(jù)庫SAD的設計方案,包括其硬件結構和內(nèi)部存放數(shù)據(jù)格式的設置,因為在IPSec協(xié)議中,安全策略和安全關聯(lián)是不固定的,而是根據(jù)安全保護的需要而由設計者自行決定的,而這種設計既能保證系統(tǒng)訪問的高速性,同時又具備足夠的靈活性。
上傳時間: 2013-11-04
上傳用戶:xuanjie
DAB基帶芯片是一款集成面積小、功耗低、可用于移動和便攜設備的DAB基帶解碼器和MPEGL2音頻解碼器。本設計完全自主開發(fā),可以對DABETSI300401傳輸幀進行全速解碼,包括數(shù)字混頻、同步/跟蹤和解調(diào)。基帶解碼器可同時對傳輸幀內(nèi)的兩路音頻、數(shù)據(jù)或視頻節(jié)目進行解碼。解碼后的音頻節(jié)目可以通過上MPEGL2音頻解碼器播放,數(shù)據(jù)/視頻節(jié)目可以通過外部CPU進一步處理和顯示。
上傳時間: 2013-11-16
上傳用戶:woshini123456
主要內(nèi)容主要內(nèi)容串行接口SPI接口模擬外設A/D轉換其它硬件功能模塊復位看門狗定時器晶振輸入低功耗模式時基蜂鳴器D/A轉換電壓比較器UART接口I2C接口
上傳時間: 2013-11-18
上傳用戶:劉江林1420
單片機的硬件結構 2.3 MCS-51的CPU由運算器和控制器所構成2.3.1 運算器對操作數(shù)進行算術、邏輯運算和位操作。1.算術邏輯運算單元ALU2.累加器A使用最頻繁的寄存器,可寫為Acc。A的作用:(1)是ALU單元的輸入之一,又是運算結果存放單元。(2)數(shù)據(jù)傳送大多都通過累加器A。(3)A的進位標志Cy同時又是位處理機的位累加器。
上傳時間: 2013-10-20
上傳用戶:蔣清華嗯
HT47R20A-1時基(Time Base)使用介紹 HT47 系列單片機的時基可提供一個周期性超時時間周期以產(chǎn)生規(guī)則性的內(nèi)部中斷。時基的時鐘來源可由掩膜選擇設定為WDT 時鐘、RTC 時鐘或指令時鐘(系統(tǒng)時鐘/4);其超時時間范圍可由掩膜選擇設定為“時鐘來源”/212~“時鐘來源”/215。如果時基發(fā)生超時現(xiàn)象,則其對應的中斷請求標志(TBF)會被置位,如果中斷允許,則產(chǎn)生一個中斷服務到08H 的地址。
上傳時間: 2013-11-15
上傳用戶:13925096126
Keil C硬件編程指南 這是一本關于Intel 80C51 以及廣大的51 系列單片機的書這本書介紹給讀者一些新的技術使你的8051 工程和開發(fā)過程變得簡單請注意這本書的目的可不是教你各種8051 嵌入式系統(tǒng)的解決方法為使問題討論更加清晰在適當?shù)牡胤浇o出了程序代碼我們以討論項目的方法來說明每章碰到的問題所有的代碼都可在附帶的光盤上找到.
上傳時間: 2013-11-01
上傳用戶:cylnpy
P89C51Rx2xx是具有ISP功能的FLASH單片機,使用ISP功能可以實現(xiàn)在系統(tǒng)中更新應用程序。進入ISP的前提是芯片的向量字為0FCH,這是指明ISP的入口地址為0FC00H。另外還有一個狀態(tài)字用于指明復位后是運行用戶程序還是直接進入ISP,若狀態(tài)字為0則運行用戶程序,否則進入ISP。當狀態(tài)字為0時,進入ISP需要硬件觸發(fā),即PSEN腳接地,復位系統(tǒng)即進入ISP。
上傳時間: 2013-10-23
上傳用戶:透明的心情
SPCE061A單片機硬件結構 從第一章中SPCE061A的結構圖可以看出SPCE061A的結構比較簡單,在芯片內(nèi)部集成了ICE仿真電路接口、FLASH程序存儲器、SRAM數(shù)據(jù)存儲器、通用IO端口、定時器計數(shù)器、中斷控制、CPU時鐘、模-數(shù)轉換器AD、DAC輸出、通用異步串行輸入輸出接口、串行輸入輸出接口、低電壓監(jiān)測低電壓復位等若干部分。各個部分之間存在著直接或間接的聯(lián)系,在本章中我們將詳細的介紹每個部分結構及應用。2.1 μ’nSP™的內(nèi)核結構μ’nSP™的內(nèi)核如0所示其結構。它由總線、算術邏輯運算單元、寄存器組、中斷系統(tǒng)及堆棧等部分組成,右邊文字為各部分簡要說明。算術邏輯運算單元ALUμ’nSP™的ALU在運算能力上很有特色,它不僅能做16位基本的算術邏輯運算,也能做帶移位操作的16位算術邏輯運算,同時還能做用于數(shù)字信號處理的16位×16位的乘法運算和內(nèi)積運算。1. 16位算術邏輯運算不失一般性,μ’nSP™與大多數(shù)CPU類似,提供了基本的算術運算與邏輯操作指令,加、減、比較、取補、異或、或、與、測試、寫入、讀出等16位算術邏輯運算及數(shù)據(jù)傳送操作。2. 帶移位操作的16位算邏運算對圖2.1稍加留意,就會發(fā)現(xiàn)μ’nSP™的ALU前面串接有一個移位器SHIFTER,也就是說,操作數(shù)在經(jīng)過ALU的算邏操作前可先進行移位處理,然后再經(jīng)ALU完成算邏運算操作。移位包括:算術右移、邏輯左移、邏輯右移、循環(huán)左移以及循環(huán)右移。所以,μ’nSP™的指令系統(tǒng)里專有一組復合式的‘移位算邏操作’指令;此一條指令完成移位和算術邏輯操作兩項功能。程序設計者可利用這些復合式的指令,撰寫更精簡的程序代碼,進而增加程序代碼密集度 (Code Density)。在微控制器應用中,如何增加程序代碼密集度是非常重要的議題;提高程序代碼密集度意味著:減少程序代碼的大小,進而減少ROM或FLASH的需求,以此降低系統(tǒng)成本與增加執(zhí)行效能。
上傳時間: 2013-10-10
上傳用戶:星仔