研華812pg卡在linux環(huán)境下的應(yīng)用,主要事數(shù)據(jù)采集方面的編程,包括設(shè)置通道,輸入和輸出的方式。
上傳時(shí)間: 2013-12-26
上傳用戶:fhzm5658
BugFree是借鑒微軟的研發(fā)流程和Bug管理理念,使用PHP+MySQL獨(dú)立寫出的一個(gè)Bug管理 系統(tǒng)。簡單實(shí)用、免費(fèi)并且開放源代碼(遵循GNU GPL)。 如何有效地管理軟件產(chǎn)品中的 Bug,是每一家軟件企業(yè)必須面臨的問題。遺憾的是很多軟件企業(yè)還是停留在作坊式的研發(fā)模式中,其研發(fā)流程、研發(fā)工具、人員管理不盡人意,無法有效的保證質(zhì)量、控制進(jìn)度,并使產(chǎn)品可持續(xù)發(fā)展。 針對這個(gè)問題,我們做出了 BugFree,并且半年多來每天都在使用。公司可以用它來管理Bug,不斷提高產(chǎn)品質(zhì)量的:-)
標(biāo)簽: BugFree Bug 微軟 研發(fā)流程
上傳時(shí)間: 2015-11-01
上傳用戶:2525775
嵌入式Linux驅(qū)動(dòng)程序設(shè)計(jì),華清遠(yuǎn)見培訓(xùn)資包括: linux驅(qū)動(dòng)程序簡介 嵌入式linux驅(qū)動(dòng)程序特點(diǎn) linux驅(qū)動(dòng)程序開發(fā)流程 等
標(biāo)簽: linux Linux 驅(qū)動(dòng)程序 嵌入式
上傳時(shí)間: 2015-11-03
上傳用戶:hoperingcong
變量和相等問題的設(shè)計(jì)和實(shí)現(xiàn)將a、b、c、d、e、f這6個(gè)變量排成如圖所示的 三角形,這6個(gè)變量分別取 1——6的整數(shù),且均不相同。求使三角形三條邊上的變量之和相等的全部解,如 3 6 2 1 4 5 為一個(gè)解。 程序引入變量a,b,c,d,e,f,并讓它們分別取1——6的整數(shù),在它們互不相等的 條件下, 測試由它們排成如圖所示的三角形三條邊上的變量之和是否相等,如相等即為一種滿足要求的排列,把它們輸出。當(dāng)這些變量取盡所有的組合后,程序就可得到全部可能的解。
上傳時(shí)間: 2015-11-04
上傳用戶:GavinNeko
本技術(shù)方案主要針對中國移動(dòng)目錄銷售業(yè)務(wù)進(jìn)行要求。 本技術(shù)方案主要包括以下幾方面的內(nèi)容:業(yè)務(wù)特征、系統(tǒng)結(jié)構(gòu)和組網(wǎng)原則、業(yè)務(wù)流程、計(jì)費(fèi)結(jié)算要求、接口要求、設(shè)備要求、安全要求等。 本技術(shù)方案解釋權(quán)屬于中國移動(dòng)通信有限公司,具體技術(shù)細(xì)節(jié)由中國移動(dòng)通信研究院負(fù)責(zé)解釋。 本技術(shù)要求起草單位:中國移動(dòng)通信有限公司研究院 本技術(shù)要求主要起草人:
標(biāo)簽: 方案 中國移動(dòng) 業(yè)務(wù)流程 接口
上傳時(shí)間: 2015-11-05
上傳用戶:ynsnjs
本技術(shù)方案主要針對中國移動(dòng)目錄銷售業(yè)務(wù)進(jìn)行要求。 本技術(shù)方案主要包括以下幾方面的內(nèi)容:業(yè)務(wù)特征、系統(tǒng)結(jié)構(gòu)和組網(wǎng)原則、業(yè)務(wù)流程、計(jì)費(fèi)結(jié)算要求、接口要求、設(shè)備要求、安全要求等。 本技術(shù)方案解釋權(quán)屬于中國移動(dòng)通信有限公司,具體技術(shù)細(xì)節(jié)由中國移動(dòng)通信研究院負(fù)責(zé)解釋。 本技術(shù)要求起草單位:中國移動(dòng)通信有限公司研究院 本技術(shù)要求主要起草人:
標(biāo)簽: 方案 中國移動(dòng) 業(yè)務(wù)流程 接口
上傳時(shí)間: 2014-01-02
上傳用戶:ikemada
FS在CF卡上的例子F S在CF卡上的例子
標(biāo)簽:
上傳時(shí)間: 2015-11-06
上傳用戶:zhengzg
三星2410,廣州友善之臂開發(fā)板附帶的linux下的硬盤IDE驅(qū)動(dòng).
上傳時(shí)間: 2014-11-22
上傳用戶:jennyzai
本代碼介紹了使用VHDL開發(fā)FPGA的一般流程,最終采用了一種基于FPGA的數(shù)字頻率的實(shí)現(xiàn)方法。該設(shè)計(jì)采用硬件描述語言VHDL,在軟件開發(fā)平臺(tái)ISE上完成,可以在較高速時(shí)鐘頻率(100MHz)下正常工作。該設(shè)計(jì)的頻率計(jì)能準(zhǔn)確的測量頻率在1Hz到100MHz之間的信號(hào)。使用ModelSim仿真軟件對VHDL程序做了仿真,并完成了綜合布局布線,最終下載到芯片Spartan-II上取得良好測試效果。
上傳時(shí)間: 2014-01-12
上傳用戶:hj_18
S3C2410完全開發(fā)流程,都是關(guān)于硬件的幫助信息,通俗易懂,適合初學(xué)者!
上傳時(shí)間: 2014-01-07
上傳用戶:Andy123456
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1