在能源枯竭及環境污染問題日益嚴重的今天,光伏發電是未來可再生能源應用的一種重要方法。本文以光伏逆變技術為研究對象,對光伏系統最大功率點跟蹤方法、光伏智能充電控制策略、光伏并網系統拓撲結構與控制方法、光伏并網與有源濾波統一控制方法等問題進行了深入研究。 在擾動觀測法的基礎上,提出了一種直接電流控制最大功率點跟蹤方法,通過檢測變換器輸出電流進行最大功率點跟蹤控制,簡化控制算法,同時省去了擾動觀測法中的電壓和電流傳感器,降低系統成本。 研究了一種實用的光伏系統蓄電池充電控制策略,將最大功率點跟蹤與智能充電控制有機結合在一起,充分利用光伏電池的輸出功率,縮短充電時間,提高充電效率;研究了一種全數字式逆變器,通過電壓有效值外環和瞬時值內環的雙閉環控制,既能保證系統輸出電壓的穩態精度,又能保證瞬變負載條件下的動態特性。研制了一套3kW光伏獨立發電系統并進行了實驗驗證。 針對住宅型光伏并網逆變器體積小、性能價格比高的要求,研究了一種基于導抗變換器的并網逆變器拓撲結構,相比于傳統電流型逆變器,本拓撲省去了笨重的電抗器,同時利用高頻變壓器進行能量傳遞和電氣隔離,進一步降低了系統損耗和體積,降低系統成本。 經研究發現,由于導抗變換器的固有特性,采用傳統的SPWM調制方法將導致并網逆變器輸出平頂飽和的非正弦電流,造成對電網的諧波污染,提出了一種新型改進調制模式。該方法可以實現高功率因數、低諧波并網發電。根據上述理論分析,研制了一臺3kW單相光伏并網逆變器,實驗結果驗證了理論分析的正確性。 研究了一種三相電流型并網逆變器拓撲結構及其控制方法,采用改進調制模式對其進行控制,在諧波抑制方面取得了滿意的效果。提出的三相并網逆變方案,相比于傳統三相并網逆變器,具有如下顯著優點:系統中任意一相都是一個獨立的子系統,不受其它相影響,即使在某一相或某兩相損壞的情況下,剩余相也能正常運行,增加了系統的冗余性;在三相電網不平衡情況下,本方法也能提供穩定的三相電流,增加系統抗電網波動能力。初看起來本方案使用的導抗變換器和變壓器有3套,但是每相承受的功率容量只有系統總功率的三分之一,這樣可以選用較小容量的器件,有利于高頻電感和變壓器的制作和生產。提出了一種基于導抗變換器的三相電流型逆變器實現方案,利用導抗變換器將輸入直流電壓變換為高頻正弦電流,經高頻變壓器隔離及電流等級變換后進行裂相調制,輸出為三相正弦電流。該方法不僅省去了傳統電流型逆變器直流側電抗器,而且采用高頻變換進行功率傳輸,減小了隔離變壓器及輸出濾波器的體積,有利于裝置的小型化和降低成本。 針對光伏電池輸出電壓較低的問題,研究了一種單級式三相升壓型并網逆變器,通過一級變換同時實現升壓和DC/AC變換功能,并且提出了一種基于DSP芯片的控制策略,本方法僅用一個電壓傳感器就能替代原先的三個電壓傳感器:每個載波周期短路相只進行一次開關動作,同時任何時刻只有2個開關管導通,可有效降低系統的開關損耗和導通損耗;由于采用DSP控制,具有控制靈活、穩定性高、成本低、并網電能質量好,便于功率調節等優點。 提出了一種光伏并網與有源濾波兼用的統一控制策略,在同一套裝置上既實現光伏并網發電,又實現諧波補償,克服目前的光伏發電裝置白天發電、夜間停機的不足,提高系統利用率。詳細分析了無功電流和諧波電流的檢測方法、光伏并網發電有功指令電流的生成方法及電流環控制器和電壓環控制器的設計方法,并對光伏并網發電與有源濾波統一控制模式和單一有源濾波模式進行了討論,仿真和實驗結果驗證了所提出的系統結構及控制策略的正確性和可行性。
上傳時間: 2013-04-24
上傳用戶:dancnc
最新世界場效應管特性代換手冊
上傳時間: 2013-07-02
上傳用戶:
工業領域中需要大量的AC/DC整流電源。隨著現代電力電子技術的不斷發展,人們曰益意識到低功率因數整流系統造成了諧波污染和電網公害。因此消除電網諧波污染,提高功率因數,成為整流系統的發展趨勢。由于中大功率的電力電子設備在電網中占很大的比重,因此高功率因數的三相整流器的研究已成為當今國內外研究的一大熱點。 隨著數字控制技術的不斷發展,越來越多的控制策略通過數字信號處理器(DSP)得以實現。數字控制的特有優點:簡化硬件電路,克服了模擬電路中參數溫度漂移的問題,控制靈活且易實現先進控制等,使得所設計的電源產品不僅性能可靠,且易于大批量生產,從而降低了開發周期。因此,數字化控制電源已成為當今于開關電源產品設計的潮流。 本文首先給出了幾種常見的三相功率因數校正方案,并對其進行了比較和分析,在前面的基礎上提出了:三相三開關三電平拓撲結構和雙閉環控制的策略結合的三相PFC系統。緊接著介紹了DSP芯片的特點及其在電力電子裝置中的應用,首先介紹目前DSP芯片的發展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內部資源和該芯片數字式PWM信號產生的原基于DSP的三相有源功率因數校正研究與設計理的分析,提出了三相PFC的數字化解決方案。在第四章中介紹了基于DSP數字控制的PFC的總體設計方案,電路所采用的是基于平均電流方案的雙閉環控制策略。內環通過瞬時值控制獲得快速的動態性能,保證輸出畸變率較低,外環使用輸出電壓的瞬時值控制,具有較高的輸出精度。本文最后應用仿真軟件MATLAB中的SIMULINK對系統進行仿真,驗證控制策略的可行性,并有助于系統主電路和控制電路的設計。對于三相變換器這種復雜的非線性系統,需要模擬、數字信號混合仿真,仿真比較難以實現。一是因為模型難以建立二是即使建立起一個模型,由于電路復雜,仿真軟件也未必能保證其收斂性。所以經過簡化,利用MATLAB中的SIMULINK構建了變換器的電壓模型,用于驗證設計方法和設計參數的正確性。
上傳時間: 2013-05-31
上傳用戶:wengtianzhu
包含基于VHDL語言的ADC采樣的 整個工程文件,代碼中選用數碼管動態掃描方式輸出。
上傳時間: 2013-07-19
上傳用戶:xuan‘nian
閘流管和雙向可控硅應用的十條黃金原則 中文的,很值得學習
上傳時間: 2013-08-02
上傳用戶:270189020
可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。
上傳時間: 2013-07-20
上傳用戶:頂得柱
中文 DSP2812芯片 管腳 中文 說明
上傳時間: 2013-06-25
上傳用戶:lepoke
單片機系統的數碼管顯示驅動和鍵盤掃描以單片機為核心的很多儀器都需要數碼管顯示驅動和鍵盤掃描,三種具體方案如下供參考:一、經典方案:使用8279 芯片
上傳時間: 2013-07-28
上傳用戶:tianjinfan
目 錄 實驗一、 電路仿真基礎 ………………………………………………………… 1 實驗二、 系統仿真基礎 ………………………………………………………… 20 實驗三、 DC仿真和電路模型 …………………………………………………… 36 實驗四、 AC仿真和調整 ………………………………………………………… 55 實驗五、 S參數仿真和優化 …………………………………………………… 72 實驗六、 濾波器:瞬態,設計指導,momentum,DAC …………………… 95 實驗七、 諧波平衡仿真 …………………………………………………………115 實驗八、 電路包絡仿真 …………………………………………………………132 實驗九、 最終電路/系統仿真 ………………………………………………… 147 附錄A、 射頻瞬態仿真器 ………………………………………………………167 附錄B、 諧波平衡仿真器 ………………………………………………………173 附錄C、電路包絡仿真器 ……………………………………………………… 181 《ADS2005仿真實驗教程》是設計一個用于1900MHz GSM的RF接收系統,包含的部件主要有: ? 200MHz由集總參數元件構成的低通濾波器 ? 1900MHz由微帶線構成的帶通濾波器 ? 1900MHz的功放 ? 把1900MHz變到200MHz的混頻器 ? 其他小部件 在完成這個系統的過程中,就可以掌握目錄所示的內
上傳時間: 2013-04-24
上傳用戶:Minly
離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現往往難以滿足實時處理的要求,因而在很多實際應用中需要采用硬件設計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內容就是針對圖像處理應用的8×8二維DCT/IDCT處理核的硬件實現。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細說明了DCT變換實現圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現圖像壓縮的優勢。接著,分析研究了DCT的各種快速算法,總結了前人對DCT快速算法及其實現所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設計方案。兩種方案均利用DCT的行列分離特性,采用流水線設計技術,將二維DCT/IDCT實現轉化為兩個一維DCT/IDCT實現。在一維DCT/IDCT設計中,根據圖像處理的特點對Loeffler算法的數據流進行了優化,通過合理安排時鐘周期數和簡化各周期內的操作,大大縮短了關鍵路徑的執行時間,從而提高了流水線的執行速度。最后,對所設計的DCT/IDCT處理核進行了綜合和時序仿真。 結果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。
上傳時間: 2013-07-14
上傳用戶:3291976780