有源電力濾波器(Active Power Filter,簡稱 APF)是近年來治理電力系統諧波污染的非常有效的裝置。眾所周知,電力電子裝置和非線性負載的廣泛使用,使諧波電流和無功電流大量注入電網,嚴重威脅電網和電氣設備的安全運行與正常使用,并且產生大量的能源浪費。隨著我國“十一五”規劃中關于建設節約型社會的戰略方針的提出,應用APF進行諧波和無功治理的研究工作將會有很廣闊的應用前景。 本文闡述了有源電力濾波器的基本原理,介紹了當前主要的幾種APF的分類以及電路拓撲結構,分別對三相三線和三相四線制APF的結構進行分析,建立了兩種數學模型,指出三相三線制APF在實際供電系統中應用的局限性。本文介紹了三種當前廣泛采用的電流控制方法和一種比較先進的空間矢量控制方法。對于APF系統的核心--諧波檢測,本文介紹了三種諧波檢測理論,著重對本文設計的APF所采用的瞬時無功功率理論進行詳細的理論分析,在MATLAB軟件中建立一個三相四線制基于瞬時無功功率理論的APF系統仿真模型,驗證瞬時無功功率理論的可行性。 在進行大量理論分析和驗證的基礎上,設計一臺采用單片機和DSP雙CPU的有源電力濾波器。硬件上設計單片機的時鐘電路、仿真器接口電路;設計DSP的時鐘電路,外接存儲器擴展電路;設計APF系統的電壓周期檢測電路,電流絕對值轉換電路等等。軟件上編寫單片機的主程序和中斷程序、DSP的主程序和啟動搬運程序,調試并給電進行實際測試和實驗分析。
上傳時間: 2013-04-24
上傳用戶:zuozuo1215
混合動力汽車采用內燃機和電機作為動力源,成為解決排污和能源問題最具現實意義的途徑之一,集成一體化起動/發電機(ISG)技術是當前國際公認的未來汽車的先進技術之一,也是當代汽車發展的重要方向。論文以ISG型混合動力汽車為研究對象,進行了混合動力汽車驅動系統和動力總成控制系統等方面的研究。 本文系統地分析了串聯式、并聯式以及混聯式混和動力汽車動力總成構型的優缺點,介紹了ISG型混合動力汽車結構及主要特點的基礎上,首先通過對各總成選型分析,選擇了發動機、電機、電池等部件,接著根據性能指標,確定了發動機、電機、電池等部件參數匹配。 動力總成控制系統作為HEV控制系統的關鍵,主要負責對行駛需求功率的合理分配,保證HEV高效運行,使發動機燃油消耗和排放達到最優。動力總成控制系統的硬件采用了TMS320F2812芯片,由于它功能強大,I/O資源豐富,并且支持廣泛用于汽車電控的CAN通訊,因此,非常適合于混合動力汽車的實時控制。本文研究了動力總成控制系統的總體結構,以TMS320F2812型DSP為核心,組建了混合動力總成控制系統的硬件系統。在充分利用DSP內部模塊的基礎上對它的外部總線進行擴展。并設計了電源模塊、A/O模塊、IO模塊、CAN總線模塊和串口通訊模塊。在模塊化設計方式基礎上建立了混合動力控制策略的軟件設計。 為了證明設計方案的可行性和DSP總成控制系統的控制性能,在MATIAB/Simulink環境下,以hdvisor為仿真平臺,依據系統的結構、控制策略,對相關模塊進行修改,建立了ISG型混合動力汽車整車的仿真模型。利用建立的模型,在Advisor仿真軟件中輸人仿真參數,設置仿真性能,汽車動力性、經濟性以及一些重要性能曲線的仿真結果。與同樣參數設置的傳統燃油汽車仿真結果進行比較表明,油耗和排放都得到了很好的降低。
上傳時間: 2013-07-08
上傳用戶:cx111111
關于485通信的一些資料 和自己寫的一個仿真 三機通訊(一個主機,2個從機)
上傳時間: 2013-06-18
上傳用戶:gzming
西門子模擬器 仿真軟件 中文漢化版 s7-200
上傳時間: 2013-04-24
上傳用戶:yph853211
滑模控制理論的基本原理,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細,正確,能直接運行。
上傳時間: 2013-04-24
上傳用戶:253189838
51單片機播放音樂電路仿真和代碼 51單片機播放音樂電路仿真和代碼 51單片機播放音樂電路仿真和代碼
上傳時間: 2013-05-31
上傳用戶:zhangyi99104144
基礎的單片機Proteus仿真例子,適合缺少硬件的人。
上傳時間: 2013-05-24
上傳用戶:YYRR
IIR數字濾波器是沖激響應為無限長的一類數字濾波器,是電子、通信及信號處理領域的重要研究內容,國內外學者對IIR數字濾波器的優化設計進行了大量研究。其中,進化算法優化設計IIR數字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數字濾波器優化設計也取得了較好的效果。但這些方法都是將多目標優化問題轉化為單目標優化問題,這種方法是將每個目標賦一個權值,然后將這些賦了權值的目標相加,把相加的結果作為目標函數,在此基礎上尋找目標函數的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標函數值最小的情況作為最優解,但實際上得到的不一定是最優解。也就是說,單目標的方法難以區分哪一種情況為最優解,這樣的尋優模型從理論上來說是難以得到最優解的。另外,在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統遺傳算法、進化規劃算法以及量子遺傳算法的IIR數字濾波器優化設計的基礎上,將重點研究IIR數字濾波器的粒子進化規劃優化、遺傳多目標優化以及量子多目標優化。另外,由于在通信系統中IIR數字濾波器有廣泛應用,并且大量采用FPGA實現,多目標優化方法得到的濾波器性能也值得驗證,因此,對多目標優化方法得到的IIR數字濾波器系數進行FPGA仿真驗證有重要的現實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數字濾波器的數學模型及其優化設計的參數;針對低通IIR數字濾波器,采用遺傳算法及量子遺傳算法對其進行優化設計,并給出相應的仿真結果及分析。 @@ 2.針對使用進化規劃算法優化設計IIR數字濾波器時容易陷入局部極值的問題,研究粒子進化規劃算法,并將其應用于IIR數字濾波器的優化設計,該算法將粒子群優化算法與進化規劃算法相結合,繼承了粒子群算法局部搜索能力強和進化規劃算法遺傳父代優良基因能力強的優點。將這種新的粒子進化規劃算法應用于IIR低通、高通、帶通、帶阻數字濾波器的優化設計,顯示了較好的效果。 @@ 3.優化設計IIR數字濾波器時,通常將多目標轉化為單目標的優化問題,這種方法雖然設計簡單,但是在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標優化算法的不足,在分析IIR數字濾波器優化模型和待優化參數的基礎上,本文研究遺傳算法的IIR數字濾波器多目標優化設計方法,該方法將多個目標值直接映射到適應度函數中,通過比較函數值的占優關系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標轉化為單目標的優化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應用于IIR數字濾波器多目標優化設計,研究量子遺傳算法的IIR數字濾波器多目標優化設計方法,并將優化結果與傳統遺傳算法的多目標優化方法進行了比較。仿真結果表明,在對同一種濾波器進行優化設計時,使用該方法得到的結果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數字濾波器的硬件實現問題,在對IIR數字濾波器的結構特征進行分析的基礎上,分別采用遺傳多目標優化方法量子多目標方法優化設計IIR數字濾波器的系數,然后針對兩組系數進行了FPGA( Field-Programmable GateArray,現場可編程門陣列)仿真驗證,并對兩種結果進行了對比分析。 @@關鍵詞:IIR數字濾波器;優化設計
上傳時間: 2013-06-09
上傳用戶:熊少鋒
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
ICD2仿真燒寫器--USB驅動程序。。
上傳時間: 2013-07-29
上傳用戶:20160811