Intel8253應(yīng)用——發(fā)聲控制 Intel8253通道工作過程是:按本通道中給定的初值n,對(duì)輸入時(shí)鐘信號(hào)頻率f進(jìn)行n分頻,輸出頻率為F的分頻信號(hào),即F=f/n. 從而在通道輸出引線周圍產(chǎn)生一種與頻率F波形對(duì)應(yīng)的電磁波,若用此電磁波控制一揚(yáng)聲器,則可聽到與該電磁波對(duì)應(yīng)的聲音。
標(biāo)簽: Intel 8253 發(fā)聲 初值
上傳時(shí)間: 2016-08-01
上傳用戶:3到15
從鍵盤讀入一個(gè)四位的十六進(jìn)制數(shù),CRT顯示等值的二進(jìn)制數(shù). 由于每個(gè)十六進(jìn)制數(shù)位對(duì)應(yīng)4個(gè)二進(jìn)制,所以每讀入一個(gè)十六進(jìn)制位后,即可將其對(duì)應(yīng)的4個(gè)二進(jìn)制位依次輸出。由于數(shù)字‘0’~ ‘9’的ASCⅡ碼為30H~39H,字母‘a(chǎn)’~‘f’與 ‘A’~‘F’的ASCⅡ碼為61H~66H 與41H~46H ,因此,如果輸入的字母為數(shù)字‘0’~‘9’,則其低4位即為對(duì)應(yīng)的二進(jìn)制位;如果輸入的字符為字母‘a’~‘f’或‘A’~‘F’,則需要減7,然后通過移位將低4位依次輸出。
上傳時(shí)間: 2014-01-24
上傳用戶:yzhl1988
介紹樣型識(shí)別很經(jīng)典的一本書,對(duì)於開發(fā)智慧型的演算法有很大的幫助。
標(biāo)簽:
上傳時(shí)間: 2016-12-28
上傳用戶:jiahao131
Programming the Microsoft Windows driver model繁中版 透過Windows驅(qū)動(dòng)程式的權(quán)威們專業(yè)的協(xié)助,學(xué)習(xí)如何使用簡(jiǎn)易的方式來撰寫Windows驅(qū)動(dòng)程式。 Microsoft WDM支援隨插即用(PnP)功能,提供了電源管理能力,並詳述撰寫驅(qū)動(dòng)程式/迷你驅(qū)動(dòng)程式的方法。這本由長時(shí)間接觸裝置驅(qū)動(dòng)程式的專家Walter Oney 與Windows核心小組共同合作的書提供了大量很實(shí)用的例子、圖表、建議,並一行一行分析範(fàn)例的程式碼,好讓您能夠清楚了解實(shí)際上在撰寫驅(qū)動(dòng)程式時(shí)所會(huì)發(fā)生的問題。另外亦更新了Windows XP及Windows 2000的最新驅(qū)動(dòng)程式技術(shù),又告訴您如何除錯(cuò)。
標(biāo)簽: Windows Programming Microsoft driver
上傳時(shí)間: 2014-01-19
上傳用戶:cjl42111
龍格-庫塔(Runge-Kutta)法是一種不同的處理,作為多級(jí)方法為人們所知。 它要求對(duì)于一個(gè)簡(jiǎn)單的校正計(jì)算多個(gè) f 的值。 這里是變步長四階龍格庫塔法的c程序
標(biāo)簽: Runge-Kutta
上傳時(shí)間: 2014-01-01
上傳用戶:skhlm
-- 本模塊的功能是驗(yàn)證實(shí)現(xiàn)和PC機(jī)進(jìn)行基本的串口通信的功能。需要在 --PC機(jī)上安裝一個(gè)串口調(diào)試工具來驗(yàn)證程序的功能。 -- 程序?qū)崿F(xiàn)了一個(gè)收發(fā)一幀10個(gè)bit(即無奇偶校驗(yàn)位)的串口控 --制器,10個(gè)bit是1位起始位,8個(gè)數(shù)據(jù)位,1個(gè)結(jié)束 --位。串口的波特律由程序中定義的div_par參數(shù)決定,更改該參數(shù)可以實(shí) --現(xiàn)相應(yīng)的波特率。程序當(dāng)前設(shè)定的div_par 的值是0x104,對(duì)應(yīng)的波特率是 --9600。用一個(gè)8倍波特率的時(shí)鐘將發(fā)送或接受每一位bit的周期時(shí)間 --劃分為8個(gè)時(shí)隙以使通信同步. --程序的工作過程是:串口處于全雙工工作狀態(tài),按動(dòng)SW0,CPLD向PC發(fā)送“welcome" --字符串(串口調(diào)試工具設(shè)成按ASCII碼接受方式);PC可隨時(shí)向CPLD發(fā)送0-F的十六進(jìn)制 --數(shù)據(jù),CPLD接受后顯示在7段數(shù)碼管上。
上傳時(shí)間: 2017-04-12
上傳用戶:lgnf
Verilog HDl語言實(shí)現(xiàn)CPLD-EPC240與電腦的串口通訊QUARTUS邏輯工程源碼 //本模塊的功能是驗(yàn)證實(shí)現(xiàn)和PC機(jī)進(jìn)行基本的串口通信的功能。需要在//PC機(jī)上安裝一個(gè)串口調(diào)試工具來驗(yàn)證程序的功能。//程序?qū)崿F(xiàn)了一個(gè)收發(fā)一幀10個(gè)bit(即無奇偶校驗(yàn)位)的串口控//制器,10個(gè)bit是1位起始位,8個(gè)數(shù)據(jù)位,1個(gè)結(jié)束//位。串口的波特律由程序中定義的div_par參數(shù)決定,更改該參數(shù)可以實(shí)//現(xiàn)相應(yīng)的波特率。程序當(dāng)前設(shè)定的div_par 的值是0x145,對(duì)應(yīng)的波特率是//9600。用一個(gè)8倍波特率的時(shí)鐘將發(fā)送或接受每一位bit的周期時(shí)間//劃分為8個(gè)時(shí)隙以使通信同步.//程序的工作過程是:串口處于全雙工工作狀態(tài),按動(dòng)key1,F(xiàn)PGA/CPLD向PC發(fā)送“21 EDA"//字符串(串口調(diào)試工具設(shè)成按ASCII碼接受方式);PC可隨時(shí)向FPGA/CPLD發(fā)送0-F的十六進(jìn)制
標(biāo)簽: verilog hdl cpld 串口通訊 quartus
上傳時(shí)間: 2022-02-18
上傳用戶:
基于TMS320F2812數(shù)字控制的三相逆變電源設(shè)計(jì)論文+原理圖PCB摘要:隨著社會(huì)的需求越來越高,傳統(tǒng)的模擬電源的諸多缺陷越來越凸顯, 本文在借鑒國內(nèi)外相關(guān)研究的基礎(chǔ)上,通過對(duì)空間矢量脈寬調(diào)制算法的分析,研究了數(shù)字信號(hào)處理器生成SVPWM 波形的實(shí)現(xiàn)方法及軟件算法。并將相關(guān)方法應(yīng)用于實(shí)踐,研制了基于TMS320F2812數(shù)字控制的三相逆變電源,相關(guān)試驗(yàn)參數(shù)和結(jié)果表明:該設(shè)計(jì)提高了直流電壓的利用率,使開關(guān)器件的損耗更小。此外,還提出了逆變電源閉環(huán)控制的PI控制算法,利用DSP的強(qiáng)大的數(shù)字信號(hào)處理能力,提高了系統(tǒng)的響應(yīng)速度。經(jīng)測(cè)試,系統(tǒng)實(shí)現(xiàn)了1~40V步進(jìn)為1V的調(diào)壓輸出, 50Hz~1kHz步進(jìn)2Hz的調(diào)頻輸出,輸出電壓恒定為36V時(shí)負(fù)載調(diào)整率小于5%。 關(guān)鍵詞:全橋逆變,SVPWM,DSP1. 系統(tǒng)硬件設(shè)計(jì)3.1 不可控整流電路 采用整流橋加濾波,得到比較穩(wěn)定的電壓,電路如圖3.1.1所示。 圖3.1.1 不可控整流電路圖電路實(shí)現(xiàn)AC-DC變換。本模塊交流輸入是經(jīng)48V變壓器將220V交流電壓變壓為48V交流電壓后的輸入電壓,然后經(jīng)過橋式整流器整流,再通過電容濾波,輸出大小約為57.6V的直流電壓。中間接一個(gè)保險(xiǎn)絲來保護(hù)后面的元器件,或當(dāng)后面電路短路時(shí)防止電容損壞。 一般來說,無法找到一個(gè)可以把電源的所有電流紋波都吸收的電容,所以通常用多個(gè)電容并聯(lián),這樣流入每個(gè)電容的紋波電流就只有并聯(lián)的電容個(gè)數(shù)分之一,每個(gè)電容就可以工作在低于它的最大額定紋波電流下,這里采用5個(gè)220μF的電容并聯(lián)。另外輸入濾波電容上一般要并上陶瓷電容(0.1μF),以吸收紋波電流的高頻分量。兩個(gè)20kΩ電阻的作用是使后
標(biāo)簽: 逆變電源
上傳時(shí)間: 2022-05-05
上傳用戶:
38V/100A可直接并聯(lián)大功率AC/DC變換器 隨著電力電子技術(shù)的發(fā)展,電源技術(shù)被廣泛應(yīng)用于計(jì)算機(jī)、工業(yè)儀器儀表、軍事、航天等領(lǐng)域,涉及到國民經(jīng)濟(jì)各行各業(yè)。特別是近年來,隨著IGBT的廣泛應(yīng)用,開關(guān)電源向更大功率方向發(fā)展。研制各種各樣的大功率,高性能的開關(guān)電源成為趨勢(shì)。某電源系統(tǒng)要求輸入電壓為AC220V,輸出電壓為DC38V,輸出電流為100A,輸出電壓低紋波,功率因數(shù)>0.9,必要時(shí)多臺(tái)電源可以直接并聯(lián)使用,并聯(lián)時(shí)的負(fù)載不均衡度<5%。 設(shè)計(jì)采用了AC/DC/AC/DC變換方案。一次整流后的直流電壓,經(jīng)過有源功率因數(shù)校正環(huán)節(jié)以提高系統(tǒng)的功率因數(shù),再經(jīng)半橋變換電路逆變后,由高頻變壓器隔離降壓,最后整流輸出直流電壓。系統(tǒng)的主要環(huán)節(jié)有DC/DC電路、功率因數(shù)校正電路、PWM控制電路、均流電路和保護(hù)電路等。 1 有源功率因數(shù)校正環(huán)節(jié) 由于系統(tǒng)的功率因數(shù)要求0.9以上,采用二極管整流是不能滿足要求的,所以,加入了有源功率因數(shù)校正環(huán)節(jié)。采用UC3854A/B控制芯片來組成功率因數(shù)電路。UC3854A/B是Unitrode公司一種新的高功率因數(shù)校正器集成控制電路芯片,是在UC3854基礎(chǔ)上的改進(jìn)。其特點(diǎn)是:采用平均電流控制,功率因數(shù)接近1,高帶寬,限制電網(wǎng)電流失真≤3%[1]。圖1是由UC3854A/B控制的有源功率因數(shù)校正電路。 該電路由兩部分組成。UC3854A/B及外圍元器件構(gòu)成控制部分,實(shí)現(xiàn)對(duì)網(wǎng)側(cè)輸入電流和輸出電壓的控制。功率部分由L2,C5,V等元器件構(gòu)成Boost升壓電路。開關(guān)管V選擇西門康公司的SKM75GB123D模塊,其工作頻率選在35kHz。升壓電感L2為2mH/20A。C5采用四個(gè)450V/470μF的電解電容并聯(lián)。因?yàn)椋O(shè)計(jì)的PFC電路主要是用在大功率DC/DC電路中,所以,在負(fù)載輕的時(shí)候不進(jìn)行功率因數(shù)校正,當(dāng)負(fù)載較大時(shí)功率因數(shù)校正電路自動(dòng)投入使用。此部分控制由圖1中的比較器部分來實(shí)現(xiàn)。R10及R11是負(fù)載檢測(cè)電阻。當(dāng)負(fù)載較輕時(shí),R10及R11上檢測(cè)的信號(hào)輸入給比較器,使其輸出端為低電平,D2導(dǎo)通,給ENA(使能端)低電平使UC3854A/B封鎖。在負(fù)載較大時(shí)ENA為高電平才讓UC3854A/B工作。D3接到SS(軟啟動(dòng)端),在負(fù)載輕時(shí)D3導(dǎo)通,使SS為低電平;當(dāng)負(fù)載增大要求UC3854A/B工作時(shí),SS端電位從零緩慢升高,控制輸出脈沖占空比慢慢增大實(shí)現(xiàn)軟啟動(dòng)。 2 DC/DC主電路及控制部分分析 2.1 DC/DC主電路拓?fù)?在大功率高頻開關(guān)電源中,常用的主變換電路有推挽電路、半橋電路、全橋電路等[2]。其中推挽電路的開關(guān)器件少,輸出功率大,但開關(guān)管承受電壓高(為電源電壓的2倍),且變壓器有六個(gè)抽頭,結(jié)構(gòu)復(fù)雜;全橋電路開關(guān)管承受的電壓不高,輸出功率大,但是需要的開關(guān)器件多(4個(gè)),驅(qū)動(dòng)電路復(fù)雜。半橋電路開關(guān)管承受的電壓低,開關(guān)器件少,驅(qū)動(dòng)簡(jiǎn)單。根據(jù)對(duì)各種拓?fù)浞桨傅墓こ袒瘜?shí)現(xiàn)難度,電氣性能以及成本等指標(biāo)的綜合比較,本電源選用半橋式DC/DC變換器作為主電路。圖2為大功率開關(guān)電源的主電路拓?fù)鋱D。
上傳時(shí)間: 2013-11-13
上傳用戶:ukuk
所學(xué)的指令LD、LDI、OUT AND、ANI OR、 ORI LDP、 LDF、ANDP、ANDF、 ORP、 ORF ORB、 ANB MPS、 MRD、 MPP MC、 MCRSET RSTNOP END 自鎖電路觸點(diǎn)的動(dòng)作發(fā)光二極管的工作原理。八段碼顯示是利用發(fā)光二極管的不同段碼組合來實(shí)現(xiàn)的,它可以實(shí)現(xiàn)0到F的顯示。搶答器的顯示就是利用八段碼顯示的特性,來完成幾個(gè)不同組別的顯示。用PLC實(shí)現(xiàn)八段碼顯示0~9組的3組以上搶答器的程序編寫,并完成以下要求:1)設(shè)計(jì)由PLC實(shí)現(xiàn)的八段碼顯示0~9組的3組以上搶答器的程序編寫,并完成以下要求: ①列出PLC的輸入輸出地址分配表 ②畫出PLC的輸入輸出接線圖(即I/O接線圖) ③設(shè)計(jì)PLC的梯形圖 ④根據(jù)梯形圖列寫指令表 2)按PLC控制I/O口(輸入/輸出)接線圖在模擬實(shí)驗(yàn)設(shè)備上正確接線。
上傳時(shí)間: 2013-11-22
上傳用戶:lmeeworm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1