亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

畸變校正

  • 基于DSP的全數(shù)字通信高頻開關(guān)電源的研究與設(shè)計(jì).rar

    隨著電信業(yè)的迅猛發(fā)展,電信網(wǎng)絡(luò)總體規(guī)模不斷擴(kuò)大,網(wǎng)絡(luò)結(jié)構(gòu)日益復(fù)雜先進(jìn)。作為通訊支撐系統(tǒng)的通訊用基礎(chǔ)電源系統(tǒng),市場(chǎng)需求逐年增加,其動(dòng)力之源的重要性也日益突出。龐大的電信網(wǎng)絡(luò)高效、安全、有序的正常運(yùn)行,對(duì)通信電源系統(tǒng)的品質(zhì)提出了越來越嚴(yán)格的要求,推動(dòng)了通信電源向著高效率、高頻化、模塊化、數(shù)字化方向發(fā)展。 本文在廣泛了解通信電源的行業(yè)現(xiàn)狀和研究熱點(diǎn)的基礎(chǔ)上,深入研究了開關(guān)電源的基本原理及相關(guān)技術(shù),重點(diǎn)分析了開關(guān)電源功率因數(shù)技術(shù)及移相全橋軟開關(guān)PWM技術(shù)的基本原理,并在這基礎(chǔ)上設(shè)計(jì)了一款通信機(jī)房常用的48V/25A的通信電源模塊,該電源模塊由功率因數(shù)校正和DC/DC變換兩級(jí)電路組成,采用了一些最新的技術(shù)來提高電源的性能。例如,在電路拓?fù)渲幸胲涢_關(guān)技術(shù),通過采用移相全橋軟開關(guān)PWM變換器實(shí)現(xiàn)開關(guān)管的零電壓開通,減小功率器件損耗,提高電源效率;采用高性能的DSP芯片對(duì)電源實(shí)現(xiàn)數(shù)字PWM控制,克服了一般單芯片控制器由于運(yùn)行頻率有限,無法產(chǎn)生足夠高頻率和精度的PWM輸出及無法完成單周期控制的缺陷;引入了智能控制技術(shù),以模糊自適應(yīng)PID控制算法取代傳統(tǒng)的PID算法,提高了開關(guān)電源的動(dòng)態(tài)性能。 整篇論文以電源設(shè)計(jì)為主線,在詳細(xì)分析電路原理的基礎(chǔ)上,進(jìn)行系統(tǒng)的主電路參數(shù)設(shè)計(jì)、輔助電路設(shè)計(jì)、控制回路設(shè)計(jì)、仿真研究、軟件實(shí)現(xiàn)。

    標(biāo)簽: DSP 全數(shù)字 通信

    上傳時(shí)間: 2013-05-26

    上傳用戶:l254587896

  • 基于DSP控制的高頻開關(guān)電源PFC研究與設(shè)計(jì).rar

    開關(guān)電源具有體積小、重量輕、效率高、發(fā)熱量低、性能穩(wěn)定等優(yōu)點(diǎn),廣泛應(yīng)用于電子整機(jī)與設(shè)備中,在以往的AC-DC電路中,由二極管組成的不可控整流器與電力網(wǎng)相接,為在電網(wǎng)中會(huì)產(chǎn)生大量的電流諧波和無功功率而污染電網(wǎng),使得功率因數(shù)較低。為了提高AC-DC電路輸入端的功率因數(shù),采用了功率因數(shù)校正。 本文采用TMS320F2812實(shí)現(xiàn)開關(guān)電源的功率因數(shù)校正,分析了DSP實(shí)現(xiàn)功率因數(shù)校正的控制方法和具體實(shí)現(xiàn),對(duì)于軟件中參數(shù)的標(biāo)么值實(shí)現(xiàn)進(jìn)行了理論推導(dǎo),為了使輸出功率在輸入電壓變化的一定范圍內(nèi)保持不變,采用了前饋電壓,對(duì)于數(shù)字PI調(diào)節(jié)環(huán)采用了抑制積分飽和的方法,以防止系統(tǒng)失控。 論文中通過對(duì)AC-DC整流電路和加入Boost功率因數(shù)校正后的電路進(jìn)行了Matlab的仿真,通過輸入電壓和輸入電流波形的比較,可以很容易地看到功率因數(shù)的提高。 在具體的電路實(shí)現(xiàn)中,采用霍爾元件檢測(cè)輸入電感電流、輸入電壓和輸出電壓,經(jīng)過DSP的A/D采樣后,在DSP內(nèi)部經(jīng)過程序計(jì)算,輸出PWM波形驅(qū)動(dòng)MOSFET的開通與關(guān)斷,使輸入電感電流波形與輸入電壓波形一致。 本文實(shí)現(xiàn)了系統(tǒng)仿真,給出了仿真波形,分析了硬件設(shè)計(jì)電路并完成了電路的局部仿真,軟件編程方面給出了主程序和各個(gè)子程序的軟件流程圖,提出了以后研究的方向。

    標(biāo)簽: DSP PFC 控制

    上傳時(shí)間: 2013-06-17

    上傳用戶:baobao9437

  • 基于FPGA的大場(chǎng)景圖像融合可視化系統(tǒng)的研究與設(shè)計(jì)計(jì).rar

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對(duì)高沉浸感的虛擬現(xiàn)實(shí)場(chǎng)景提出了更高的要求,這種虛擬顯示的場(chǎng)景往往由多通道的投影儀器同時(shí)在屏幕上投影出多幅高清晰的圖像,再把這些單獨(dú)的圖像拼接在一起組成一幅大場(chǎng)景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計(jì)為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時(shí)候就會(huì)發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個(gè)大場(chǎng)景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實(shí)應(yīng)用系統(tǒng)中,要實(shí)現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運(yùn)用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實(shí)現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實(shí)時(shí)采集圖形服務(wù)器,或者PC的圖像信號(hào),通過圖像處理模塊對(duì)圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運(yùn)算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計(jì)的核心部分在于系統(tǒng)的控制以及數(shù)字信號(hào)的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計(jì)了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計(jì)了一個(gè)ARM處理器模塊,用于上電時(shí)對(duì)系統(tǒng)在圖像變化處理時(shí)所需參數(shù)進(jìn)行傳遞,并能實(shí)時(shí)從上位機(jī)更新參數(shù)。該設(shè)計(jì)在提高了系統(tǒng)性能的同時(shí)也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計(jì)方案及模塊劃分,然后圍繞FPGA的設(shè)計(jì)介紹了SDRAM控制器的設(shè)計(jì)方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計(jì)。

    標(biāo)簽: FPGA 圖像融合 可視化

    上傳時(shí)間: 2013-04-24

    上傳用戶:ynsnjs

  • 基于FPGA的8PSK調(diào)制解調(diào)技術(shù)研究.rar

    軟件無線電是近年提出的新的通信體系,由于其具有靈活性和可重配置性并且符合通信的發(fā)展趨勢(shì),已成為通信系統(tǒng)設(shè)計(jì)的研究熱點(diǎn)。因此對(duì)基于軟件無線電的調(diào)制解調(diào)技術(shù)進(jìn)行深入細(xì)致的研究非常有意義。 本文首先從闡述軟件無線電的理論基礎(chǔ)入手,對(duì)多速率信號(hào)處理中的內(nèi)插和抽取、帶通采樣、數(shù)字變頻等技術(shù)進(jìn)行了分析與探討,為設(shè)計(jì)和實(shí)現(xiàn)8PSK調(diào)制解調(diào)器提供了非常重要的理論依據(jù)。然后,研究了8PSK調(diào)制解調(diào)技術(shù),詳細(xì)論述了它們的基本概念和原理,提出了系統(tǒng)實(shí)現(xiàn)方案,在DSP+FPGA平臺(tái)上實(shí)現(xiàn)了8PSK信號(hào)的正確調(diào)制解調(diào)。文中著重研究了突發(fā)通信的同步和頻偏糾正算法,針對(duì)同步算法選取了一種基于能量檢測(cè)法的快速位同步算法,采用相關(guān)器實(shí)現(xiàn),同時(shí)實(shí)現(xiàn)位同步和幀同步。并且對(duì)于突發(fā)通信的多普勒頻偏糾正,設(shè)計(jì)了一個(gè)基于自動(dòng)頻率控制(AFC)環(huán)的頻偏檢測(cè)器,通過修改數(shù)控振蕩器(NCO)的頻率控制字方法來校正本地載波頻率,整個(gè)算法結(jié)構(gòu)簡(jiǎn)單,運(yùn)算量小,頻偏校正速度快,具有較好的實(shí)用性。其次,對(duì)相干解調(diào)的初始相位進(jìn)行糾正時(shí),提出了一種簡(jiǎn)單易行的CORDIC方法,同時(shí)對(duì)FPGA編程當(dāng)中的一些關(guān)鍵問題進(jìn)行了介紹。最后,設(shè)計(jì)了自適應(yīng)調(diào)制解調(diào)器,根據(jù)信噪比和誤碼率來自適應(yīng)的改變調(diào)制方式,以達(dá)到最佳的傳輸性能。

    標(biāo)簽: FPGA 8PSK 調(diào)制解調(diào)

    上傳時(shí)間: 2013-04-24

    上傳用戶:mingaili888

  • 基于FPGA的TS流復(fù)用器及其接口的設(shè)計(jì)與實(shí)現(xiàn).rar

    在數(shù)字電視系統(tǒng)中,MPEG-2編碼復(fù)用器是系統(tǒng)傳輸?shù)暮诵沫h(huán)節(jié),所有的節(jié)目、數(shù)據(jù)以及各種增值服務(wù)都是通過復(fù)用打包成傳輸流傳輸出去。目前,只有少數(shù)公司掌握復(fù)用器的核心算法技術(shù),能夠采用MPEG-2可變碼率統(tǒng)計(jì)復(fù)用方法提高帶寬利用率,保證高質(zhì)量圖像傳輸。由于目前正處廣播電視全面向數(shù)字化過渡期間,市場(chǎng)潛力巨大,因此對(duì)復(fù)用器的研究開發(fā)非常重要。本文針對(duì)復(fù)用器及其接口技術(shù)進(jìn)行研究并設(shè)計(jì)出成形產(chǎn)品。 文中首先對(duì)MPEG-2標(biāo)準(zhǔn)及NIOS Ⅱ軟核進(jìn)行分析。重點(diǎn)研究了復(fù)用器中的部分關(guān)鍵技術(shù):PSI信息提取及重構(gòu)算法、PID映射方法、PCR校正及CRC校驗(yàn)算法,給出了實(shí)現(xiàn)方法,并通過了硬件驗(yàn)證。然后對(duì)復(fù)用器中主要用到的AsI接口和DS3接口進(jìn)行了分析與研究,給出了設(shè)計(jì)方法,并通過了硬件驗(yàn)證。 本文的主要工作如下: ●首先對(duì)復(fù)用器整體功能進(jìn)行詳細(xì)分析,并劃分軟硬件各自需要完成的功能。給出復(fù)用器的整體方案以及ASI接口和DS3接口設(shè)計(jì)方案。 ●在FPGA上采用c語言實(shí)現(xiàn)了PSI信息提取與重構(gòu)算法。 ●給出了實(shí)現(xiàn)快速的PID映射方法,并根據(jù)FPGA特點(diǎn)給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩(wěn)定性。 ●采用Verilog設(shè)計(jì)了SI信息提取與重構(gòu)的硬件平臺(tái),并用c語言實(shí)現(xiàn)了SDT表的提取與重構(gòu)算法,在FPGA中成功實(shí)現(xiàn)了動(dòng)態(tài)分配內(nèi)存空間。 ●在FPGA上實(shí)現(xiàn)了.ASI接口,主要分析了位同步的實(shí)現(xiàn)過程,實(shí)現(xiàn)了一種新的快速實(shí)現(xiàn)字節(jié)同步的設(shè)計(jì)。 ●在FPGA上實(shí)現(xiàn)了DS3接口,提出并實(shí)現(xiàn)了一種兼容式DS3接口設(shè)計(jì)。并對(duì)幀同步設(shè)計(jì)進(jìn)行改進(jìn)。 ●完成部分PCB版圖設(shè)計(jì),并進(jìn)行調(diào)試監(jiān)測(cè)。 本復(fù)用器設(shè)計(jì)最大特點(diǎn)是將軟件設(shè)計(jì)和硬件設(shè)計(jì)進(jìn)行合理劃分,硬件平臺(tái)及接口采用Verilog語言實(shí)現(xiàn),PSI信息算法主要采用c語言實(shí)現(xiàn)。這種軟硬件的劃分使系統(tǒng)設(shè)計(jì)更加靈活,且軟件設(shè)計(jì)與硬件設(shè)計(jì)可同時(shí)進(jìn)行,極大的提高了工作效率。 整個(gè)項(xiàng)目設(shè)計(jì)采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設(shè)計(jì)平臺(tái)下設(shè)計(jì)實(shí)現(xiàn)。根據(jù)此方案已經(jīng)開發(fā)出兩臺(tái)帶有ASI和DS3接口的數(shù)字電視TS流復(fù)用器,經(jīng)測(cè)試達(dá)到了預(yù)期的性能和技術(shù)指標(biāo)。

    標(biāo)簽: FPGA TS流 復(fù)用器

    上傳時(shí)間: 2013-08-03

    上傳用戶:gdgzhym

  • 基于DSP與FPGA的智能絞車系統(tǒng)研究

    在測(cè)井過程中,由于測(cè)井深度直接影響到其它測(cè)井信息的準(zhǔn)確性,所以精確的測(cè)井深度變得越來越重要。本文針對(duì)現(xiàn)有絞車系統(tǒng)的不足(CPU為單片機(jī)決定其精度不高、缺少完善的深度校正系統(tǒng)等),首次將DSP與FPGA應(yīng)用到測(cè)井絞車系統(tǒng)中,充分利用FPGA硬件資源豐富、速度快及DSP軟件設(shè)計(jì)靈活的特點(diǎn),使系統(tǒng)硬件、軟件結(jié)構(gòu)更加合理,功能得到增強(qiáng),性價(jià)比進(jìn)一步提高,從而優(yōu)化了整個(gè)系統(tǒng),為今后絞車設(shè)計(jì)提供了新的方法和途徑。 本文相對(duì)其它絞車系統(tǒng)的設(shè)計(jì),主要特點(diǎn)有:設(shè)計(jì)了比較完善的深度校正模塊(深度脈沖校正、根據(jù)磁記號(hào)與磁定位信號(hào)的校正、由張力等原因引起的電纜形變的校正)。將打標(biāo)和測(cè)量一體化。設(shè)計(jì)了方便的通信接口(校正后的深度脈沖及DSP通過RS232與主測(cè)井儀的通信)。使用DSP作為CPU并且配合FPGA作預(yù)處理從而提高了測(cè)量深度的準(zhǔn)確性。電路采用了可編程邏輯器件,提高了電路工作的可靠性,減小了電路板面積。另外,本文在研究電纜絞車系統(tǒng)的同時(shí),對(duì)測(cè)井的地面信號(hào)處理也進(jìn)行了初步的研究,主要是對(duì)趨膚效應(yīng)的校正做了初步的研究。 本文所完成的是一個(gè)完整的測(cè)量與打標(biāo)系統(tǒng),通過室內(nèi)與現(xiàn)場(chǎng)實(shí)驗(yàn),得出該系統(tǒng)具有高精度、高智能化等優(yōu)點(diǎn)。最后,本文對(duì)該系統(tǒng)的發(fā)展方向作了展望。

    標(biāo)簽: FPGA DSP 絞車 系統(tǒng)研究

    上傳時(shí)間: 2013-07-08

    上傳用戶:星仔

  • 基于FPGA的MPEG-2預(yù)處理TS流復(fù)用設(shè)計(jì)及驗(yàn)證

      本文著重研究了多路數(shù)字節(jié)目復(fù)用器中的對(duì)多路預(yù)處理TS流復(fù)用的原理和基于FPGA的實(shí)現(xiàn)方法。首先論述了關(guān)于數(shù)字電視系統(tǒng)的一些基本概念,介紹了MPEG-2/DVB標(biāo)準(zhǔn)以及數(shù)字電視節(jié)目專用信息(PSI),并結(jié)合多路數(shù)字節(jié)目復(fù)用的基本原理提出了一套基于FPGA的設(shè)計(jì)方案。通過對(duì)復(fù)用器輸入部分、復(fù)用控制邏輯和PCR校正等一系列模塊的設(shè)計(jì)及仿真驗(yàn)證,達(dá)到了設(shè)計(jì)的要求,取得了一定的研究成果。

    標(biāo)簽: FPGA MPEG 預(yù)處理 TS流

    上傳時(shí)間: 2013-06-09

    上傳用戶:bugtamor

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 基于ARMLinux平臺(tái)的嵌入式信息管理系統(tǒng)的研究與實(shí)現(xiàn)

    隨著經(jīng)濟(jì)的發(fā)展,生活節(jié)奏的加快以及信息技術(shù)的進(jìn)步,人們?cè)絹碓蕉嗟慕柚咝阅艿囊苿?dòng)手持設(shè)備來完成日常工作,目前手持設(shè)備處理性能有了很大的提高,其所能處理的數(shù)據(jù)量也越來越大,傳統(tǒng)的文件系統(tǒng)管理數(shù)據(jù)方式已經(jīng)越來越滿足不了需求,嵌入式數(shù)據(jù)庫就隨之誕生,為手持設(shè)備提供專業(yè)的數(shù)據(jù)管理。嵌入式數(shù)據(jù)庫的輕量級(jí)、被軟件產(chǎn)品包含、無需人工數(shù)據(jù)庫管理等特點(diǎn)使其適合被應(yīng)用于各類嵌入式系統(tǒng)及手持設(shè)備中。使用嵌入式數(shù)據(jù)庫與使用文件系統(tǒng)進(jìn)行客戶端數(shù)據(jù)管理相比更加靈活方便、可以高效地實(shí)時(shí)更新客戶端本地?cái)?shù)據(jù)。使用數(shù)據(jù)庫完成大量數(shù)據(jù)的存儲(chǔ)和管理,同圖形界面軟件結(jié)合構(gòu)成嵌入式系統(tǒng)應(yīng)用開發(fā)的支撐系統(tǒng)。 SQLite數(shù)據(jù)庫作為一種開源的嵌入式數(shù)據(jù)庫,具有體積小,速度快,存儲(chǔ)量大,API使用方便等諸多的優(yōu)點(diǎn),目前已經(jīng)成為被廣泛應(yīng)用的嵌入式數(shù)據(jù)庫之一。同樣的,嵌入式圖形界面MINIGUI的開源版本也具有體積小,控件比較豐富,編程難度不高等優(yōu)點(diǎn),受到廣大嵌入式開發(fā)者的喜愛。 本文的主要任務(wù)是將MINIGUI和SQLite進(jìn)行有針對(duì)的裁剪或添加部分功能后移植到開發(fā)板上,然后將圖形界面和數(shù)據(jù)庫相結(jié)合在arm—linux平臺(tái)上建立一個(gè)具有基本功能的嵌入式信息管理系統(tǒng)。首先分析了系統(tǒng)所使用的硬件平臺(tái)并研究了軟件環(huán)境的搭建過程,包括移植Bootloader、移植linux內(nèi)核、建立NFS網(wǎng)絡(luò)文件系統(tǒng)進(jìn)行程序調(diào)試,然后分別給出了嵌入式圖形界面MINIGUI和嵌入式數(shù)據(jù)庫SQLite移植到開發(fā)板的過程和它們各自的開發(fā)技術(shù),最后詳細(xì)研究了如何在MINIGUI中連接SQLite數(shù)據(jù)庫,從而將二者結(jié)合起來編程以實(shí)現(xiàn)本系統(tǒng)并給出了系統(tǒng)在開發(fā)過程中所遇到的關(guān)鍵問題的解決方案,包括屏幕旋轉(zhuǎn)及校正、設(shè)計(jì)軟鍵盤進(jìn)行屏幕輸入、利用SQLite存儲(chǔ)圖片文件。從而證明了當(dāng)前條件下在嵌入式系統(tǒng)中實(shí)現(xiàn)一個(gè)比較簡(jiǎn)單的信息管理系統(tǒng)是完全可行的。最后討論了該領(lǐng)域存在的一些問題和今后需要進(jìn)一步研究的課題。

    標(biāo)簽: ARMLinux 嵌入式 信息管理系統(tǒng)

    上傳時(shí)間: 2013-07-10

    上傳用戶:visit8888

  • 基于ARMLinuz機(jī)器視覺的軍用自動(dòng)報(bào)靶系統(tǒng)的研究

    射擊訓(xùn)練是基本的軍事訓(xùn)練科目,改善訓(xùn)練環(huán)境、改進(jìn)訓(xùn)練質(zhì)量,在現(xiàn)代軍隊(duì)建設(shè)中具有重要的意義。本文首先從國內(nèi)外自動(dòng)報(bào)靶技術(shù)的研究現(xiàn)狀出發(fā)論述了自動(dòng)報(bào)靶技術(shù)的發(fā)展,在此基礎(chǔ)上提出了基于嵌入式機(jī)器視覺的智能報(bào)靶系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)。 本文討論了基于機(jī)器視覺的嵌入式報(bào)靶系統(tǒng)終端硬件組成、相關(guān)圖像格式和Linux操作系統(tǒng),分析了嵌入式Linux操作系統(tǒng)、Qt/E和開源計(jì)算機(jī)視覺庫OpenCV關(guān)于ARM9處理器的移植,研究了圖像校正、圖像灰度化及二值化、圖像分割與裁剪和識(shí)別判靶的相關(guān)算法,提出了顏色模板判靶的理論,并通過以ARM嵌入式圖像處理識(shí)別模塊為核心,采用功能模塊設(shè)計(jì)理念的實(shí)現(xiàn)方案,從底層的操作系統(tǒng)及相關(guān)軟件的移植入手到圖像采集傳輸、圖像處理、識(shí)別判靶等步驟,解決了依托ARM處理器結(jié)合USB攝像頭完成自動(dòng)圖像識(shí)別報(bào)靶的問題。文中給出了報(bào)靶系統(tǒng)的詳細(xì)硬件組成方案,并在嵌入式Linux操作系統(tǒng)下依托Qt庫和開源計(jì)算機(jī)視覺庫(OpenCV)解決了軟件組成與具體實(shí)現(xiàn),最終在此基礎(chǔ)上論述了本課題設(shè)計(jì)的實(shí)驗(yàn)裝置及詳細(xì)的實(shí)驗(yàn)結(jié)果。

    標(biāo)簽: ARMLinuz 機(jī)器視覺 軍用 自動(dòng)

    上傳時(shí)間: 2013-07-18

    上傳用戶:yuanyuan123

主站蜘蛛池模板: 准格尔旗| 确山县| 罗田县| 抚顺市| 微山县| 吉水县| 溧水县| 旺苍县| 高邮市| 桃园县| 乐陵市| 沂南县| 东平县| 宜黄县| 开原市| 监利县| 新巴尔虎右旗| 广州市| 红桥区| 平乐县| 宜丰县| 静乐县| 信宜市| 孟村| 兴化市| 定远县| 青海省| 左云县| 余姚市| 怀柔区| 衡水市| 托克逊县| 宣武区| 乐东| 金阳县| 伽师县| 莆田市| 蓬安县| 萨迦县| 沂源县| 海伦市|