亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

用DSP器件實(shí)現(xiàn)(xiàn)Modbus協(xié)(xié)議與GP觸摸屏通訊

  • 基于ARM的圖像采集系統(tǒng)的設(shè)計

    近年來,隨著計算機和通信技術(shù)的飛速發(fā)展,特別是網(wǎng)絡(luò)的迅速普及和3C(計算機、通信、消費電子)合一的加速,微型化和專業(yè)化成為發(fā)展的新趨勢,嵌入式產(chǎn)品已經(jīng)成為了信息產(chǎn)業(yè)的主流,嵌入式系統(tǒng)技術(shù)也成為目前電子產(chǎn)品設(shè)計領(lǐng)域最為熱門的技術(shù)之一,目前已經(jīng)廣泛地應(yīng)用于軍事國防、消費電子、網(wǎng)絡(luò)通信、工業(yè)控制等各個領(lǐng)域。本文在研究視頻采集發(fā)展現(xiàn)狀和趨勢的基礎(chǔ)上,設(shè)計了一種基于32位處理器的嵌入式圖像采集和傳輸系統(tǒng)。此套硬件系統(tǒng)可應(yīng)用于LCD顯示屏、桌面視頻、多媒體、數(shù)字電視機、圖像處理、可視電話和遠程戶外圖像采集等領(lǐng)域。 該圖像采集系統(tǒng)在硬件系統(tǒng)上以ARM芯片S3C44BOX為核心,利用CMOS圖像傳感器采集圖像;以FIFO幀存儲器暫存圖像數(shù)據(jù),解決了ARM芯片與圖像傳感器之間速率的不同步問題;并充分利用了FPGA/CPLD高性能、低功耗、低成本的優(yōu)點,用CPID器件控制整個圖像采集的時序邏輯。在軟件平臺移植了嵌入式操作系統(tǒng)’uClinux,并在此基礎(chǔ)上開發(fā)了底層的驅(qū)動程序和應(yīng)用程序。體積小巧,具備圖像采集、顯示和遠程傳輸功能和良好的可擴展性。 全文共分為五個章節(jié),第一章主要介紹了論文的課題背景和圖像采集技術(shù)的發(fā)展現(xiàn)狀,介紹了論文的研究目標和研究內(nèi)容。第二章從硬件和軟件兩方面闡述了嵌入式圖像采集系統(tǒng)的總體設(shè)計方案,詳細介紹了硬件開發(fā)平臺嵌入式系統(tǒng)和軟件開發(fā)平臺嵌入式操作系統(tǒng)各自的定義和特點。第三章主要介紹基于ARM的圖像采集系統(tǒng)硬件設(shè)計方面的內(nèi)容,包括各個模塊的具體實現(xiàn)方案、系統(tǒng)硬件性能分析和硬件電路的抗干擾設(shè)計等。第四章研究了基于uClinux平臺的幾個主要模塊的軟件設(shè)計,主要包括圖像傳感芯片的初始化和采集程序的實現(xiàn)、LCD控制器的初始化和圖像顯示程序的實現(xiàn)、以太網(wǎng)控制器的初始化和圖像數(shù)據(jù)傳輸程序的實現(xiàn)。第五章是對全文的一個總結(jié),概括了作者所做的工作,提出所存在的不足并對后續(xù)的研究工作做了進一步的展望。

    標簽: ARM 圖像采集系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:wangxuan

  • MOC3061系列光電雙向可控硅驅(qū)動器

    MOC3061系列光電雙向可控硅驅(qū)動器是一種新型的光電耦合器件,它可用直流低電壓、小電流來控制交流高電壓、大電流。用該器件觸發(fā)晶閘管,具有結(jié)構(gòu)簡單、成本低、觸發(fā)可靠等優(yōu)點。本文介紹其工作原理、性能參數(shù)

    標簽: 3061 MOC 光電 雙向可控硅

    上傳時間: 2013-07-28

    上傳用戶:wab1981

  • 基于FPGA的電力諧波分析儀的研究

    隨著現(xiàn)代工業(yè)的高速發(fā)展,電力系統(tǒng)的非線性負荷日益增多,嚴重地污染了電網(wǎng)的環(huán)境,威脅著電網(wǎng)中的各種電氣設(shè)備的安全經(jīng)濟運行,不論從保證電力系統(tǒng)和供電系統(tǒng)的安全經(jīng)濟運行或是從保證設(shè)備和人身的安全來看,對諧波污染造成的危害影響加以經(jīng)常監(jiān)測和限制都是極為迫切的。諧波測量是諧波治理的重要前提條件,也是分析解決諧波治理問題的基本問題。國內(nèi)外已有各種諧波檢測的研究,形成了多種諧波檢測方法,基于快速傅立葉變化的FFT是當前諧波檢測中應(yīng)用最為廣泛的一種諧波檢測方法。特別是經(jīng)過技術(shù)補償后的FFT算法,在諧波檢測中具有更好的性能。但該方法在實現(xiàn)上主要是采用通用DSP器件(比如TI公司產(chǎn)品),其實時性不強,影響了檢測性能。隨著微電子技術(shù)和數(shù)字信號處理技術(shù)的發(fā)展,基于FPGA的數(shù)字信號處理具有高速、開發(fā)簡便、易于形成ASIC等優(yōu)勢而得到了廣泛的應(yīng)用。論文在分析諧波測量方法的基礎(chǔ)上,提出了基于FPGA實現(xiàn)電網(wǎng)諧波測量系統(tǒng)。以嵌入式處理器NiosⅡ為核心,實現(xiàn)了電網(wǎng)諧波分析的周期圖功率譜分析方法。在整個系統(tǒng)硬件設(shè)計的基礎(chǔ)上,主要完成了基-28點、16點、32的FFT模塊、完成了求模運算模塊以及輸出顯示模塊。通過比較仿真得到的方波、正弦信號的譜結(jié)構(gòu)與實際系統(tǒng)輸出的譜結(jié)構(gòu),驗證了該實現(xiàn)方法的正確性。

    標簽: FPGA 電力諧波 分析儀

    上傳時間: 2013-06-30

    上傳用戶:無聊來刷下

  • 基于FPGA的軟件無線電DDC設(shè)計

    軟件無線電DDC(數(shù)字下變頻)系統(tǒng)作為前端ADC與后端通用DSP器件之間的橋梁,通過降低數(shù)據(jù)流的速率,把低速數(shù)據(jù)送給后端通用DSP器件進行處理,其性能的優(yōu)劣將對整個軟件無線電系統(tǒng)的穩(wěn)定性產(chǎn)生直接影響。采用專用DDC芯片完成數(shù)字下變頻,雖然具有抽取比大、性能穩(wěn)定等優(yōu)點,但價格昂貴,靈活性不強,不能充分體現(xiàn)軟件無線電的優(yōu)勢。FPGA工藝發(fā)展迅速,處理能力大大增強,相對于ASIC、DSP來說具有吞吐量高、開發(fā)周期短、可實現(xiàn)在線重構(gòu)等諸多優(yōu)勢。正因為這些優(yōu)點,使得FPGA在軟件無線電的研究和開發(fā)中起著越來越重要的作用。 本次設(shè)計的目標是在一塊FPGA芯片上實現(xiàn)單通道數(shù)字下變頻系統(tǒng)。現(xiàn)階段主要對軟件無線電數(shù)字下變頻器的FPGA實現(xiàn)方法進行了研究分析,重點完成了其主要模塊的設(shè)計和仿真以及初步的系統(tǒng)級驗證。 論文首先對軟件無線電數(shù)字下變頻的國內(nèi)外現(xiàn)狀進行了分析,然后對FPGA實現(xiàn)數(shù)字下變頻設(shè)計的優(yōu)勢作了闡述。在對軟件無線電理論基礎(chǔ)、數(shù)字信號處理的相關(guān)知識深入研究的基礎(chǔ)上重點研究軟件無線電數(shù)字下變頻技術(shù)。對數(shù)字下變頻的NCO、混頻、CIC、HB、FIR模塊的實現(xiàn)方法進行深入研究,在:MATLAB中設(shè)定整體系統(tǒng)方案、完成模塊劃分和接口定義,并對部分模塊建立數(shù)學(xué)模型并仿真、對模塊的性能進行優(yōu)化。從數(shù)字下變頻的系統(tǒng)層次上考慮了各模塊彼此問的性能制約,從而選擇合理配置、優(yōu)化系統(tǒng)結(jié)構(gòu)以獲得模塊間的性能均衡和系統(tǒng)性能的最優(yōu)化。最后通過使用編寫'Verilog程序和調(diào)用部分lP Core相結(jié)合的方法完成數(shù)字下變頻各個模塊的設(shè)計并完成仿真和調(diào)試。結(jié)果表明設(shè)計的思想和結(jié)構(gòu)是正確的,在下一步工作中主要完成系統(tǒng)的板級調(diào)試。

    標簽: FPGA DDC 軟件無線電

    上傳時間: 2013-04-24

    上傳用戶:隱界最新

  • 海事衛(wèi)星突發(fā)信號位同步檢測

    碼元定時恢復(fù)(位同步)技術(shù)是數(shù)字通信中的關(guān)鍵技術(shù)。位同步信號本身的抖動、錯位會直接降低通信設(shè)備的抗干擾性能,使誤碼率上升,甚至?xí)箓鬏斣獾酵耆茐摹S绕鋵τ谕话l(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數(shù)據(jù)接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機中位同步方法,并予以實現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎(chǔ)上著重研究了位同步的系統(tǒng)結(jié)構(gòu)、碼元定時恢復(fù)算法以及衡量系統(tǒng)性能的各項指標,為后續(xù)工作奠定了基礎(chǔ)。 首先根據(jù)衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調(diào)制方式和幀結(jié)構(gòu)做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎(chǔ)上提出了一種充分利用報頭前導(dǎo)比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發(fā)形式下的位同步,并在FPGA上予以實現(xiàn),效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數(shù)據(jù)進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現(xiàn)了插值環(huán)路的位同步算法,進行了Matlab仿真和FPGA實現(xiàn)。并在插值環(huán)路的基礎(chǔ)上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現(xiàn)。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進行了理論研究、算法設(shè)計以及硬件實現(xiàn)的全過程,滿足系統(tǒng)要求。

    標簽: 海事衛(wèi)星 信號 位同步 檢測

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • 基于FPGA的數(shù)字下變頻技術(shù)研究

    數(shù)字下變頻(DDC:Digital Down Convert)是將中頻信號數(shù)字下變頻至零中頻且使信號速率下降至適合通用DSP器件處理速率的技術(shù)。實現(xiàn)這種功能的數(shù)字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數(shù)字下變頻,雖然具...

    標簽: FPGA 數(shù)字下變頻 技術(shù)研究

    上傳時間: 2013-07-11

    上傳用戶:6546544

  • 單片機控制直流電機

    目前見到的許多關(guān)于直流電機的測速與控制類文獻中,以研究無刷直流電機較多,采用PID算法,PWM調(diào)速的居多。這些文獻所采用的控制器一般都是Motorola公司的MC33035,MICROLlinear公司的ML4425/4428,諸如Infineon的嵌入式單片機C504或采用通用的PWM芯片如SG3524、TL494等。采用這些ASIC芯片,雖然能實現(xiàn)直流電機的無級調(diào)速,但還存在一些問題,如無法與計算機直接接口,許多較為復(fù)雜的控制算法無法在不增加硬件成本的情況下實現(xiàn),控制器的人機界面不理想。總的來講,控制器的智能化程度不高,可移植性差。雖然采用PWM芯片來實現(xiàn)電機無級調(diào)速的方案成本較低,但當控制器針對不同的應(yīng)用場合增加多種附加功能時,其靈活性不夠,而且反而增加硬件的成本。還有一些使用PLC控制器或高檔處理器芯片(如DSP器件)的文獻,它們雖然具有較高的控制性能,但由于這些高檔處理器價格過高,需要更多的外圍器件,因此也不具備在通常情況下大規(guī)模使用的條件。 從發(fā)展趨勢上看,總體的研究方向是提出質(zhì)量更高的算法和調(diào)速方案,以及在考慮成本要求的前提下選擇適合這種算法的核心控制器。 在研究方法上,有的采用軟件仿真,從理論作深入的研究;有的通過實踐總結(jié)提出一些具有使用價值的實踐方法。其中常見的有PID算法,模糊PID算法,結(jié)合神經(jīng)算法的PID算法等;在調(diào)速方案上,有采用普通的PWM調(diào)速,也有特殊PWM(PWM-ON-PWM)調(diào)速以及其它調(diào)速方式。另外電機轉(zhuǎn)速測量方案通常有光電式和磁電式,也有用超聲波測量的方案。 直流電機,尤其是永磁直流無刷直流電機(PM-BLDC),由于其固有的許多特點,在加上我國的稀土資源豐富,被眾多電機專家認為是21世紀的新型換代產(chǎn)品。隨著半導(dǎo)體集成電路,電力電子器件,控制原理和稀土材料工業(yè)的發(fā)展,可以預(yù)見這種產(chǎn)品必然會逐步取代傳統(tǒng)結(jié)構(gòu)的交流電動機加變頻調(diào)速器的模式,近年來已廣泛應(yīng)用于家電、汽車、數(shù)控機床、機器人等更多的領(lǐng)域。

    標簽: 單片機控制 直流電機

    上傳時間: 2013-06-25

    上傳用戶:壞天使kk

  • FPGAcpld結(jié)構(gòu)分析 fpga的EDA設(shè)計方法

    FPGAcpld結(jié)構(gòu)分析 pga的EDA設(shè)計方法 fpga中的微程序設(shè)計 復(fù)雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應(yīng)用和實現(xiàn)數(shù)字邏 一種使用fpga設(shè)計的DRAM控制器 用cpld器件實現(xiàn)24位同步計數(shù)器的設(shè)計

    標簽: FPGAcpld fpga EDA 結(jié)構(gòu)分析

    上傳時間: 2013-08-10

    上傳用戶:yph853211

  • 實時電話計費系統(tǒng)是企業(yè)、事業(yè)單位信息管理的一個重要組成部分

    實時電話計費系統(tǒng)是企業(yè)、事業(yè)單位信息管理的一個重要組成部分。介紹了一種用FPGA 器件實現(xiàn)電話計費系統(tǒng)的方法, 并給出了設(shè)計框圖和詳細設(shè)計過程, 設(shè)計采用Verilog_HDL 硬件語言。

    標簽: 電話 單位 信息管理

    上傳時間: 2013-08-18

    上傳用戶:manking0408

  • 采用按時間抽選的基4原位算法和坐標旋轉(zhuǎn)數(shù)字式計算機(CORDIC)算法實現(xiàn)了一個FFT實時譜分析系統(tǒng)

    采用按時間抽選的基4原位算法和坐標旋轉(zhuǎn)數(shù)字式計算機(CORDIC)算法實現(xiàn)了一個FFT實時譜分析系統(tǒng)。整個設(shè)計采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶勁的出現(xiàn);整個系統(tǒng)采用FPGA實現(xiàn),實驗表明,該系統(tǒng)既有DSP器件實現(xiàn)的靈活性又有專用FFT芯片實現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號處理的各個領(lǐng)域。

    標簽: CORDIC FFT 算法 旋轉(zhuǎn)

    上傳時間: 2013-09-01

    上傳用戶:731140412

主站蜘蛛池模板: 榆树市| 洮南市| 龙胜| 武鸣县| 宜兰县| 方正县| 垫江县| 浦城县| 青阳县| 泰宁县| 磐石市| 城步| 登封市| 韩城市| 清苑县| 公安县| 庄浪县| 南城县| 防城港市| 满洲里市| 福鼎市| 乐安县| 曲阜市| 潍坊市| 张家口市| 昌江| 正蓝旗| 商丘市| 泰兴市| 灵宝市| 斗六市| 海盐县| 娄底市| 沙田区| 望江县| 海丰县| 班玛县| 汾阳市| 京山县| 舞阳县| 巴里|