這是用vhdl編寫的四位加法器,請多指教
標簽: vhdl 編寫 加法器
上傳時間: 2013-12-12
上傳用戶:yepeng139
設計VHDL24小時的時鐘,去除了按鍵彈跳現象
標簽: VHDL 24
上傳時間: 2013-12-23
上傳用戶:hzy5825468
基于maxplus2的八位加法器,已經通過仿真
標簽: maxplus2 加法器
上傳時間: 2014-01-19
上傳用戶:cc1
在一個多人連線伺服器中,我們要有一個伺服端執行緒負責傾聽是否有客戶端連線,如果有客戶端連線,就指派一個客戶端執行緒專門應付這個客戶端連線,並在客戶端佇列中記錄它,然後進入下一個傾聽。 一個客戶端執行緒的工作,就是讀取客戶連線端的使用者輸入訊息,它不負責回應訊息,而是將讀到的訊息加入訊息佇列中,此外在我們的範例中,客戶端執行緒也負責自己的連線狀態,如果使用者中斷連線,客戶端執行緒會負責將自己從客戶端佇列中清除。 廣播執行緒負責取出訊息佇列中的訊息,然後將之一一傳送訊息給客戶端佇列中尚存在的客戶端執行緒。
標簽: 伺服器
上傳時間: 2015-05-22
上傳用戶:wweqas
16位計數器的設計,這里是實現上述功能的VHDL源程序,供大家學習和討論。
標簽: 計數器
上傳時間: 2013-12-20
上傳用戶:z754970244
Oracle9iデータベース物理設計方針表領域編
標簽: Oracle9i 物理
上傳時間: 2015-05-23
上傳用戶:liansi
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: 為確保產品之製造性, R&D在設計階段必須遵循Layout相關規範, 以利製造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費.
標簽: Layout 1.70 Rule PCB
上傳用戶:it男一枚
學生信息管理系統(JBuilder x 開發,采用RSA 512位公鑰加密,私鑰用于找回密碼,2006-4-5)
標簽: JBuilder 2006 512 RSA
上傳時間: 2014-01-26
上傳用戶:fanboynet
一種簡單的字節位顛倒的程序,調試通過了的
標簽: 字節 程序
上傳時間: 2014-01-16
上傳用戶:caixiaoxu26
ARM?系列微處理器作為全球 16/32 位 RISC 處理器市場的領先者,在許多領 域內得到了成功的應用。近年來,ARM 在國內的應用也得到了飛速的發展,越 來越多的公司和工程師在基于 ARM 的平臺上面開發自己的產品。
標簽: RISC ARM 16 32
上傳時間: 2015-05-24
上傳用戶:奇奇奔奔
蟲蟲下載站版權所有 京ICP備2021023401號-1