亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

深度神經網絡

  • 無線擴頻集成電路開發中信道編解碼技術研究與FPGA實現

    本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現思路和方法進行相關研究。 近年來無線局域網IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發一套擴頻通信芯片具有重大的現實意義。無線擴頻通信系統與常規通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯級聯碼+兩次交織”的信道編碼方案。串聯的級聯碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現有仿真系統的誤符號率。 本論文的內容安排如下:第一章介紹了無線擴頻通信技術的發展狀態以及國內外開發擴頻通信芯片的現狀,并給出了本論文的研究內容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯級聯碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發基帶擴頻通信系統的設計思路和方法。首先對FPGA開發流程以及實際開發的工具進行了簡要的介紹,然后給出了擴頻通信系統的總體設計。對發射和接收子系統中信道編碼、解碼等相關功能模塊的實現原理和方法進行分析。第七章對論文的工作進行總結。

    標簽: FPGA 無線擴頻 信道編解 技術研究

    上傳時間: 2013-07-07

    上傳用戶:時代電子小智

  • C語言深度解剖

    充分利用C 語言的特點和優勢快速編出高效的C 語言程序和對程序的優化

    標簽: C語言

    上傳時間: 2013-07-12

    上傳用戶:qq277541717

  • 基于DSP與FPGA的智能絞車系統研究

    在測井過程中,由于測井深度直接影響到其它測井信息的準確性,所以精確的測井深度變得越來越重要。本文針對現有絞車系統的不足(CPU為單片機決定其精度不高、缺少完善的深度校正系統等),首次將DSP與FPGA應用到測井絞車系統中,充分利用FPGA硬件資源豐富、速度快及DSP軟件設計靈活的特點,使系統硬件、軟件結構更加合理,功能得到增強,性價比進一步提高,從而優化了整個系統,為今后絞車設計提供了新的方法和途徑。 本文相對其它絞車系統的設計,主要特點有:設計了比較完善的深度校正模塊(深度脈沖校正、根據磁記號與磁定位信號的校正、由張力等原因引起的電纜形變的校正)。將打標和測量一體化。設計了方便的通信接口(校正后的深度脈沖及DSP通過RS232與主測井儀的通信)。使用DSP作為CPU并且配合FPGA作預處理從而提高了測量深度的準確性。電路采用了可編程邏輯器件,提高了電路工作的可靠性,減小了電路板面積。另外,本文在研究電纜絞車系統的同時,對測井的地面信號處理也進行了初步的研究,主要是對趨膚效應的校正做了初步的研究。 本文所完成的是一個完整的測量與打標系統,通過室內與現場實驗,得出該系統具有高精度、高智能化等優點。最后,本文對該系統的發展方向作了展望。

    標簽: FPGA DSP 絞車 系統研究

    上傳時間: 2013-05-18

    上傳用戶:黃華強

  • c語言深度解剖

    C語言的經典教材,深入解剖C的各類問題,非常適合進一步深入學習C的工程師

    標簽: c語言

    上傳時間: 2013-06-30

    上傳用戶:13160677563

  • 快速定量裝車成套技術的研究設計及其應用

    以神東煤炭公司補連塔裝車站的研制和使用為例, 介紹了快速定量裝車系統的原理、功能設計和技術參數, 總結了其國產化研制中解決的主要問題。關鍵詞: 自動裝車; 稱重傳感器; 成套技術

    標簽: 定量 成套技術

    上傳時間: 2013-06-01

    上傳用戶:哈哈hah

  • 基于TMS320F2812的SPWM波形軟件實現

    基于ti公司的dsp2812的spwm實現程序設計,很實用,作為學術論文,有一定深度

    標簽: F2812 2812 320F SPWM

    上傳時間: 2013-06-20

    上傳用戶:gps6888

  • 神龍卡SDK (DirectShow版).zip

    看看名字就應該知道是干什么用的了吧! 這可是個好東東!我搜索了很久才找到的! 獨樂樂,與人樂樂,疏樂??? 獨

    標簽: DirectShow SDK zip

    上傳時間: 2013-04-24

    上傳用戶:coeus

  • C語言深度剖析

    更加深刻理解C語言,以及C語言語法講解,易犯錯誤

    標簽: C語言 深度剖析

    上傳時間: 2013-07-10

    上傳用戶:zhaoq123

  • 高速Viterbi譯碼器的FPGA實現

    本文提出了一種高速Viterbi譯碼器的FPGA實現方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規模ASIC通信芯片中,作為全數字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數的工作。 與基于軟件實現譯碼過程的DSP芯片不同,FPGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現,這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現,本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

  • C語言深度解剖--指針錯誤之再解剖.doc

    前幾天在21IC上下載了, 發現指針一章有問題。寫出來讓大家批評! 如果我錯了,希望大家也來批評,一起進步!如果我沒錯,希望對后生輩有一點意義,以免被作者誤導!

    標簽: C語言 指針 錯誤

    上傳時間: 2013-05-20

    上傳用戶:121212121212

主站蜘蛛池模板: 雷州市| 酒泉市| 赣州市| 都昌县| 岢岚县| 海兴县| 大宁县| 策勒县| 赤壁市| 株洲市| 东方市| 宝鸡市| 阿城市| 甘谷县| 吴旗县| 彰化县| 紫金县| 三穗县| 南昌县| 北川| 霍城县| 灵川县| 丘北县| 德州市| 澄城县| 玉环县| 贵州省| 临桂县| 綦江县| 彩票| 湖南省| 东方市| 额尔古纳市| 上虞市| 曲阜市| 威信县| 汕头市| 巫山县| 固始县| 太康县| 衡阳市|