亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 學術論文 > 高速Viterbi譯碼器的FPGA實現

高速Viterbi譯碼器的FPGA實現

  • 資源大小:1614 K
  • 上傳時間: 2013-04-24
  • 上傳用戶:WJQ198926
  • 資源積分:2 下載積分
  • 標      簽: Viterbi FPGA 譯碼器

資 源 簡 介

本文提出了一種高速Viterbi譯碼器的FPGA實現方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規模ASIC通信芯片中,作為全數字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數的工作。 與基于軟件實現譯碼過程的DSP芯片不同,FPGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現,這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現,本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

相 關 資 源

主站蜘蛛池模板: 木兰县| 亳州市| 林周县| 永定县| 博白县| 阜新市| 延川县| 梁山县| 嘉兴市| 林西县| 祁连县| 盐源县| 皋兰县| 启东市| 霍林郭勒市| 若羌县| 信丰县| 金山区| 红桥区| 辉县市| 东阿县| 方山县| 固始县| 北海市| 兴安县| 江孜县| 班玛县| 南江县| 镇康县| 中西区| 融水| 抚远县| 定兴县| 涞水县| 金阳县| 新营市| 怀来县| 容城县| 潍坊市| 乌苏市| 长武县|