亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

海思芯片

海思半導(dǎo)體是一家半導(dǎo)體公司,海思半導(dǎo)體有限公司成立于2004年10月,前身是創(chuàng)建于1991年的華為集成電路設(shè)計(jì)中心。海思公司總部位于深圳,在北京、上海、美國(guó)硅谷和瑞典設(shè)有設(shè)計(jì)分部。為面向公開市場(chǎng),海思以其位于上海的分部為基礎(chǔ),于2018年6月成立上海海思技術(shù)有限公司[37]。自此,海思的產(chǎn)品正式在公開市場(chǎng)銷售。[36]
  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡;   (2)包括低功耗6G和10G串行收發(fā)器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場(chǎng)上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。

    標(biāo)簽: Arria FPGA V系列 芯片

    上傳時(shí)間: 2013-10-21

    上傳用戶:lht618

  • 賽靈思Artix-7 FPGA 數(shù)據(jù)手冊(cè):直流及開關(guān)特性

      本文是關(guān)于賽靈思Artix-7 FPGA 數(shù)據(jù)手冊(cè):直流及開關(guān)特性的詳細(xì)介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業(yè)界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構(gòu)增強(qiáng)技術(shù),能滿足小型化產(chǎn)品的批量市場(chǎng)需求,這也正是此前 Spartan 系列 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價(jià)格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應(yīng)用和終端市場(chǎng)?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應(yīng)用,包括如便攜式超聲波醫(yī)療設(shè)備、軍用通信系統(tǒng)、高端專業(yè)/消費(fèi)類相機(jī)的 DSLR 鏡頭模塊,以及航空視頻分配系統(tǒng)等。

    標(biāo)簽: Artix FPGA 賽靈思 數(shù)據(jù)手冊(cè)

    上傳時(shí)間: 2013-11-12

    上傳用戶:songyue1991

  • 賽靈思ZYNQ-7000EPP系列開辟新型器件先河

    賽靈思ZYNQ-7000EPP系列開辟新型器件先河

    標(biāo)簽: ZYNQ 7000 EPP 賽靈思

    上傳時(shí)間: 2013-10-17

    上傳用戶:wangzhen1990

  • 降低賽靈思28nm 7系列FPGA的功耗

    本白皮書介紹了有關(guān)賽靈思 28 nm 7 系列 FPGA 功耗的幾個(gè)方面,其中包括臺(tái)積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。

    標(biāo)簽: FPGA 28 nm 賽靈思

    上傳時(shí)間: 2013-10-24

    上傳用戶:wcl168881111111

  • 堆疊與載入賽靈思打造令人驚嘆的FPGA

    堆疊與載入賽靈思打造令人驚嘆的FPGA

    標(biāo)簽: FPGA 堆疊 賽靈思

    上傳時(shí)間: 2013-11-03

    上傳用戶:lizhizheng88

  • 用FPGA實(shí)現(xiàn)RS485通信接口芯片

    在點(diǎn)對(duì)多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時(shí),工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語(yǔ)言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗(yàn)表明,這種接口芯片操作簡(jiǎn)單、體積小、功耗低、可靠性高,極具實(shí)用價(jià)值。

    標(biāo)簽: FPGA 485 RS 通信接口

    上傳時(shí)間: 2014-01-02

    上傳用戶:z240529971

  • WP312 - 賽靈思新一代28nm FPGA技術(shù)概覽

        賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術(shù),并將該技術(shù)與新型一體化 ASMBLTM 架構(gòu)相結(jié)合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實(shí)現(xiàn)了前所未有的高集成度和高帶寬,為系統(tǒng)架構(gòu)師和設(shè)計(jì)人員提供了一種可替代 ASSP和 ASIC 的全面可編程解決方案。

    標(biāo)簽: FPGA 312 WP 28

    上傳時(shí)間: 2013-11-07

    上傳用戶:zengduo

  • WP380 -賽靈思堆疊硅片互聯(lián)技術(shù)

        可編程技術(shù)勢(shì)在必行 — 用更少的資源實(shí)現(xiàn)更多功能 隨時(shí)隨地降低風(fēng)險(xiǎn)、使用可編程硬件設(shè)計(jì)平臺(tái)快速開發(fā)差異化產(chǎn)品 — 驅(qū)使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創(chuàng)建目前 ASIC 和 ASSP 所能提供的系統(tǒng)級(jí)功能。賽靈思已經(jīng)開發(fā)出一種創(chuàng)新型 FPGA 設(shè)計(jì)和制造方法,能夠滿足“可編程技術(shù)勢(shì)在必行”的兩大關(guān)鍵要求。堆疊硅片互聯(lián)技術(shù)是新一代 FPGA 的基礎(chǔ),不僅超越了摩爾定律,而且實(shí)現(xiàn)的功能能夠滿足最嚴(yán)格的設(shè)計(jì)要求。利用該技術(shù),賽靈思縮短了批量交付最大型 FPGA 所需的時(shí)間,從而可以滿足最終客戶的批量生產(chǎn)需求。本白皮書將探討促使賽靈思開發(fā)堆疊硅片互聯(lián)技術(shù)的技術(shù)及經(jīng)濟(jì)原因,以及使之實(shí)現(xiàn)的創(chuàng)新方法。

    標(biāo)簽: 380 WP 賽靈思 堆疊硅片

    上傳時(shí)間: 2013-10-24

    上傳用戶:Yue Zhong

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

    針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語(yǔ)言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時(shí)間: 2013-11-19

    上傳用戶:neu_liyan

  • 紅外遙控芯片BA5104的軟件解碼方法探討

    根據(jù)紅外遙控芯片BA5104的編碼格式,探討使用AVR單片機(jī)ATmega16進(jìn)行軟件解碼的兩種方法:外部中斷解碼法和輸入捕獲功能解碼法。詳細(xì)闡述這兩種解碼方法的思路,并給出相應(yīng)的解碼中斷服務(wù)子程序。分析這2種解碼方法的優(yōu)缺點(diǎn),得出輸入捕獲功能解碼法比外部中斷解碼法效率更高、解出的遙控碼更穩(wěn)定、可靠的結(jié)論。

    標(biāo)簽: 5104 BA 紅外遙控 方法探討

    上傳時(shí)間: 2013-11-21

    上傳用戶:adada

主站蜘蛛池模板: 稻城县| 连南| 凤山县| 潼关县| 化州市| 新竹市| 铁岭市| 尖扎县| 沂南县| 昌邑市| 东乌| 定结县| 策勒县| 满洲里市| 武强县| 济南市| 慈溪市| 鹿泉市| 大石桥市| 陆良县| 邯郸市| 桐乡市| 普安县| 西藏| 西乡县| 桐梓县| 红安县| 临武县| 卓尼县| 兴义市| 阿鲁科尔沁旗| 嘉义县| 巴彦淖尔市| 涿鹿县| 望都县| 梅河口市| 沂南县| 高青县| 巩义市| 嘉定区| 澜沧|