本文介紹一種以CPLD[1]為核心、以VHDL[2]為開發工具的時間控制器,該控制器不僅具有時間功能,而且具有定時器功能,能在00:00~23:59之間任意設定開啟時間和關閉時間,其設置方便、靈活,廣泛應用于路燈、廣告燈箱、霓虹燈等處的定時控制。
標簽: CPLD VHDL 核心 開發工具
上傳時間: 2013-08-16
上傳用戶:chenjjer
針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入\r\n
標簽: FPGA 嵌入式系統 以太網控制器 底層
上傳時間: 2013-08-18
上傳用戶:青春給了作業95
控制三相步進電機及光電編碼器的采集,當電機停止時,保證三相里面只有一相相通,防止停止時電流過大.
標簽: 控制 三相 光電編碼器 步進電機
上傳時間: 2013-08-20
上傳用戶:wdq1111
FPGA視頻控制器設計,FED驅動控制系統的研制與FPGA設計\r\n
標簽: FPGA FED 視頻 制器設計
上傳用戶:阿四AIR
FPGA可促進嵌入式系統設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章
標簽: FPGA 嵌入式 系統 性能
上傳用戶:liuwei6419
基于CPLD的雙屏結構液晶控制器的研究與設計作者:黃麗薇.doc
標簽: CPLD 液晶控制器
上傳時間: 2013-08-22
上傳用戶:leyesome
基于FPGA的高分辨率VGA顯示控制器的設計
標簽: FPGA VGA 高分辨率 顯示控制器
上傳時間: 2013-08-23
上傳用戶:lizhen9880
基于FPGA液晶控制器設計與實現,采用VHDL硬件描述語言。
標簽: FPGA VHDL 液晶 制器設計
上傳時間: 2013-08-29
上傳用戶:shen_dafa
智能機器小車主要完成尋跡功能,由機械結構和控制單元兩個部分組成。機械結構是一個由底盤、前后輔助輪、控制板支架、傳感器支架、左右驅動輪、步進電機等組成。控制單元部分主要由主要包含傳感器及其調理電路、步進電機及驅動電路、控制器三個部分。本設計的核心為控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的設計主要在MAX+plusⅡ10.0環境下利用VHDL語言編程實現。驅動步進電機電路主要利用ULN2803作為驅動芯片。
標簽: CPLD 設計實現 智能機
上傳時間: 2013-08-30
上傳用戶:ve3344
用CPLD驅動SJA1000 CAN控制器
標簽: CPLD 1000 CAN SJA
上傳時間: 2013-08-31
上傳用戶:壞壞的華仔
蟲蟲下載站版權所有 京ICP備2021023401號-1