亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模擬IC芯片

  • easy,51pro,3.0編程器在2.0的基礎上增加了更多的芯片器件

    easy,51pro,3.0編程器在2.0的基礎上增加了更多的芯片器件

    標簽: easy 3.0 2.0 pro

    上傳時間: 2013-07-25

    上傳用戶:qazwsc

  • 16QAM基帶Modem的FPGA芯片設計

    本文對16QAM基帶Modem的FPGA芯片設計進行了研究與論述.首先介紹了16QAM調制的原理和16QAM基帶Modem的FPGA芯片總體設計,以及一些FPGA設計的基本原則.接著介紹了高性能濾波器的FPGA設計方法,并采用多相結構濾波器和分布式算法(DA)設計了發(fā)送端平方根升余弦滾降濾波器.然后介紹了自適應盲均衡器的設計,該均衡器是一個復數結構的橫向濾波器,采用復用抽頭的結構來節(jié)省資源,本文對自適應均衡器的核心運算單元-采用booth編碼算法設計的高性能乘累加(MAC)運算單元進行了詳細描述.接下來介紹了載波恢復環(huán)路的FPGA設計,這是一個數字二階鎖相環(huán),本文推導了數字二階鎖相環(huán)和模擬二階鎖相環(huán)的對應關系.DD相位檢測算法中的反正切函數tan

    標簽: Modem FPGA QAM 16

    上傳時間: 2013-04-24

    上傳用戶:dajin

  • 過零檢測專用芯片

    非常不錯的過零檢測芯片,DIP8封裝,外圍器件極少

    標簽: 過零檢測 專用芯片

    上傳時間: 2013-04-24

    上傳用戶:WANGXIAN001

  • NEC芯片資料79F8513

    NEC芯片資料79F8513,芯片學習資料,共閱參考!

    標簽: 79F8513 NEC 芯片資料

    上傳時間: 2013-04-24

    上傳用戶:leehom61

  • 8位電流模模數轉換器設計研究

    8位電流模模數轉換器設計研究 8位電流模模數轉換器設計研究

    標簽: 8位 電流模 模數轉換器

    上傳時間: 2013-06-21

    上傳用戶:kaixinxin196

  • FPGA芯片關鍵電路設計

    現(xiàn)場可編程門陣列(FPGA)器件是能通過對其進行編程實現(xiàn)具有用戶規(guī)定功能的電路,特別適合集成電路的新品開發(fā)和小批量ASIC電路的生產。近幾年來,F(xiàn)PGA的發(fā)展非常迅速,但目前國內廠商所使用的FPGA芯片主要還是從國外進口,這種狀況除了給生產廠家?guī)砗艽蟮某杀緣毫σ酝猓瑫r也影響到國家信息產業(yè)的保密和安全問題,因此在國內自主研發(fā)FPGA便成為一種必然的趨勢。 基于上述現(xiàn)實狀況及國內市場的巨大需求,中國電子科技集團公司第58研究所近年來對FPGA進行了專項研究,本論文正是作為58所專項的一部分研究工作的總結。本文深入研究了FPGA的相關設計技術,并進行了實際的FPGA器件設計,研究工作的重點是在華潤上華(CSMC)0.5μm標準CMOS工藝基礎上進行具有6000有效門的FPGA的電路設計與仿真。 論文首先闡述了可編程邏輯器件的基本結構,就可編程邏輯器件的發(fā)展過程及其器件分類,對可編程只讀存儲器、現(xiàn)場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復雜PLD等的基本結構特點進行了討論。接著討論了FPGA的基本結構與分類及它的編程技術,另外還闡述了FPGA的集成度和速率等相關問題。并根據實際指標要求確定本文研究目標FPGA的基本結構和它的編程技術,在華潤上華0.5μm標準CMOS工藝的基礎上,進行一款FPGA芯片的設計研究工作。進行了可編程邏輯單元的基本結構的設計,并用CMOS邏輯和NMOS傳輸管邏輯實現(xiàn)了函數發(fā)生器、快速進位鏈和觸發(fā)器的電路設計,并對其進行了仿真,達到了預期的目標。

    標簽: FPGA 芯片 電路設計

    上傳時間: 2013-07-18

    上傳用戶:zaizaibang

  • FPGA用于160Gbs高速光纖通信系統(tǒng)中PMD補償的研究

    偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴重。為了克服PMD帶來的危害,國內外已經開始了對PMD補償的研究。但是目前的補償系統(tǒng)復雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現(xiàn)低成本的PMD補償。 在實驗中將擾偏器連入光時分復用系統(tǒng),通過觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統(tǒng)要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅動偏振控制器的方法來實現(xiàn)高速擾偏器的設計。擾偏器采用鈮酸鋰偏振控制器,其響應時間小于100ns,是目前偏振控制器能夠達到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產生隨機數據,F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實現(xiàn)大量數據的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢。另外對數模轉換芯片也要求響應速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設計。在QuartusⅡ集成環(huán)境中進行FPGA的開發(fā),使用VHDL語言和原理圖輸入法進行電路設計。 本文設計的偏振擾偏器在高速控制電路的驅動下,可以實現(xiàn)大量的數據處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應用于160Gb/s光通信系統(tǒng)中進行PMD補償。

    標簽: FPGA 160 Gbs PMD

    上傳時間: 2013-04-24

    上傳用戶:suxuan110425

  • 基于FPGA的JPEG圖像壓縮芯片設計

    該文探討了以FPGA(Field Programmable Gates Array)為平臺,使用HDL(Hardware Description Language)語言設計并實現(xiàn)符合JPEG靜態(tài)圖象壓縮算法基本模式標準的圖象壓縮芯片.在簡要介紹JPEG基本模式標準和FPGA設計流程的基礎上,針對JPEG基本模式硬件編碼器傳統(tǒng)結構的缺點,提出了一種新的改進結構.JPEG基本模式硬件編碼器改進結構的設計思想、設計結構和Verilog設計實現(xiàn)在其后章節(jié)中進行了詳細闡述,并分別給出了改進結構中各個模塊的單獨測試結果.在該文的測試部分,闡述利用實際圖像作為輸入,從FPGA的輸出得到了正確的壓縮圖像,計算了相應的圖像壓縮速度和圖象質量指標,并與軟件壓縮的速度和結果做了對比,提出了未來的改進建議.

    標簽: FPGA JPEG 圖像壓縮 芯片設計

    上傳時間: 2013-04-24

    上傳用戶:Andy123456

  • 基于FPGA的MPEG4編解碼芯片開發(fā)系統(tǒng)設計研究

    MPEG-4是目前非常流行的視頻壓縮標準,基于MPEG-4的視頻處理系統(tǒng)有兩種體系結構:可編程結構和專用結構.可編程結構靈活,適用范圍廣,易于升級,但電路復雜,電路功耗大.專用視頻編解碼器結構硬件開銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設計方法.目前市場上MPEG-4視頻編解碼芯片主要是Simple Profile級別的,而我們設計的芯片要實現(xiàn)Advanced Simple Profile級別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結的芯片設計方案,我們設計了基于FPGA的MPEG-4芯片設計開發(fā)平臺,完成算法的硬件仿真與測試.論文圍繞基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)設計,分為兩個部分.第一部分介紹了目前國內外實現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應用,概述了國際上MPEG-4視頻編解碼芯片設計的一般方法及其發(fā)展趨勢,詳細描述了我們的基于FPGA的MPEG-4編解碼芯片開發(fā)系統(tǒng)的結構.第二部分重點講述了基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)各個電路模塊的設計,包括電源模塊、FPGA配置模塊、時鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網接口模塊、USB接口模塊等.同時也介紹了I

    標簽: MPEG4 FPGA 編解碼芯片 開發(fā)系統(tǒng)

    上傳時間: 2013-06-15

    上傳用戶:it男一枚

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現(xiàn)

    隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業(yè)務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發(fā)送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網絡實現(xiàn)視頻、數據等高速數據的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數據拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環(huán)間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

主站蜘蛛池模板: 晋中市| 曲阳县| 犍为县| 犍为县| 南城县| 牙克石市| 平山县| 金湖县| 门源| 尉氏县| 延安市| 龙胜| 莒南县| 务川| 城口县| 汉阴县| 会理县| 瑞昌市| 成武县| 沙河市| 和林格尔县| 松江区| 淳安县| 陇川县| 江西省| 喀什市| 长宁县| 郑州市| 蓝山县| 呼图壁县| 潼关县| 高台县| 石阡县| 静宁县| 苏州市| 濮阳县| 西青区| 芷江| 冷水江市| 巫山县| 新晃|