時(shí)間之箭——揭開時(shí)間最大奧秘之科學(xué)旅程。
標(biāo)簽:
上傳時(shí)間: 2013-04-24
上傳用戶:zhenyushaw
這三個(gè)主要優(yōu)點(diǎn)是免安裝的;用過安裝版的都知道,裝一次matlab非常耗時(shí)!還要注冊(cè)碼!而這三個(gè)版本都是能夠放在U盤里的,即插即用,現(xiàn)在的U盤一般都在2G左右,能容得下了。 版本:6.5 7.0 7.8 格式: ISO格式和exe格式; ISO格式的請(qǐng)直接解壓縮使用。不要用鏡像加載, iso格式的matlab文件如果用光盤鏡像加載的話會(huì)出函數(shù)錯(cuò)誤、運(yùn)算失敗等問題。 exe格式的請(qǐng)直接雙擊運(yùn)行,我已用360殺毒掃描它是無毒的,請(qǐng)放心下載,體積1.3G ,運(yùn)行速度快,不用安裝。 ZIP格式的請(qǐng)直接解壓縮使用 我放在單位的電腦上供源,我如果開機(jī)用電腦了,電驢就開機(jī)啟動(dòng)供源了,我不能保證24小時(shí)供源,太費(fèi)電了!推薦大家開啟騰訊“旋風(fēng)”軟件的“離線下載”免費(fèi)功能,迅雷也有離線下載功能,速度賊快,能達(dá)到你的最大帶寬。 ========
上傳時(shí)間: 2013-06-29
上傳用戶:lanhuaying
SABER是美國Analogy公司開發(fā)、現(xiàn)由Synopsys公司經(jīng)營的系統(tǒng)仿真軟件,是一種多技術(shù)、多領(lǐng)域的系統(tǒng)仿真產(chǎn)品,現(xiàn)已成為混合信號(hào)、混合技術(shù)設(shè)計(jì)和驗(yàn)證工具的業(yè)界標(biāo)準(zhǔn),可用于電子、電力電子、機(jī)電一體化、機(jī)械、光電、光學(xué)、控制等不同類型系統(tǒng)構(gòu)成的混合系統(tǒng)仿真,這也是SABER的最大特點(diǎn)。本文為Saber軟件的中文入門教程
上傳時(shí)間: 2013-04-24
上傳用戶:kristycreasy
針對(duì)高速數(shù)字信號(hào)處理的要求,提出用FPGA 實(shí)現(xiàn)基- 4FFT 算法,并對(duì)其整體結(jié)構(gòu)、蝶形單\\\\\\\\r\\\\\\\\n元進(jìn)行了分析. 采用蝶算單元輸入并行結(jié)構(gòu)和同址運(yùn)算,能同時(shí)提供蝶形運(yùn)算所需的4 個(gè)操作\\\\\\\\r\\\\\\\\n數(shù),具有最大的數(shù)據(jù)并行性,能提高處理速度 按照旋轉(zhuǎn)因子存放規(guī)則,蝶形運(yùn)算所需的3 個(gè)旋轉(zhuǎn)\\\\\\\\r\\\\\\\\n因子地址相同,且尋址方式簡(jiǎn)單 輸出采取與輸入相似的存儲(chǔ)器 運(yùn)算單元同時(shí)采用3 個(gè)乘法的\\\\\\\\r\\\\\\\\n復(fù)數(shù)運(yùn)算算法來
上傳時(shí)間: 2013-08-08
上傳用戶:gxrui1991
針對(duì)主控制板上存儲(chǔ)器(SRAM) 存儲(chǔ)的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR Sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究。在實(shí)驗(yàn)中,使用了現(xiàn)場(chǎng)可編程門陣列( FPGA) 來實(shí)現(xiàn)各模塊的邏輯功能。最終實(shí)現(xiàn)了對(duì)L ED 顯示屏的控制,并且一塊主控制板最大限度的控制了256 ×128 個(gè)像素點(diǎn),基于相同條件,比靜態(tài)內(nèi)存控制的面積大了一倍,驗(yàn)證了動(dòng)態(tài)內(nèi)存核[7 ]的實(shí)用性。
上傳時(shí)間: 2013-08-21
上傳用戶:sjw920325
用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線
標(biāo)簽: FPGA 大型 計(jì)時(shí)
上傳時(shí)間: 2013-08-23
上傳用戶:q986086481
cadence psd14.0入門教程\r\ncadence公司是全球最大的電子設(shè)計(jì)自動(dòng)化公司\r\n
標(biāo)簽: cadence 14.0 psd 入門教程
上傳時(shí)間: 2013-09-06
上傳用戶:caiqinlin
空間多媒體通信過程中存在的不可預(yù)測(cè)的分組數(shù)據(jù)丟失、亂序,可變的鏈路傳輸及處理時(shí)延抖動(dòng)以及收發(fā)端時(shí)鐘不同步與漂移等問題,這可能導(dǎo)致接收端在對(duì)音視頻數(shù)據(jù)進(jìn)行顯示播放時(shí)產(chǎn)生音視頻不同步現(xiàn)象。為了解決此問題,提出了一種改進(jìn)的基于時(shí)間戳的空間音視頻同步方法,該方法采用一種相對(duì)時(shí)間戳映射模型,結(jié)合接收端同步檢測(cè)和緩沖設(shè)計(jì),能夠在無需全網(wǎng)時(shí)鐘和反饋通道的情況下,實(shí)現(xiàn)空間通信中的音視頻同步傳輸,并在接收端進(jìn)行同步播放顯示。對(duì)該方法進(jìn)行了仿真,結(jié)果表明了設(shè)計(jì)的可行性。同步前的均方根誤差SPD值平均在150 ms左右,最大能達(dá)到176.1 ms。文中方法能將SPD值控制在60 ms左右,不僅能實(shí)現(xiàn)音視頻同步傳輸,并且開銷很小,可應(yīng)用在空間多媒體通信中。
標(biāo)簽: 音視頻
上傳時(shí)間: 2013-11-21
上傳用戶:comer1123
基于CSMC的0.5 μmCMOS工藝,設(shè)計(jì)了一個(gè)高增益、低功耗、恒跨導(dǎo)軌到軌CMOS運(yùn)算放大器,采用最大電流選擇電路作為輸入級(jí),AB類結(jié)構(gòu)作為輸出級(jí)。通過cadence仿真,其輸入輸出均能達(dá)到軌到軌,整個(gè)電路工作在3 V電源電壓下,靜態(tài)功耗僅為0.206 mW,驅(qū)動(dòng)10pF的容性負(fù)載時(shí),增益高達(dá)100.4 dB,單位增益帶寬約為4.2 MHz,相位裕度為63°。
上傳時(shí)間: 2013-11-04
上傳用戶:xlcky
無線隨鉆測(cè)量系統(tǒng)中的泥漿脈沖信號(hào)受到各種噪聲的干擾,需要對(duì)采集到的信號(hào)進(jìn)行處理還原,以實(shí)時(shí)監(jiān)測(cè)井底狀況。研究了泥漿脈沖信號(hào)特征,設(shè)計(jì)了對(duì)其基于最大似然估計(jì)閾值去噪、平滑及去除基線漂移的信號(hào)處理方法。利用該方法進(jìn)行信號(hào)處理,能較好的恢復(fù)信號(hào)的特征。
上傳時(shí)間: 2013-11-08
上傳用戶:13160677563
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1