軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實現(xiàn)與現(xiàn)有和未來多種電臺的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運算速率的能力越來越受到重視。本文主要研究了基于現(xiàn)場可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術(shù)設(shè)計與實現(xiàn)。 首先介紹了軟件無線電的基本概念以及其發(fā)展?fàn)顩r,深入討論了軟件無線電的基本理論,主要介紹了設(shè)計中所用到的帶通采樣技術(shù)、信號的抽取技術(shù)與多相濾波技術(shù)。 然后簡要介紹了信道化中頻接收機的射頻(Radio Frequency,RF)前端接收技術(shù),設(shè)置寬中頻超外差接收機射頻前端的設(shè)計指標(biāo),給出了改進的實信號濾波器組低通型實現(xiàn)結(jié)構(gòu),并依此推導(dǎo)和建立了實信號多相濾波器組信道化中頻接收機的數(shù)學(xué)模型。 最后基于EP1S80開發(fā)平臺實現(xiàn)了實信號多相濾波器組信道化的中頻接收機。給出了多相濾波器、抽取運算、FFT運算、信道劃分以及復(fù)乘運算的設(shè)計方案。仿真結(jié)果表明,該接收機能夠?qū)崿F(xiàn)對中頻信號的正確接收,驗證了系統(tǒng)設(shè)計的可行性。
標(biāo)簽: 信道 中頻 仿真實現(xiàn) 收機設(shè)計
上傳時間: 2013-06-12
上傳用戶:qq521
本文針對目前國內(nèi)外基于FPGA實現(xiàn)模糊控制器的理論、EDA軟件工具的使用以及FPGA 技術(shù)的發(fā)展,對模糊控制器的設(shè)計作了有益的探索,并達(dá)到了預(yù)期的實驗效果。文章綜述了模糊控制理論的產(chǎn)生、發(fā)展、應(yīng)用現(xiàn)狀以及今后的發(fā)展方向;介紹了模糊邏輯、模糊控制的基本原理和模糊控制器的結(jié)構(gòu);闡述了常規(guī)模糊控制器的設(shè)計過程。文章介紹了運用 VHDL語言進行模糊控制器的設(shè)計過程。對模糊控制過程中隸屬度函數(shù)的存儲采用了分段存儲法,其設(shè)計方法簡單,提高了運算速度和運算精度。采用了“最大-最小”函數(shù)法簡化了模糊控制規(guī)則的推理過程。運用“倒數(shù)相乘法”實現(xiàn)除法器的設(shè)計,能夠?qū)崿F(xiàn)任意數(shù)的除法運算,且精度較高。并以模糊空調(diào)溫度控制器為例進行了理論說明和模糊設(shè)計,并給出了相應(yīng)的VHDL代碼。整體設(shè)計及其各個模塊都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平臺上進行了邏輯綜合及功能時序仿真,綜合與仿真的結(jié)果表明,基于FPGA的模糊控制器芯片消耗較少的硬件資源,達(dá)到了較高的設(shè)計性能,在速度和資源利用率方面均達(dá)到了較優(yōu)的狀態(tài),通過在 FPGA開發(fā)板上的驗證與測試,測試結(jié)果表明,所設(shè)計的模糊控制器可滿足實時模糊控制的要求。關(guān)鍵詞:模糊邏輯 模糊控制器 VHDL FPGA
上傳時間: 2013-04-24
上傳用戶:003030
德州儀器(TI)通過多種不同的處理工藝提供了寬范圍的運算放大器產(chǎn)品,其類型包括了高精度、微功耗、低電壓、高電壓、高速以及軌至軌。TI還開發(fā)了業(yè)界最大的低功耗及低電壓運算放大器產(chǎn)品選集,其設(shè)計特性可滿足寬范圍的多種應(yīng)用
標(biāo)簽: 放大器 數(shù)據(jù)轉(zhuǎn)換器 選擇指南
上傳時間: 2013-06-16
上傳用戶:不挑食的老鼠
Max+plusⅡ是Altera公司提供的FPGA/CPLD開發(fā)集成環(huán)境,Altera是世界上最大可編程邏輯器件的供應(yīng)商之一。Max+plusⅡ界面友好,使用便捷,被譽為業(yè)界最易用易學(xué)的EDA軟件。在Max+plusⅡ上可以完成設(shè)計輸入、元件適配、時序仿真和功能仿真、編程下載整個流程,它提供了一種與結(jié)構(gòu)無關(guān)的設(shè)計環(huán)境,是設(shè)計者能方便地進行設(shè)計輸入、快速處理和器件編程。
上傳時間: 2013-07-31
上傳用戶:小強mmmm
近年來,GPS技術(shù)迅速發(fā)展,并隨著3G時代的到來,其應(yīng)用領(lǐng)域日益廣闊,需求量與日俱增。與此同時,隨著電路系統(tǒng)設(shè)計越來越復(fù)雜,上市時間日益縮短,集成電路設(shè)計方法面臨重大變革。因此采用新型方法學(xué)來設(shè)計GPS接收系統(tǒng)是必要的。 本文基于GPS原理,采用可復(fù)用的IP技術(shù)和軟硬協(xié)同設(shè)計技術(shù),設(shè)計了一種高性能的GPS SOC接收系統(tǒng)。論文首先分析了GPS信號解調(diào)的原理,提出了一種高性能的捕獲和跟蹤系統(tǒng)結(jié)構(gòu),詳細(xì)說明了其工作流程和設(shè)計原理。其次,基于高性能總線的選取提出了整個基帶系統(tǒng)地結(jié)構(gòu),并闡明了總線上的各個模塊設(shè)計方法。采用了直接復(fù)用的測試手段和FPGA的測試平臺,縮短開發(fā)周期,而且保證了對整個系統(tǒng)測試的覆蓋率。本文所設(shè)計的系統(tǒng)最大特色在于易于集成到其它系統(tǒng)中,并且僅占用10個芯片端口,實現(xiàn)了IP化的設(shè)計目的。 最后本文介紹了測試過程中所采用的基于FPGA平臺的仿真驗證方案和測試方法,并給出了最終的測試結(jié)果,達(dá)到了對衛(wèi)星信號搜索定位的目的。
標(biāo)簽: FPGA GPS 系統(tǒng)設(shè)計
上傳時間: 2013-04-24
上傳用戶:starlet007
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。
上傳時間: 2013-06-03
上傳用戶:aa54
EP51 編程器使用說明 1、支持的芯片型號 支持目前最為經(jīng)典和市場占有量最大的ATMEL 公司生產(chǎn)的AT89C51、C52、C55 和最新的 AT89S51、S52;AT89C1051、AT89C2051、AT89C4051 芯片,它們的燒寫軟件為Easy 51Pro V2.0。 是目前最為經(jīng)濟,美觀和方便實用的小型51單片機編程器。通過跳針帽設(shè)置,還可以燒寫DIP 封裝的STC89C51、STC89C52 或者和這兩種封裝一樣的STC 系列單片機,STC 單片機也是插 在DIP40 活動IC 座上,通過串口線或者USB 轉(zhuǎn)串口線給它們燒寫程序,燒寫軟件為STC-ISP。 買家可以通過轉(zhuǎn)換座(PLCC 轉(zhuǎn)DIP,買家另行配置)可以燒寫PLCC 等封裝的單片機。 出廠設(shè)置為AT89C/S 短接處7 個跳針帽端接,STC 短接處4 個懸空,用來燒寫ATMEL 公司的 芯片。當(dāng)燒寫STC 單片機時把AT89C/S 短接處7 個跳針帽拔掉,STC 短接處4 個插上。
上傳時間: 2013-05-30
上傳用戶:euroford
神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實際應(yīng)用通常是通過軟件實現(xiàn)的,而軟件實現(xiàn)是串行執(zhí)行指令,運行速度慢,可靠性低,很難滿足實際導(dǎo)彈制導(dǎo)系統(tǒng)實時性的要求。控制算法硬件實現(xiàn)的最大特點就是可提高控制算法的實時運算速度和可靠性。本課題針對導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)。本文首先對BP神經(jīng)網(wǎng)絡(luò)算法思想進行了深入分析,并對BP網(wǎng)絡(luò)的各個階段進行了理論推導(dǎo),最后對BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進行了研究和總結(jié),為硬件實現(xiàn)提供了理論基礎(chǔ)。基于對上述理論的深入研究和分析,本文提出了一種適合FPGA實現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運行方式,可有效提高系統(tǒng)的運算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計方法可有效減少錯誤的產(chǎn)生,是設(shè)計復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計方法。本文采用了此設(shè)計方法,通過把系統(tǒng)模塊化,對各個子模塊分別用VHDL硬件描述語言進行描述,并基于QUARTUS II軟件開發(fā)平臺進行綜合和仿真,直到達(dá)到研究設(shè)計要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實驗結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實現(xiàn)是有效可行的,可滿足系統(tǒng)實時性的要求,為制導(dǎo)系統(tǒng)的實際工程實現(xiàn)提供了基礎(chǔ)。
標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制
上傳時間: 2013-04-24
上傳用戶:冇尾飛鉈
·機械設(shè)計手冊單行本出版說明:在我國機械設(shè)計界享有盛名的《機械設(shè)計手冊》自1969年出版第一版以來,已經(jīng)修訂了四版,累計銷售量超過113萬套,成為新中國成立以來,在國內(nèi)影響力最強、銷售量最大的機械設(shè)計工具書。成為國家級的重點科技圖書,《機械設(shè)計手冊》多次獲得國家級和省部級獎勵。其中,1978年獲全國科技大會科技成果獎,1983年獲化工部優(yōu)秀科技圖書獎,1995年獲全國優(yōu)秀科技圖書二等獎,1999年或
標(biāo)簽: 機械設(shè)計手冊 化學(xué) 出版社 工業(yè)
上傳時間: 2013-06-08
上傳用戶:hopy
一般在選用共模電感的時候重點注意以下幾個參數(shù): 1) Impedance 表示器件在100MHz 時最大的阻抗值。一般在應(yīng)用共模電感時候, 都是以此值作為選用的重點參考。 2) Rated Current 表示器件應(yīng)用時候的最大額定電流。在選用的時候,這個參 數(shù)作為此重點,電路工作電流一定要小于器件額定工作電流,不然容易燒毀器件。 3) 至于其它參數(shù)作為參考。
標(biāo)簽: 共模電感
上傳時間: 2013-07-30
上傳用戶:er1219
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1