SVPWM算法的DSP源碼,實(shí)現(xiàn)逆變輸出與電網(wǎng)電壓同頻同相,并能跟蹤市電幅值變化
上傳時(shí)間: 2013-07-20
上傳用戶:yd19890720
FPGA布局算法和軟件位于工藝映射和布線之間,是一個(gè)承上啟下的階段,對(duì)最終的布通率和時(shí)序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國(guó)內(nèi)外裝箱和布局算法的基礎(chǔ)上,本文提出了一種新的結(jié)合了裝箱的布局算法框架,并稱之為"低溫交替改善的"布局算法。其基本思想是,在模擬退火的低溫階段交替的優(yōu)化裝箱和布局。本文給了基于學(xué)術(shù)界標(biāo)準(zhǔn)布局布線軟件VPR的一個(gè)軟件實(shí)現(xiàn),并且提出了低溫的判定條件以及一種新的選擇待交換邏輯單元的方法。采用三種不同的裝箱算法作為布局輸入,基于VPR的低溫交替改善的布局算法實(shí)現(xiàn),在布通率上,比VPR分別提高了21.3%、15.5%、10.7%。而帶來的平均額外時(shí)間開銷不到20%。 FPGA布局軟件實(shí)現(xiàn)對(duì)整個(gè)FPGA CAD流程的運(yùn)行效率,算法的可擴(kuò)展性也有著不可忽視的影響。現(xiàn)代FPGA有著多樣而復(fù)雜的邏輯和布線資源。而學(xué)術(shù)界的布局軟件'VPR所面向的FPGA卻只能處理十分簡(jiǎn)單的FPGA結(jié)構(gòu),對(duì)于宏、總線、多時(shí)鐘等實(shí)際應(yīng)用中很重要的部分都沒有考慮。本文提出了"邏輯單元層"的概念,用具有特定幾何結(jié)構(gòu)的邏輯單元層來統(tǒng)一處理多種類型的邏輯資源。針對(duì)相對(duì)位置約束在現(xiàn)代FPGA布局軟件中的重要地位,我們提出了一種處理相對(duì)位置約束的方法。這些討論均已經(jīng)在面向Xilinx SpartanⅡ芯片布局的原型系統(tǒng)中得到了實(shí)現(xiàn),初步證實(shí)了這些方法的可擴(kuò)展性和實(shí)用性。
標(biāo)簽: FPGA 布局 算法研究 軟件實(shí)現(xiàn)
上傳時(shí)間: 2013-06-21
上傳用戶:ezgame
本文對(duì)嵌入硬核的FPGA布線通道寬度分布和改進(jìn)FPGA布局算法進(jìn)行了研究。文章在嵌入硬核的FPGA布線通道寬度分布研究中,引入了四種架構(gòu),其布線通道寬度分布函數(shù)分別為均勻、脈沖、高斯和三角分布。通過修改VPR工具的源代碼,使平臺(tái)適用于具有嵌入硬核的FPGA架構(gòu),利用MCNC基準(zhǔn)電路來測(cè)試這四種架構(gòu)的性能。實(shí)驗(yàn)結(jié)果表明:在以網(wǎng)線平均長(zhǎng)度作為指標(biāo)的測(cè)試中,通道寬度均勻分布的架構(gòu)具有更短的布線長(zhǎng)度、更優(yōu)的性能。
上傳時(shí)間: 2013-06-27
上傳用戶:xsnjzljj
論文設(shè)計(jì)了一種FPGA結(jié)構(gòu)描述方法,解決了FPGA建模問題。FPGA結(jié)構(gòu)描述方法包含邏輯單元信息,互連線信息等10部分。當(dāng)采用不同的FPGA芯片進(jìn)行布局布線時(shí),只需要使用結(jié)構(gòu)描述方法重新定義這種FPGA芯片的結(jié)構(gòu),不需要改變布局布線工具。 為了配合FPGA編程下載,論文改進(jìn)了劃分網(wǎng)表算法,能夠生成LUT配置信息文件。改進(jìn)了布局布線算法,能夠支持更多的商用FPGA結(jié)構(gòu)特征,開發(fā)的布局布線工具在可布通性上和VPR接近,布局階段能夠減少21%的邏輯單元交換次數(shù),它在布局布線之后生成內(nèi)部連接信息,布局信息和布線信息。這些信息提供給布局布線的下一階段編程下載必要的支持,可以生成位流文件下載到FPGA中。
上傳時(shí)間: 2013-07-29
上傳用戶:氣溫達(dá)上千萬的
本課題涉及先進(jìn)的FPGA技術(shù)引入到數(shù)控插補(bǔ)時(shí)某些算法的改進(jìn),主要目的是更好的利用FPGA具有系統(tǒng)芯片化、高可靠性、開發(fā)設(shè)計(jì)周期短等特點(diǎn),及具有系統(tǒng)內(nèi)可再編程的性能,來解決目前軟件插補(bǔ)速度慢而硬件插補(bǔ)設(shè)計(jì)復(fù)雜、調(diào)整和修...
上傳時(shí)間: 2013-04-24
上傳用戶:gjzeus
目前見到的許多關(guān)于直流電機(jī)的測(cè)速與控制類文獻(xiàn)中,以研究無刷直流電機(jī)較多,采用PID算法,PWM調(diào)速的居多。這些文獻(xiàn)所采用的控制器一般都是Motorola公司的MC33035,MICROLlinear公司的ML4425/4428,諸如Infineon的嵌入式單片機(jī)C504或采用通用的PWM芯片如SG3524、TL494等。采用這些ASIC芯片,雖然能實(shí)現(xiàn)直流電機(jī)的無級(jí)調(diào)速,但還存在一些問題,如無法與計(jì)算機(jī)直接接口,許多較為復(fù)雜的控制算法無法在不增加硬件成本的情況下實(shí)現(xiàn),控制器的人機(jī)界面不理想。總的來講,控制器的智能化程度不高,可移植性差。雖然采用PWM芯片來實(shí)現(xiàn)電機(jī)無級(jí)調(diào)速的方案成本較低,但當(dāng)控制器針對(duì)不同的應(yīng)用場(chǎng)合增加多種附加功能時(shí),其靈活性不夠,而且反而增加硬件的成本。還有一些使用PLC控制器或高檔處理器芯片(如DSP器件)的文獻(xiàn),它們雖然具有較高的控制性能,但由于這些高檔處理器價(jià)格過高,需要更多的外圍器件,因此也不具備在通常情況下大規(guī)模使用的條件。 從發(fā)展趨勢(shì)上看,總體的研究方向是提出質(zhì)量更高的算法和調(diào)速方案,以及在考慮成本要求的前提下選擇適合這種算法的核心控制器。 在研究方法上,有的采用軟件仿真,從理論作深入的研究;有的通過實(shí)踐總結(jié)提出一些具有使用價(jià)值的實(shí)踐方法。其中常見的有PID算法,模糊PID算法,結(jié)合神經(jīng)算法的PID算法等;在調(diào)速方案上,有采用普通的PWM調(diào)速,也有特殊PWM(PWM-ON-PWM)調(diào)速以及其它調(diào)速方式。另外電機(jī)轉(zhuǎn)速測(cè)量方案通常有光電式和磁電式,也有用超聲波測(cè)量的方案。 直流電機(jī),尤其是永磁直流無刷直流電機(jī)(PM-BLDC),由于其固有的許多特點(diǎn),在加上我國(guó)的稀土資源豐富,被眾多電機(jī)專家認(rèn)為是21世紀(jì)的新型換代產(chǎn)品。隨著半導(dǎo)體集成電路,電力電子器件,控制原理和稀土材料工業(yè)的發(fā)展,可以預(yù)見這種產(chǎn)品必然會(huì)逐步取代傳統(tǒng)結(jié)構(gòu)的交流電動(dòng)機(jī)加變頻調(diào)速器的模式,近年來已廣泛應(yīng)用于家電、汽車、數(shù)控機(jī)床、機(jī)器人等更多的領(lǐng)域。
上傳時(shí)間: 2013-06-25
上傳用戶:壞天使kk
一種基于FPGA的Deflate壓縮算法研究與實(shí)現(xiàn)
上傳時(shí)間: 2013-07-04
上傳用戶:dapangxie
基于FPGA的FIR數(shù)字濾波器算法研究與設(shè)計(jì)實(shí)現(xiàn)
標(biāo)簽: FPGA FIR 數(shù)字濾波器 算法
上傳時(shí)間: 2013-06-30
上傳用戶:fengyujcyz
論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設(shè)計(jì)的改進(jìn)算法應(yīng)用到以FPGA為核心的圖像采集前端。出于對(duì)成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色濾波陣列(CFA),經(jīng)過CFA后每個(gè)像素點(diǎn)只能獲得物理三基色(紅、綠、藍(lán))其中一種分量,形成馬賽克圖像。為了獲得全彩色圖像,就要利用周圍像素點(diǎn)的值近似地計(jì)算出被濾掉的顏色分量,稱這個(gè)過程為顏色插值。由于當(dāng)前對(duì)圖像采集系統(tǒng)的實(shí)時(shí)性要求越來越高,業(yè)內(nèi)已經(jīng)開始廣泛采用FPGA來進(jìn)行圖像處理,充分發(fā)揮硬件并行運(yùn)算的速度優(yōu)勢(shì),以求在處理速度和成像質(zhì)量?jī)煞矫婢_(dá)到滿意的效果。。主要的工作內(nèi)容如下: 本文首先介紹了彩色濾波陣列、圖像色彩恢復(fù)和插值算法的概念,然后分析和研究了當(dāng)下常用的顏色插值算法,如雙線性插值算法、加權(quán)系數(shù)法等等,指出了各個(gè)算法的特點(diǎn)和不足;接下來針對(duì)硬件系統(tǒng)并行運(yùn)算的特性和實(shí)時(shí)性處理的要求,結(jié)合其中兩種算法的思路設(shè)計(jì)了適用于硬件的改進(jìn)算法,該算法主要引入了方向標(biāo)志位的概念以及平滑的邊界仲裁法則來檢測(cè)邊界,借鑒利用梯度的三角函數(shù)關(guān)系來判斷邊界方向,通過簡(jiǎn)化且適用于硬件的方法計(jì)算加權(quán)系數(shù),從而選擇合適的方向進(jìn)行插值。 在介紹了FPGA用于圖像處理的優(yōu)勢(shì)后,針對(duì)FPGA的特點(diǎn)采用模塊化結(jié)構(gòu)設(shè)計(jì),詳細(xì)闡述了本文算法的軟件實(shí)現(xiàn)過程及所使用到的關(guān)鍵技術(shù);文章設(shè)計(jì)了一個(gè)以FPGA為核心的前端圖像采集平臺(tái),并將改進(jìn)插值算法應(yīng)用到整個(gè)系統(tǒng)當(dāng)中。詳細(xì)分析了采集前端的硬件需求,討論了核心芯片的選型和硬件平臺(tái)設(shè)計(jì)中的注意事項(xiàng),完成了印制電路板的制作。 文章通過MATLAB仿真得到了量化的性能評(píng)估數(shù)據(jù),并選取幾種算法在硬件平臺(tái)上運(yùn)行,得到了實(shí)驗(yàn)圖片。最后結(jié)合圖片的視覺效果和仿真數(shù)據(jù)對(duì)幾種不同算法的效果進(jìn)行了評(píng)估和比較,證明改進(jìn)的算法對(duì)圖像質(zhì)量有所增強(qiáng),取得了良好的效果。
上傳時(shí)間: 2013-06-11
上傳用戶:it男一枚
CCSDS組織(空間數(shù)據(jù)系統(tǒng)咨詢委員會(huì))于2005年公布了新的圖像壓縮標(biāo)準(zhǔn),該標(biāo)準(zhǔn)算法采用基于小波變換的比特平面編碼方法,支持無損有損壓縮編碼和精確碼率控制并具有較好的抗誤碼能力和非常高的圖像壓縮性能,能滿足實(shí)際應(yīng)用中的多種需求。同時(shí)該算法具有較低的算法復(fù)雜度,易于低功耗硬件實(shí)現(xiàn),并且對(duì)航天圖像具有較高的適應(yīng)性,因此,在航天應(yīng)用方面具有廣闊的前景。 本論文主要針對(duì)CCSDS圖像壓縮算法的FPGA硬件實(shí)現(xiàn),在有限的硬件資源下,提出高速高效的CCSDS圖像壓縮編碼器設(shè)計(jì)方案并在已有的FPGA硬件平臺(tái)上加以實(shí)現(xiàn)。本文首先對(duì)CCSDS圖像壓縮算法的編碼原理進(jìn)行詳細(xì)介紹;然后提出DWT、BPE和碼流組織這三大模塊的并行化硬件實(shí)現(xiàn)方案,并給出了進(jìn)行批量仿真測(cè)試的仿真平臺(tái)設(shè)計(jì)方案。最后在Xilinx VIRTEX-II FPGA平臺(tái)上經(jīng)過成功驗(yàn)證,測(cè)試結(jié)果表明系統(tǒng)各項(xiàng)技術(shù)指標(biāo)可滿足星載圖像壓縮的要求。
標(biāo)簽: CCSDS 算法 星載 圖像壓縮系統(tǒng)
上傳時(shí)間: 2013-06-13
上傳用戶:wanghui2438
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1