亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)值分析矩陣分解算法

  • 基于ALM結(jié)構(gòu)FPGA的邏輯綜合技術(shù)

    近些年來,F(xiàn)PGA已經(jīng)成為現(xiàn)代電子、半導(dǎo)體行業(yè)的最重要組成部分之一,針對FPGA的綜合技術(shù)的研究是電子設(shè)計(jì)自動化技術(shù)的重要研究方向。邏輯綜合是FPGA綜合的重要步驟,它包括邏輯優(yōu)化和工藝映射。本文主要研究了針對一種新型ALM(Adaptive Logic Model)結(jié)構(gòu)FPGA的工藝映射算法。 論文首先對已有FPGA邏輯綜合技術(shù)進(jìn)行了全面的總結(jié),從邏輯優(yōu)化和工藝映射兩個(gè)方面分析了傳統(tǒng)算法對ALM結(jié)構(gòu)FPGA的適應(yīng)性,通過分析我們得出結(jié)論,傳統(tǒng)的邏輯優(yōu)化算法仍然能夠適用于ALM結(jié)構(gòu)FPGA的邏輯綜合,而工藝映射算法則需要進(jìn)行改進(jìn)。 在以上分析的基礎(chǔ)上,根據(jù)ALM結(jié)構(gòu)的特點(diǎn),論文提出了一種以面積優(yōu)化為主,同時(shí)考慮延遲的針對ALM結(jié)構(gòu)FPGA的工藝映射算法——ALMmap。該算法包括幾個(gè)子算法,遞減迭代裝箱算法能夠很好的適應(yīng)ALM結(jié)構(gòu)的靈活性;通過ALM裝箱算法并加入共享輸入處理,將多個(gè)LUT裝入一個(gè)ALM結(jié)構(gòu)中;再匯聚路徑的處理有助于提高效率和減少面積;算法在已有的多級分解算法基礎(chǔ)上考慮了延遲因素,在不降低面積優(yōu)化效果的同時(shí)降低了延遲;通過全局優(yōu)化從全局范圍對面積進(jìn)行了進(jìn)一步的優(yōu)化。 最后,我們對ALMmap算法與傳統(tǒng)算法進(jìn)行了測試與比較,通過實(shí)驗(yàn)數(shù)據(jù)表明,ALMmap能夠很好的發(fā)揮ALM結(jié)構(gòu)的靈活性,考慮延遲的多級分解算法能夠很好的降低延遲,與傳統(tǒng)基于K-LUT的工藝映射算法相比,具有更好的面積與延遲綜合性能。

    標(biāo)簽: FPGA ALM 邏輯

    上傳時(shí)間: 2013-06-24

    上傳用戶:hechao3225

  • 基于FPGA的DMBT信道調(diào)制的設(shè)計(jì)研究

    隨著科技的發(fā)展和社會的進(jìn)步,數(shù)字電視已逐漸成為現(xiàn)代電視的主流。利用今年是奧運(yùn)年的契機(jī),研究和推廣數(shù)字電視廣播具有重大的意義。2006年8月底我國出臺的數(shù)字多媒體/電視廣播(DMB-T)標(biāo)準(zhǔn),確立了中國自己的技術(shù)標(biāo)準(zhǔn)。以此來發(fā)展擁有自主知識產(chǎn)權(quán)的數(shù)字電視事業(yè),不僅可以滿足廣大人民群眾日益增長的物質(zhì)、文化要求,還可以帶動相關(guān)產(chǎn)業(yè)快速發(fā)展。 本課題在深入研究DMB-T國家標(biāo)準(zhǔn)的基礎(chǔ)上,首先對系統(tǒng)的調(diào)制系統(tǒng)進(jìn)行了設(shè)計(jì)規(guī)劃,然后對信道調(diào)制的星座映射、系統(tǒng)信息插入、幀體數(shù)據(jù)處理、PN序列插入的幀形成模塊和成形濾波模塊進(jìn)行了設(shè)計(jì)和仿真,并驗(yàn)證了其正確性。 3780個(gè)子載波的時(shí)域同步正交多載波技術(shù)(TDS-OFDM)是DMB-T調(diào)制系統(tǒng)的關(guān)鍵技術(shù)之一。由于載波數(shù)不是2的整數(shù)次冪,考慮到實(shí)現(xiàn)的有效性,不能采用現(xiàn)已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對調(diào)制系統(tǒng)中特有的3780點(diǎn)IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點(diǎn)和性能,綜合利用了三種算法優(yōu)勢,考慮了算法的復(fù)雜度、運(yùn)算的速度、資源的消耗,設(shè)計(jì)出一種新的算法,進(jìn)行了Matlab驗(yàn)證和基于FPGA(現(xiàn)場可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數(shù)已很逼近4096點(diǎn)FFT算法。 DMB-T發(fā)射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數(shù)在實(shí)現(xiàn)中比較苛刻,所以是設(shè)計(jì)的難點(diǎn)之一。本課題利用Matlab工具采用了等紋波最優(yōu)濾波的方法設(shè)計(jì)了169階數(shù)字濾波器,其阻帶衰減達(dá)到了46.9dB,完全符合標(biāo)準(zhǔn)的要求;利用四倍插值的方法實(shí)現(xiàn)了I、Q合路的該濾波器的FPGA設(shè)計(jì),并進(jìn)行了設(shè)計(jì)優(yōu)化,顯著降低了濾波器的運(yùn)算量,大大節(jié)約了實(shí)現(xiàn)該濾波器所需的乘法器資源。

    標(biāo)簽: FPGA DMBT 信道 調(diào)制

    上傳時(shí)間: 2013-06-28

    上傳用戶:camelcamel690

  • 基于FPGA的圖像增強(qiáng)技術(shù)研究

    圖像增強(qiáng)技術(shù)是數(shù)字圖像處理領(lǐng)域中的一項(xiàng)重要內(nèi)容,隨著數(shù)字圖像處理應(yīng)用領(lǐng)域的不斷擴(kuò)大,快速、實(shí)時(shí)圖像處理技術(shù)成為研究的熱點(diǎn)。超大規(guī)模集成電路技術(shù)的飛速發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ),尤其是FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)憑借其高速并行、可重配置的架構(gòu)和基于查找表的獨(dú)特結(jié)構(gòu)等優(yōu)點(diǎn)使得在數(shù)字信號處理領(lǐng)域的應(yīng)用持續(xù)上升。國內(nèi)外,越來越多的實(shí)時(shí)圖像處理應(yīng)用逐漸轉(zhuǎn)向FPGA平臺。 本文基于FPGA的圖像增強(qiáng)技術(shù)研究主要是針對空間域方法,這種方法是指在空間域內(nèi)直接對像素灰度值進(jìn)行運(yùn)算處理,算法簡單并且存在并行性,非常適合于用硬件實(shí)現(xiàn)。FPGA可以靈活地實(shí)現(xiàn)并行、實(shí)時(shí)處理圖像數(shù)據(jù),正是利用這一特點(diǎn),本文提出了一種基于FPGA的圖像增強(qiáng)處理系統(tǒng)設(shè)計(jì)。該系統(tǒng)采用SOPC技術(shù),完成圖像增強(qiáng)處理。文中給出了系統(tǒng)設(shè)計(jì)思路,并分析了該系統(tǒng)的結(jié)構(gòu)及功能實(shí)現(xiàn),說明了系統(tǒng)實(shí)現(xiàn)過程。其硬件平臺的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自頂向下的設(shè)計(jì)方法構(gòu)造圖像增強(qiáng)處理功能模塊,利用硬件描述語言vHDL對圖像增強(qiáng)模塊進(jìn)行電路描述,并進(jìn)行設(shè)計(jì)優(yōu)化、仿真,在生成系統(tǒng)配置文件后加載到FPGA上進(jìn)行板級調(diào)試。完成了基于FPGA的圖像增強(qiáng)算法模塊的設(shè)計(jì),重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了點(diǎn)運(yùn)算增強(qiáng)處理模塊、中值濾波器模塊,并對中值濾波器進(jìn)行了改進(jìn)設(shè)計(jì)實(shí)現(xiàn),采用FPGA完成了對圖像增強(qiáng)算法的硬件加速。

    標(biāo)簽: FPGA 圖像增強(qiáng) 技術(shù)研究

    上傳時(shí)間: 2013-06-16

    上傳用戶:songrui

  • 海事衛(wèi)星突發(fā)信號位同步檢測

    碼元定時(shí)恢復(fù)(位同步)技術(shù)是數(shù)字通信中的關(guān)鍵技術(shù)。位同步信號本身的抖動、錯位會直接降低通信設(shè)備的抗干擾性能,使誤碼率上升,甚至?xí)箓鬏斣獾酵耆茐摹S绕鋵τ谕话l(fā)傳輸系統(tǒng),快速、精確的定時(shí)同步算法是近年來研究的一個(gè)焦點(diǎn)。本文就是以Inmarsat GES/AES數(shù)據(jù)接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機(jī)中位同步方法,并予以實(shí)現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎(chǔ)上著重研究了位同步的系統(tǒng)結(jié)構(gòu)、碼元定時(shí)恢復(fù)算法以及衡量系統(tǒng)性能的各項(xiàng)指標(biāo),為后續(xù)工作奠定了基礎(chǔ)。 首先根據(jù)衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c(diǎn)分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調(diào)制方式和幀結(jié)構(gòu)做了細(xì)致的分析,并在Agilent ADS中進(jìn)行了仿真。 在此基礎(chǔ)上提出了一種充分利用報(bào)頭前導(dǎo)比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報(bào)頭時(shí)鐘捕獲方法,此方法可快速精準(zhǔn)地完成短突發(fā)形式下的位同步,并在FPGA上予以實(shí)現(xiàn),效果良好。 在長突發(fā)形式下的報(bào)頭時(shí)鐘捕獲后還需要對后續(xù)數(shù)據(jù)進(jìn)行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實(shí)現(xiàn)了插值環(huán)路的位同步算法,進(jìn)行了Matlab仿真和FPGA實(shí)現(xiàn)。并在插值環(huán)路的基礎(chǔ)上做出改進(jìn),提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實(shí)現(xiàn)。最后將移位算法與插值算法進(jìn)行了性能比較,證明該算法更適合于本項(xiàng)目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個(gè)突發(fā)信道的位同步系統(tǒng)進(jìn)行了理論研究、算法設(shè)計(jì)以及硬件實(shí)現(xiàn)的全過程,滿足系統(tǒng)要求。

    標(biāo)簽: 海事衛(wèi)星 信號 位同步 檢測

    上傳時(shí)間: 2013-04-24

    上傳用戶:zukfu

  • 基于分塊的多尺度小波頻域數(shù)字水印

    數(shù)字水印是數(shù)字信息安全領(lǐng)域研究的一個(gè)熱點(diǎn)。小波變換算法以其多分辨率分析的特性在應(yīng)用數(shù)學(xué)方面取得了一定的發(fā)展。文中結(jié)合小波算法,在數(shù)字圖像的低頻域中采用分塊方法來嵌入數(shù)字水印,改進(jìn)了小波多尺度分解算法,通過實(shí)驗(yàn)說明,該數(shù)字水印算法對數(shù)字水印的穩(wěn)定性效果明顯

    標(biāo)簽: 分塊 多尺度 頻域 數(shù)字水印

    上傳時(shí)間: 2013-11-08

    上傳用戶:199311

  • 基于遺傳算法的組合邏輯電路設(shè)計(jì)的FPGA實(shí)現(xiàn)

    基于遺傳算法的組合邏輯電路的自動設(shè)計(jì),依據(jù)給出的真值表,利用遺傳算法自動生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實(shí)現(xiàn)的方法在速度上往往受到本質(zhì)是串行計(jì)算的計(jì)算機(jī)制約,因此采用硬件化設(shè)計(jì)具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設(shè)計(jì)了遺傳算法的各個(gè)模塊,實(shí)現(xiàn)了基于FPGA的遺傳算法。

    標(biāo)簽: FPGA 算法 電路設(shè)計(jì) 組合邏輯

    上傳時(shí)間: 2014-01-08

    上傳用戶:909000580

  • PCB自動布線算法

    討論了PCB自動設(shè)計(jì)中版面圖形數(shù)據(jù)組織和障礙數(shù)的建立。介紹了PCB自動設(shè)計(jì)中分解算法、圖形相交算法機(jī)器在圖形數(shù)據(jù)處理中的應(yīng)用

    標(biāo)簽: PCB 自動布線 算法

    上傳時(shí)間: 2013-11-12

    上傳用戶:MATAIYES

  • 基于能耗均衡的ZigBee火災(zāi)監(jiān)控系統(tǒng)路由算法

    在ZigBee網(wǎng)絡(luò)中,傳統(tǒng)的路由算法單純的減少網(wǎng)絡(luò)的總體能耗,而忽略了網(wǎng)絡(luò)能耗的不平衡導(dǎo)致局部網(wǎng)絡(luò)能量的枯竭,致使網(wǎng)絡(luò)癱瘓的問題。針對這一問題,文中從網(wǎng)絡(luò)中節(jié)點(diǎn)能耗均衡出發(fā),提出了一種將剩余能量和能量閾值綜合考慮的路由算法。實(shí)驗(yàn)表明,該算法能有效地減緩節(jié)點(diǎn)的死亡時(shí)間,大大延長網(wǎng)絡(luò)壽命。

    標(biāo)簽: ZigBee 能耗均衡 火災(zāi)監(jiān)控系統(tǒng) 路由算法

    上傳時(shí)間: 2013-11-20

    上傳用戶:cc1015285075

  • 基于加速度傳感器AIS226DS的制動性能測試儀的研制

    在分析國內(nèi)外現(xiàn)有便攜式制動性能測試儀的特點(diǎn)和功能的基礎(chǔ)上,研制了一種基于數(shù)字加速度傳感器AIS226DS的制動性能測試儀。文中主要介紹了系統(tǒng)各部分硬件設(shè)計(jì)以及軟件總體結(jié)構(gòu)設(shè)計(jì)。利用單片機(jī)完成加速度傳感器輸出值對時(shí)間的積分算法,實(shí)現(xiàn)了對被測車輛的制動性能測試。考慮到便攜儀器低功耗需求,選用C8051f585單片機(jī)和CAT6219電源芯片,降低了整機(jī)功耗。經(jīng)靜態(tài)校準(zhǔn)和實(shí)車路試測試,該測試儀的測量精度高、穩(wěn)定性好。

    標(biāo)簽: AIS 226 DS 加速度傳感器

    上傳時(shí)間: 2013-10-22

    上傳用戶:標(biāo)點(diǎn)符號

  • 基于PARAFAC模型的新型DS-CDMA盲接收機(jī)

    根據(jù)平行因子(PARAFAC)模型,研究DS-CDMA盲多用戶檢測算法。將直接三線性分解算法(DTLD)與三線性交替最小二乘(TALS)算法結(jié)合,提出一種新的DTALS-PARAFAC盲接收機(jī),解決了三線性交替最小二乘(TALS)算法中因?yàn)槌跏贾倒烙?jì)不當(dāng)引起的收斂速度差的問題。仿真結(jié)果表明,與TALS-PARAFAC接收機(jī)相比,DTALS-PARAFAC接收機(jī)改善了誤碼率性能,并且具有更快的收斂速度。

    標(biāo)簽: PARAFAC DS-CDMA 模型 接收機(jī)

    上傳時(shí)間: 2013-11-24

    上傳用戶:songkun

主站蜘蛛池模板: 黎城县| 南汇区| 章丘市| 商城县| 奉节县| 永川市| 衢州市| 宜州市| 获嘉县| 泸州市| 和龙市| 湛江市| 富民县| 道孚县| 贵港市| 江都市| 松原市| 五指山市| 施甸县| 锦州市| 白城市| 姜堰市| 天柱县| 伊吾县| 洪雅县| 大竹县| 秦皇岛市| 平山县| 绥滨县| 新平| 镇宁| 蓝田县| 巫溪县| 夏邑县| 伊通| 寿光市| 清水县| 民县| 吴旗县| 舒兰市| 南岸区|