本文介紹了直接數(shù)字頻率合成器(DDS)的工作原理及基本結構,在此基礎上推導了它的理想頻譜,分析了DDS雜散的來源及抑制雜散的常用方法;重點研究了DDS中累加器和波形存儲表的設計。針對DDS輸入數(shù)據(jù)刷新率低的特點,雙層累加...
標簽: 數(shù)字頻率合成器
上傳時間: 2013-06-03
上傳用戶:SimonQQ
高精度的信號源是各種測試和實驗過程中不可缺少的工具,在通信、雷達、測量、控制、教學等領域應用十分廣泛。傳統(tǒng)的頻率合成方法設計的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis)DDS技術可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續(xù)的信號,基于FPGA的DDS技術提供了升級方便并且成本低廉的解決方案。 本文對DDS的基本原理和輸出頻譜特性進行理論分析,總結出雜散分布規(guī)律。同時以DDS的頻譜分析為基礎,給出了幾種改善雜散的方法。本文結合相關文獻資料采用傅立葉變換的方法對相位截斷時DDS雜散信號的頻譜特性進行了研究,得到了雜散分布的規(guī)律性結論,并應用在程序設計程中;DDS技術的實現(xiàn)依賴于高速、高性能的數(shù)字器件,本文將FPGA器件和DDS技術相結合,確定了FPGA器件的整體設計方案,詳細說明了各個模塊的功能和設計方法,并對其關鍵部分進行了優(yōu)化設計,從而實現(xiàn)了波形發(fā)生器數(shù)字電路部分的功能。軟件部分采用模塊設計方法,十分方便調試。為了得到滿足設計要求的模擬波形,本文還設計了幅度調節(jié)、D/A轉換和低通濾波等外圍硬件電路。 實驗結果表明,本文設計的基于DDS技術的多波形信號源基本能夠滿足普通學生實驗室的要求。
標簽: FPGA 算法 數(shù)字頻率合成器
上傳時間: 2013-06-11
上傳用戶:woshiayin
·詳細說明:wince平臺上的語音識別程序,基于evc++ 4.0。文件列表: pocketsphinx-0.3 ................\aclocal.m4 ................\autogen.sh ................\ChangeLog ................\config.gu
上傳時間: 2013-07-06
上傳用戶:小草123
北斗衛(wèi)星導航系統(tǒng)空間信號接口控制文件 1 文件范疇 2 系統(tǒng)概述 2.1 空間星座 2.2 坐標系統(tǒng) 2.3 時間系統(tǒng) 3 B1 信號規(guī)范 3.1 信號結構和基本特性參數(shù) 3.1.1信號結構 3.1.2信號基本特性 3.2 射頻信號特性 3.2.1載波頻率 3.2.2衛(wèi)星信號工作帶寬及帶外抑制 3.2.3雜散 3.2.4載波相位噪聲 3.2.5用戶接收信號電平 3.2.6信號相關性 3.3 B1 頻點測距碼
上傳時間: 2013-04-24
上傳用戶:Alick
為了滿足寬頻段、細步進頻率綜合器的工程需求,對基于多環(huán)鎖相的頻率合成器進行了分析和研究。在對比傳統(tǒng)單環(huán)鎖相技術基礎上,介紹了采用DDS+PLL多環(huán)技術實現(xiàn)寬帶細步進頻綜,輸出頻段10~13 GHz,頻率步進10 kHz,相位噪聲達到-92 dBc/Hz@1 kHz,雜散抑制達到-68 dBc,滿足實際工程應用需求。
上傳時間: 2013-10-12
上傳用戶:Late_Li
用于定量表示ADC動態(tài)性能的常用指標有六個,分別是:SINAD(信納比)、ENOB(有效位 數(shù))、SNR(信噪比)、THD(總諧波失真)、THD + N(總諧波失真加噪聲)和SFDR(無雜散動態(tài) 范圍)
上傳時間: 2014-01-22
上傳用戶:魚哥哥你好
ADC需要FFT處理器來評估頻譜純度,DAC則不同,利用傳統(tǒng)的模擬頻譜分析儀就能直接 研究它所產生的模擬輸出。DAC評估的挑戰(zhàn)在于要產生從單音正弦波到復雜寬帶CDMA信 號的各種數(shù)字輸入。數(shù)字正弦波可以利用直接數(shù)字頻率合成技術來產生,但更復雜的數(shù)字 信號則需要利用更精密、更昂貴的字發(fā)生器來產生。 評估高速DAC時,最重要的交流性能指標包括:建立時間、毛刺脈沖面積、失真、無雜散 動態(tài)范圍(SFDR)和信噪比(SNR)。本文首先討論時域指標,然后討論頻域指標。
上傳時間: 2013-10-27
上傳用戶:Vici
產品概要: 3GHz射頻信號源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過測控軟件產生9kHz到3GHz的射頻信號源和AM/FM/CW調制輸出,具有CPCI、PXI、SPI、RS232、RS485和自定義IO接口。 產品描述: 3GHz射頻信號源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過測控軟件產生9kHz到3GHz的射頻信號源和AM/FM/CW調制輸出,還可以通過IQ選件實現(xiàn)其它任意調制輸出。GR6710既可程控發(fā)生點頻信號和掃頻信號,也支持內部調制和外部調制。GR6710可安裝于3U/6U背板上工作,也可以獨立供電工作,使用靈活。該模塊可用于通信測試、校準信號源。 技術指標 頻率特性 頻率范圍:9kHz~3GHz,500KHz以下指標不保證 頻率分辨率:3Hz,1Hz(載頻<10MHz時) 頻率穩(wěn)定度:晶振保證 電平特性 電平范圍:-110dBm~+10dBm 電平分辨率:0.5dB 電平準確度:≤±2.5dB@POWER<-90dBm,≤±1.5dB@POWER>-90dBm 輸出關斷功能 頻譜純度 諧波:9KHz~200MHz≥20dBc,200MHz~3GHz≥30dBc 非諧波:≤80dBc典型值(偏移10kHz,載頻<1GHz),≥68dBc(偏移10kHz,其它載頻), 鎖相環(huán)小數(shù)分頻雜散≥64dBc(偏移10kHz) SSB相噪: ≤-98dBc/Hz 偏移20kHz(500MHz) ≤-102dBc/Hz 偏移20kHz(1GHz) ≤-90dBc/Hz 偏移20kHz(>1GHz) 調制輸出:調幅AM、調頻FM、脈沖CW,其它調制輸出可以通過IQ選件實現(xiàn) 調制源:內、外 參考時鐘輸入和輸出:10MHz,14dBm 控制接口:CPCI、PXI、SPI、RS232、RS485、自定義GPIO 射頻和時鐘連接器:SMA-K 電源接口:背板供電、獨立供電 可選 電源及其功耗:+5V DC、±12V DC(紋波≤2%輸出電壓),≤38W 結構尺寸:3U高度4槽寬度(100mm×160mm×82mm,不含連接器部分) 工作環(huán)境:商業(yè)級溫度和工業(yè)級溫度 可選,振動、沖擊、可靠性、MTBF 測控軟件功能:射頻信號發(fā)生、調制信號輸出、跳頻/掃頻信號發(fā)生、支持WindowsXP系統(tǒng) 成功案例: 通信綜測儀器內部的信號源模塊 無線電監(jiān)測設備內部的信號校準模塊 無線電通信測試儀器的調制信號發(fā)生
上傳時間: 2013-11-13
上傳用戶:s363994250
在無線通信系統(tǒng)全面進入3G并開始邁向 4G的過程中,使用數(shù)字預失真技術(Digital Pre-distortion,以下簡稱DPD)對發(fā)射機的功放進行線性化是一門關鍵技術。功率放大器是通信系統(tǒng)中影響系統(tǒng)性能和覆蓋范圍的關鍵部件,非線性是功放的固有特性。非線性會引起頻譜增長(spectral re-growth),從而造成鄰道干擾,使帶外雜散達不到協(xié)議標準規(guī)定的要求。非線性也會造成帶內失真,帶來系統(tǒng)誤碼率增大的問題。
標簽: DPD 數(shù)字預失真 算法 驗證方案
上傳時間: 2013-10-19
上傳用戶:yy_cn
針時引起電磁干技的主要因素一縫隙.本文提出了縫隙轉移阻抗等效建模方法,并在文中詳細論述,為快速、正確預測電于設備中電磁兼容的性能提供方法和理論依據(jù)。
上傳時間: 2013-10-25
上傳用戶:hullow