學會一個程式語言,是一回事兒;學會如何以此語言設計並實作出有效的程式,又是一回事兒。C++ 尤其如此,因為它很不尋常地涵蓋了罕見的威力和豐富的表現力,不但建立在一個全功能的傳統語言(C)之上,更提供極為廣泛的物件導向(object-oriented)性質,以及對templates 和exceptions(異常狀態)的支援。
標簽: 程式
上傳時間: 2013-12-09
上傳用戶:ANRAN
電子式互感器與傳統電磁式互感器相比,在帶寬、絕緣和成本等方面具有優勢,因而代表了高電壓等級電力系統中電流和電壓測量的一種極具吸引力的發展方向。隨著信息技術的發展和電力市場中競爭機制的形成,電子式互感器成為人們研究的熱點;越來越多的新技術被引入到電子式互感器設計中,以提高其工作可靠性,降低運行總成本,減小對生態環境的壓力。本文圍繞電子式互感器實用化中的關鍵技術而展開理論與實驗研究,具體包括新型傳感器、雙傳感器的數據融合算法、數字接口、組合式電源、低功耗技術和自監測功能的實現等。 目前電子式電流互感器(ECT)大多數采用單傳感器開環結構,對每個環節的精度和可靠性的要求都很高,嚴重制約了ECT整體性能的提高,影響其實用化。本文介紹了新型傳感器~鐵心線圈式低功率電流傳感器(LPET)和印刷電路板(PCB)空心線圈及其數字積分器,在此基礎上設計了一種基于LPCT和PCB空心線圈的組合結構的新型電流傳感器。該結構具有并聯的特點,結合了這兩種互感器的優點,采用數據融合算法來處理兩路信號,實現高精度測量和提高系統可靠性,并探索出辨別LPET飽和的新方法。試驗和仿真結果表明,這種新型電流傳感器可以覆蓋較大的電流測量范圍,達到IEC 60044-8標準中關于測量(幅值誤差)、保護(復合誤差)和暫態響應(峰值)的準確度要求,能夠作為多用途電流傳感器使用。 在電子式電壓互感器方面,基于精密電阻分壓器的新型傳感器在原理、結構和輸出信號等方面與傳統的電壓互感器有很大不同,本文設計了一種可替代10kV電磁式電壓互感器的精密電阻分壓器。通過試驗研究與計算分析,得出其性能主要受電阻特性和雜散電容的影響,并給出了減小其誤差的方法。測試結果表明,設計的10kV精密電阻分壓器的準確度滿足IEC 60044-7標準要求,可達0.2級。 電子式互感器的關鍵技術之一是內部的數字化以及其標準化接口,本文以10kV組合型電子式互感器為對象設計了一種實用化的數字系統。以精密電阻分壓器作為電壓傳感器,電流傳感器則采用基于數據融合算法的LPCT和PCB空心線圈的組合結構。本文首先解決了互感器間的同步與傳感器間的內部同步問題,進而依照IEC61850-9-1標準,實現了組合型電子式互感器的100M以太網接口。 電子式電流互感器在高電壓等級的應用研究中,ECT高壓側的電源問題是關鍵技術之一。論文首先分析了兩種電源方案:取電CT電源和激光電源。取電CT電源通過一個特制的電流互感器(取電CT),直接從高壓側母線電流中獲取電能。在取電CT和整流橋之間設計一個串聯電感,大大降低了施加在整流橋上的的感應電壓并限制了取電CT的輸出電流,起到了穩定電壓和保護后續電路的作用。激光電源方案以先進的光電轉換器、半導體激光二極管和光纖為基礎,單獨一根上行光纖同時完成供能和控制信號的傳輸,在不影響光供能穩定性的情況下,數據通信完成在短暫的供能間隔中。在高電位端控制信號通過在能量變換電路中增加一個比較器電路被提取出來。本文還提出了一種將兩種供能方式結合使用的組合電源,并設計了這兩種電源之間的切換方法,解決了取電CT電源的死區問題,延長了激光器的使用壽命。作為綜合應用實例,設計并完成了以LPCT為傳感器、由組合電源供能、采用低功耗技術的高壓電子式電流互感器。互感器高壓側的一次轉換器能夠提供兩路傳感器數據通道,并且具有溫度補償和采集通道的自校正功能,在更寬溫度、更大電流范圍內保證了極高的測量精度:互感器低電位端的二次轉換器具有數字和模擬接口,可以接收數據并發送命令來控制一次轉換器,包括同步和校正命令在內的數據信號可以通過同一根供能光纖傳送到一次轉換器。該互感器具有在線監測功能,這種預防性維護和自檢測功能夠提示維護或提出警告,提高了可靠性。系統測試表明:具有低功耗光纖發射驅動電路的一次轉換器平均功耗在40mw以下:上行光纖中通信波特率可以達到200kb/s,下行光纖中更是高達2Mb/s;系統準確度同時滿足IEC6044-8標準對0.2S級測量和5TPE級保護電子式互感器的要求。
上傳時間: 2013-06-09
上傳用戶:handless
直接數字合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。本文研究的是一種基于DDS/FPGA的多波形信號源系統,其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數據處理能力十分適合應用于DDS多波形信號源的開發。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環境,給工作帶了方便。
上傳時間: 2013-07-27
上傳用戶:sc965382896
高精度的信號源是各種測試和實驗過程中不可缺少的工具,在通信、雷達、測量、控制、教學等領域應用十分廣泛。傳統的頻率合成方法設計的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術的發展要求,直接數字合成(Direct Digital Synthesis)DDS技術可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續的信號,基于FPGA的DDS技術提供了升級方便并且成本低廉的解決方案。 本文對DDS的基本原理和輸出頻譜特性進行理論分析,總結出雜散分布規律。同時以DDS的頻譜分析為基礎,給出了幾種改善雜散的方法。本文結合相關文獻資料采用傅立葉變換的方法對相位截斷時DDS雜散信號的頻譜特性進行了研究,得到了雜散分布的規律性結論,并應用在程序設計程中;DDS技術的實現依賴于高速、高性能的數字器件,本文將FPGA器件和DDS技術相結合,確定了FPGA器件的整體設計方案,詳細說明了各個模塊的功能和設計方法,并對其關鍵部分進行了優化設計,從而實現了波形發生器數字電路部分的功能。軟件部分采用模塊設計方法,十分方便調試。為了得到滿足設計要求的模擬波形,本文還設計了幅度調節、D/A轉換和低通濾波等外圍硬件電路。 實驗結果表明,本文設計的基于DDS技術的多波形信號源基本能夠滿足普通學生實驗室的要求。
上傳時間: 2013-06-11
上傳用戶:woshiayin
開關電源設計與開發 資料
標簽: 開關電源設計
上傳時間: 2014-12-24
上傳用戶:38553903210
為了研制一種鎖定時間短、相位噪聲低、雜散抑制度高的頻率合成技術,采用了直接數字式頻率合成器(DDS)驅動鎖相環(PLL)的結構。該頻率合成器綜合了DDS頻率轉換速度快、頻率分辨率高和PLL輸出頻帶寬、輸出雜散低的優點。基于該結構研制實現了輸出頻率范圍為700~800 MHz的寬帶頻率合成器,實驗結果表明該頻率合成器掃描模式Δf=1 MHz鎖定時間不超過20 μs,跳頻模式Δf=50 MHz的定時間不超過30 μs,近端雜散抑制度優于-50 dBc。
上傳時間: 2014-12-28
上傳用戶:assef
這是用verilog寫的一個簡單的處理器,雖然只具有5個指令,但是可以透過這個範例,來了解到cpu的架構,與如何開發處理器,相信會有很大的啟發。
標簽: verilog
上傳時間: 2014-12-08
上傳用戶:ikemada
用二分法解高階方程的近似解。區間范圍合計算精度可調,每一步的計算結果一列表的形式顯示出來,一目了然
上傳時間: 2014-01-06
上傳用戶:heart520beat
精通Java Swing程序設計的幫助文檔,包括:版面管理器,事件處理,JInternalFrame的使用,復選框、選項按鈕、列表方框、下拉式列表的使用,樹(Tree)的使用主要側重以demo的方式說明。
上傳時間: 2015-09-07
上傳用戶:Altman
數據結構算法的小作業,開散列的算法,附有注釋。
上傳時間: 2015-10-28
上傳用戶:Andy123456