EasyARM1138人機界面擴展板是EasyARM1138開發(fā)板量身定制的一款人機界面的擴展板。該擴展板方案使用了基于ST7920控制器的中文圖形128×64的LCD和4×5矩陣鍵盤,豐富的人機界面完全能夠滿足用戶的要求。與主機的通信采用軟件模擬SPI串行數據通信,只需4根線,就能同時滿足主機對于LCD和鍵盤的讀寫。 此方案給用戶提供了完整的硬件設計原理圖,PCB圖,軟件調試例程,LCD模擬SPI軟件包,鍵盤管理芯片ZLG7289模擬SPI軟件包。
上傳時間: 2014-01-14
上傳用戶:569342831
程序所在目錄:ex4_SCI 采用標準DB9 串口直連線將PC 串口和擴展板串口相連。打開PC 上的串口調試軟件。默認設置COM1,9600N,8,1。選擇按16 進制接收和發(fā)送。 然后打開CC2000,進行如下操作: 1.Project->Open ,打開該目錄中的工程文件。 2.Project->Rebuild ALL,編譯鏈接 3.File->Load Program 4.Debug->GO Main 5.Debug->RUN (快捷鍵F5) 然后在串口調試助手中馬上可以看到上部的接收顯示區(qū)不斷接收到數據57(為16 進制)。在串口助手的下部的發(fā)送區(qū)填入56,選中自動發(fā)送。數據即可通過串口發(fā)送到目標板。 查看DSP 是否收到數據,按如下操作:打開View->Watch window ,在下面剛彈出的Watch 區(qū)域中點右鍵,選擇Insert, 出現的信息框中填入SCI_RXDATA,x 即可按十六進制方式顯示出變量SCI_RXDATA 的值。如果正常,應可以看到該變量值為0x56。即說明RS232 雙向通訊正常。
上傳時間: 2014-01-02
上傳用戶:BIBI
cyclic code ne may ku
上傳時間: 2014-01-10
上傳用戶:13215175592
本程序實現的硬件平臺為蘇州大學MCU&DSP研發(fā)中心的MC9S12DG128核心板與MT-ExBorard-Ⅰ型擴展板。該硬件平臺使用9.8304MHZ的有源晶振,配置后系統(tǒng)程序運行的總線頻率為4.9152MHZ。硬件連線方面,使用擴展板下方的10到17腳即標識為LED1_LD0至LED1_LD7的引腳連接8盞小燈;板上SCI1連接PC的串口,通信波特率為9600。 在這個實例中,我們利用PC機串口發(fā)送的一個字節(jié)數據來控制八盞小燈的閃爍。
標簽: MT-ExBorard 9.8304 MCU DSP
上傳時間: 2014-01-13
上傳用戶:qiaoyue
88SM9715 SATA硬盤擴展板1擴5評估板Cadence orcad設計硬件原理圖+PCB+BOM文件
上傳時間: 2022-01-23
上傳用戶:
W5500網絡擴展板原理圖
上傳時間: 2022-06-23
上傳用戶:XuVshu
inineon公司的步進馬達驅動擴展板采用通用6AH橋IFX9201SG和XMC1300AB步微控制器(MCU).IFX9201SG設計用于DC馬達或其它感性負載,它的輸出脈寬調制頻率高達20kHz,每個開關在Tj=25℃時的RDSon為100mQ,邏輯輸入和3.3V和5.0VTTLUCMOS兼容,具有低待機電流,斬波電流限制,具有門鎖行為的短路關斷和超溫關斷,而XMC1300微控制器(MCU)是基于ARM Cortex-M0處理器核的XIMC1000系列MCU,具有實時馬達控制和數字功率轉換,以及用于LED照明應用的外設.XIMC1300MCU是高性能32位ARM Cortex-MOCPU,單周期32位硬件乘法器,操作系統(tǒng)支持系統(tǒng)計時器(SysTick),具有超低功耗和嵌套向量中斷控制器(NVIC),MATH協(xié)處理器(MATH),用于三角算法的CORDIC單元和除法單元,片上存儲器包括有8KB ROM,,16KB高速SRAM和高達200KB閃存程序和數據存儲器,以及USIC,UART,雙SPI和四SPI,IC,IS和LIN接口通信外設等.本文介紹了IFX9201+XMC1300主要特性,框圖,多種H橋應用電路圖以及步進馬達驅動擴展板框圖和應用框圖,電路圖和PCB設計圖.
上傳時間: 2022-07-02
上傳用戶:kingwide
麥克風擴展板 ReSpeaker 4-Mic 是基于AC108開發(fā),四通道麥克風擴展板資料打包
上傳時間: 2022-07-23
上傳用戶:
隨著計算機技術和通信技術的迅速發(fā)展,數字視頻在信息社會中發(fā)揮著越來越重要的作用,視頻傳輸系統(tǒng)已經被廣泛應用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場等多個領域。同時,FPGA單片規(guī)模的不斷擴大,在FPGA芯片內部實現復雜的數字信號處理系統(tǒng)也成為現實,因此采用FPGA實現視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術和光纖傳輸技術相結合,設計了一種基于無損壓縮算法的多路數字視頻光纖傳輸系統(tǒng),系統(tǒng)利用時分復用和無損壓縮技術,采用串行數字視頻傳輸的方式,可在一根光纖中同時傳輸8路以上視頻信號。系統(tǒng)在總體設計時,確定了基于FPGA的設計方案,采用ADI公司的AD9280和AD9708芯片實現A/D轉換和D/A轉換,在FPGA里實現系統(tǒng)的時分復用/解復用、視頻數據壓縮/解壓縮和線路碼編解碼,利用光收發(fā)一體模塊實現電光轉換和光電轉換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設計了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數據,光纖線路碼采用CIMT碼,設計了編解碼模塊,解碼過程中,利用數字鎖相環(huán)來實現發(fā)射與接收的幀同步,在ISE8.2和Modelsim仿真環(huán)境下對FPGA模塊進行了功能仿真和時序仿真,并在Spartan-3E開發(fā)板和視頻擴展板上完成了系統(tǒng)的硬件調試與驗證工作,實驗證明,系統(tǒng)工作穩(wěn)定,圖像清晰,實時傳輸效果好,可用于交通、安防、工業(yè)監(jiān)控等多個領域。 本文將視頻壓縮和線路碼編解碼在FPGA里實現,利用FPGA的并行處理優(yōu)勢,大大提高了系統(tǒng)的處理速度,使系統(tǒng)具有集成度高、靈活性強、調試方便、抗干擾能力強、易于升級等特點。
標簽: FPGA 數字視頻 光纖傳輸系統(tǒng)
上傳時間: 2013-06-27
上傳用戶:幾何公差
本文介紹了一個基于CPLD/FPGA的嵌入式IP核設計。論文在闡述可編程邏輯器件及其發(fā)展趨勢的基礎上,探討了知識產權復用理念,MCU的復雜化設計以及數字信號傳輸與處理的速度要求。結合國內外對CPLD/FPGA的使用現狀,引出了在CPLD/FPGA上開發(fā)嵌入式模塊程序的理念并提出了設計實現方法和設計實例。課題的設計目標為開發(fā)一個基于CPLD/FPGA的USBIP模塊,實現開發(fā)板與PC機之間的USB通信。設計過程首先進行硬件設計,在FPGA開發(fā)板上開發(fā)擴展板;其次用ISE開發(fā)軟件進行FPGA數字化設計;在軟件開發(fā)完成后,將配置生成的比特流文件通過JTAG電纜下載到FPGA開發(fā)板上,實現FPGA開發(fā)板與PC機之間的通信。 該設計具有很高的實用性,它進一步擴大了可編程芯片的領地,將復雜專有芯片擠向高端和超復雜應用;它使得IP資源復用理念得到更普遍的應用;為基于FPGA的嵌入式系統(tǒng)設計提供了廣闊的思路。
上傳時間: 2013-07-05
上傳用戶:隱界最新