H.264視頻編解碼標(biāo)準(zhǔn)以其高壓縮比、高圖像質(zhì)量、良好的網(wǎng)絡(luò)適應(yīng)性等優(yōu)點(diǎn)在數(shù)字電視廣播、網(wǎng)絡(luò)視頻流媒體傳輸、視頻實(shí)時(shí)通信等許多方面得到了廣泛應(yīng)用。提高H.264幀內(nèi)預(yù)測(cè)的速度,對(duì)于實(shí)時(shí)性要求較高的場(chǎng)合具有重大的意義。為此,論文在總結(jié)國內(nèi)外相關(guān)研究的基礎(chǔ)上,針對(duì)H.264幀內(nèi)預(yù)測(cè)的軟件實(shí)現(xiàn)具有運(yùn)算量大、實(shí)時(shí)性差等缺點(diǎn),提出了一種基于FPGA的高并行、多流水線結(jié)構(gòu)的幀內(nèi)預(yù)測(cè)算法的硬件實(shí)現(xiàn)。 論文在詳細(xì)闡述H.264幀內(nèi)預(yù)測(cè)編碼技術(shù)的基礎(chǔ)上,分析了17種預(yù)測(cè)模式算法,通過Matlab仿真建模,直觀地給出了預(yù)測(cè)模式的預(yù)測(cè)效果,并在JM12.2官方驗(yàn)證平臺(tái)上測(cè)試比較各種預(yù)測(cè)模式對(duì)編碼性能的影響,以此為根據(jù)對(duì)幀內(nèi)預(yù)測(cè)模式進(jìn)行裁剪。接著論文提出了基于FPGA的幀內(nèi)預(yù)測(cè)系統(tǒng)的設(shè)計(jì)方案,將前段采集劍的RGB圖像通過色度轉(zhuǎn)換模塊轉(zhuǎn)換成YCbCr圖像,存入片外SDRAM中,控制模塊負(fù)責(zé)讀寫數(shù)掘送入幀內(nèi)預(yù)測(cè)模塊進(jìn)行處理。幀內(nèi)預(yù)測(cè)模塊中,采用一種并行結(jié)構(gòu)的可配置處理單元,即先求和再移位最后限幅的電路結(jié)構(gòu),來計(jì)算各預(yù)測(cè)模式下的預(yù)測(cè)值,極大地減小了預(yù)測(cè)電路的復(fù)雜度。針對(duì)預(yù)測(cè)模式選擇算法,論文采用多模式并行運(yùn)算的方法,即多個(gè)結(jié)構(gòu)相同的殘差計(jì)算模塊,同時(shí)計(jì)算各種預(yù)測(cè)模式對(duì)應(yīng)的SATD值,充分發(fā)揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線設(shè)計(jì)提高硬件的工作效率。最后,論文設(shè)計(jì)了LCD顯示模塊直觀地顯示所得到的最佳預(yù)測(cè)模式。 整個(gè)幀內(nèi)預(yù)測(cè)系統(tǒng)被劃分成多個(gè)功能模塊,采用層次化、模塊化的設(shè)計(jì)思想,并采用流水線結(jié)構(gòu)和乒乓操作來提高系統(tǒng)的并行性、運(yùn)行速度和總線利用率。所有模塊用Verilog語言設(shè)計(jì),由Modelsim仿真和集成開發(fā)環(huán)境ISE9.1綜合。仿真與綜合結(jié)果表明,系統(tǒng)時(shí)鐘頻率最高達(dá)到106.7MHz。該設(shè)計(jì)在完成功能的基礎(chǔ)上,能夠較好地滿足實(shí)時(shí)性要求。論文對(duì)于研究基于FPGA的H.264視頻壓縮編碼系統(tǒng)進(jìn)行了有益的探索,具有一定的實(shí)用價(jià)值。
標(biāo)簽: H264 視頻編碼器 幀內(nèi)預(yù)測(cè) 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-21
上傳用戶:ABCD_ABCD
H橋電路,電機(jī)驅(qū)動(dòng)原理
標(biāo)簽: H橋電路
上傳時(shí)間: 2013-06-06
上傳用戶:yangbo69
·詳細(xì)說明:h.264 source codes , the x264 is the most effience t e. and the codes are the newst codes . you c a n compile ti using VC 文件列表: x264 ....\AUTHORS ....\build ....\
標(biāo)簽: nbsp source codes 264
上傳時(shí)間: 2013-07-31
上傳用戶:zhang97080564
·基于H.264的嵌入式實(shí)時(shí)視頻采集與傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
標(biāo)簽: 264 嵌入式 實(shí)時(shí)視頻 傳輸系統(tǒng)
上傳時(shí)間: 2013-07-09
上傳用戶:zjt20011220
·ITU-T H.263視頻編解碼協(xié)議的最新標(biāo)準(zhǔn)文檔
標(biāo)簽: ITU-T nbsp 263 視頻編解碼
上傳時(shí)間: 2013-07-16
上傳用戶:f1364628965
·詳細(xì)說明:h.264標(biāo)準(zhǔn)代碼,用于視頻編碼!可以實(shí)現(xiàn)各種視頻的編碼和解碼,可以在這個(gè)代碼的基礎(chǔ)上進(jìn)行各種開發(fā),比如算法的優(yōu)化,轉(zhuǎn)碼技術(shù),實(shí)現(xiàn)各種分辨了的轉(zhuǎn)碼-h.264 standard code, uses in the video frequency code! May realize each kind of video frequency code and the decoding, ma
標(biāo)簽: 264 標(biāo)準(zhǔn) 代碼 視頻編碼
上傳時(shí)間: 2013-05-28
上傳用戶:wqxstar
·H.264 RTSP 串流 (live 555) 視窗版本 (THE Makefile had modified for VC 2008 BUILD)
上傳時(shí)間: 2013-04-24
上傳用戶:asddsd
· 摘要: 提出一種適用于通用DSP平臺(tái)的H.264視頻編碼器軟件架構(gòu).以該架構(gòu)基礎(chǔ)實(shí)現(xiàn)的H.264視頻編碼器軟件可以高效地運(yùn)行在DSP系統(tǒng)中,以滿足視頻應(yīng)用中對(duì)實(shí)時(shí)編碼的要求.通過性能分析工具對(duì)原有的軟件代碼進(jìn)行分析.找到代碼運(yùn)行效率不高的瓶頸所在,并結(jié)合TMS320DM642 DSP的硬件特點(diǎn),設(shè)計(jì)出一種新型的H.264視頻編碼軟件架構(gòu).最后,在進(jìn)行了DSP的指令優(yōu)化以后,
標(biāo)簽: DSP 264 實(shí)時(shí)視頻 編碼器
上傳時(shí)間: 2013-06-18
上傳用戶:jhksyghr
·音視頻編解碼的H.263協(xié)議-C語言編寫
上傳時(shí)間: 2013-06-16
上傳用戶:user08x
·詳細(xì)說明:H.263編解碼原程序及測(cè)試程序源碼,含測(cè)試序列,很難得的測(cè)試程序源代碼.文件列表: H.263編解碼原程序及測(cè)試程序源碼 ...............................\libr263 ...............................\.......\coder.c .................
上傳時(shí)間: 2013-06-18
上傳用戶:ykykpb
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1