本文將高效數字調制方式QAM和軟件無線電技術相結合,在大規模可編程邏輯器件FPGA上對16QAM算法實現。在當今頻譜資源日趨緊缺的情況下有很大現實意義。 論文對16QAM軟件實現的基礎理論,帶通采樣理論、變速率數字信號處理相關抽取內插技術做了推導和分析;深入研究了軟件無線電核心技術數字下變頻原理和其實現結構;對CIC、半帶等高效數字濾波器原理結構和性能作了研究;16QAM調制和解調系統設計采用自項向下設計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環境下實現代碼輸入;對系統調試采用了算法仿真和在系統實測調試相結合方法。 論文首先對16QAM調制解調算法進行系統級仿真,并對實現的各模塊的可行性仿真驗證,在此基礎上,完成了調制端16QAM信號的時鐘分頻模塊、串并轉換模塊、星座映射、8倍零值內插、低通濾波以及FPGA和AD9857接口等模塊;解調器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現了16QAM調制器;給出了中頻信號時域測試波形和頻譜圖。本系統在200KHz帶寬下實現了512Kbps的高速數據數率傳輸。論文還對增強型數字鎖相環EPLL的實現結構進行了研究和性能分析。
上傳時間: 2013-07-29
上傳用戶:hwl453472107
隨著印制電路板功能的日益增強,結構日趨復雜,系統中各個功能單元之間的連線間距越來越細密,基于探針的電路系統測試方法已經很難滿足現在的測試需要。邊界掃描測試(BST)技術通過將邊界掃描寄存器單元安插在集成電路內部的每個引腳上,相當于設置了施加激勵和觀測響應的內建虛擬探頭,通過該技術可以大大的提高數字系統的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設計方法。 完整的邊界掃描測試系統主要由測試控制部分和目標器件構成,其中測試控制部分由測試圖形、數據的生成與分析及邊界掃描控制器兩部分構成。而邊界掃描控制器是整個系統的核心,它主要實現JTAG協議的自動轉換,產生符合IEEE標準的邊界掃描測試總線信號,而邊界掃描測試系統工作性能主要取決與邊界掃描控制器的工作效率。因此,設計一個能夠快速、準確的完成JTAG協議轉換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。 本文首先從邊界掃描技術的基本原理入手,分析邊界掃描測試的物理基礎、邊界掃描的測試指令及與可測性設計相關的標準,提出了邊界掃描控制器的總體設計方案。其次,采用模塊化設計思想、VHDL語言描述來完成要實現的邊界掃描控制器的硬件設計。然后,利用自頂向下的驗證方法,在對控制器內功能模塊進行基于Testbench驗證的基礎上,利用嵌入式系統的設計思想,將所設計的邊界掃描控制器集成到SOPC中,構成了基于SOPC的邊界掃描測試系統。并且對SOPC系統進行軟硬件協同仿真,實現對邊界掃描控制器的功能驗證后將其應用到實際的測試電路當中。最后,在基于SignalTapⅡ硬件調試的基礎上,軟硬件結合對整個系統可行性進行了測試。從測試結果看,達到了預期的設計目標,該邊界掃描控制器的設計方案是正確可行的。 本文設計的邊界掃描控制器具有自主知識產權,可以與其他處理器結合構成完整的邊界掃描測試系統,并且為SOPC系統提供了一個很有實用價值的組件,具有很明顯的現實意義。
上傳時間: 2013-07-20
上傳用戶:hewenzhi
生物醫學信號是源于一個生物系統的一類信號,像心音、腦電、生物序列和基因以及神經活動等,這些信號通常含有與生物系統生理和結構狀態相關的信息,它們對這些系統狀態的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫學研究的準確性,如何有效地從強噪聲背景中提取有用的生物醫學信號是信號處理技術的重要問題。 設計自適應濾波器對帶有工頻干擾的生物醫學信號進行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫學信號具有信號弱、噪聲強、頻率范圍較低、隨機性強等特點。由于心電(electrocardiogram,ECG)信號的確定性、穩定性、規則性都比其他生物信號高,便于準確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。 本研究將新的電子芯片技術與現代信號處理技術相結合,從過去單一的軟件算法研究,轉向軟件與硬件結合,從而提高自適應速度和精度,而且可以使系統的開發周期縮短、成本降低、容易升級和變更。 采用現場可編程邏輯器件(Field Programmable Gate Array,FPGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉換為常用的適合于FPGA芯片的定點數算法,研究中詳細分析了定點數的量化效應對自適應噪聲消除器的影響,以及對浮點數算法和定點數算法的復合自適應濾波器的各種參數的選擇,如步長因子和字長選擇。研究中以定點數算法中的步長因子和字長選擇,作為FPGA設計的基礎,利用串并結合的硬件結構實現自適應濾波器,并得到了預期的效果,準確提取改善后的ECG信號。 研究中,在MATLAB(Matrix Laboratry)軟件的環境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點數情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點數自適應濾波器后,根據信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點數情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點數自適應濾波器后,根據信噪比的改善效果和采用硬件的經濟性,確定最佳的定點數。并了解LMS算法中步長因子、定點數字長值對信號信噪比、收斂速度和硬件經濟性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應該采用什么樣的μ值和什么樣的定點數才能對原始ECG的改善和以后的硬件實現取得最佳的效果,并根據所得到的數據和結果,在FPGA上實現自適應濾波器,使自適應濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。
上傳時間: 2013-04-24
上傳用戶:gzming
·書中包括的索引使你能夠根據自己的需要,直接閱讀你所關注的內容。主要內容包括:設計核心,關注嵌入核心和嵌入存儲器;系統集成和超大規模集成電路的設計問題;AC掃描、正常速度掃描和嵌入式可測試性設計;內建、自測試、含內存BIST、邏輯BIST及掃描BIST;虛擬測試套接字和隔離測試 ·重用設計,包括重用和隔離測試;用VSIA和IEEE P1500標準處理測試問題。 書中穿插的整幅圖解直接來自作者的教學材
上傳時間: 2013-04-24
上傳用戶:sjb555
有了這單片機代碼生成器,可以很方便的生成,單片機常用的串口,定時器,波特率發生器,中斷等等程序框架!不再需要再去查資料,大大縮短了開發時間!
上傳時間: 2013-04-24
上傳用戶:Amos
基于fpga的JPEG編解碼器設計,采用流水線優化解決時間并行性問題,提高DCT/IDCT模塊的運行速度。
上傳時間: 2013-08-31
上傳用戶:taa123456
dsp下載器cpld程序\r\n感興趣的朋友可以下來
上傳時間: 2013-09-02
上傳用戶:tedo811
給出了一種快速設計任意弱耦合非對稱漸變線定向耦合器的方法,以線性漸變為基礎,通過仿真優化獲取最優漸變,擺脫了傳統方法中的復雜運算。為改善定向耦合器在頻率高端的定向性,在結構上引入了鋸齒加載。設計了一個帶寬為0.5GHz到20GHz,耦合度為-25dB的定向耦合器,利用三維電磁仿真軟件HFSS進行了結果驗證。
上傳時間: 2013-10-21
上傳用戶:GeekyGeek
轉速傳感器信號隔離變送器,正弦波整形 主要特性: >> 轉速傳感器信號直接輸入,整形調理方波信號 >> 200mV峰值微弱信號的放大與整形 >> 正弦波、鋸齒波信號輸入,方波信號輸出 >> 不改變原波形頻率,響應速度快 >> 電源、信號:輸入/輸出 3000VDC三隔離 >> 供電電源:5V、12V、15V或24V直流單電源供電 >> 低成本、小體積,使用方便,可靠性高 >> 標準DIN35 導軌式安裝 >> 尺寸:106.7x79.0x25.0mm >> 工業級溫度范圍: - 45 ~ + 85 ℃ 應用: >> 轉速傳感器信號隔離、采集及變換 >> 汽車速度測量 >> 汽車ABS防抱死制動系統 >> 轉速信號放大與整形 >> 地線干擾抑制 >> 電機轉速監測系統 >> 速度測量與報警 >> 信號無失真變送和傳輸 產品選型表: DIN11 IAP – S□ - P□ – O□ 輸入信號 供電電源 輸出信號 特點 代碼 Power 代碼 特點 代碼 正負信號輸入,正弦波輸入 幅度峰峰值(VP-P):200mV~50V S1 24VDC P1 輸出電平0-5V O1 單端信號輸入, 幅度峰峰值(VP-P):5V S2 12VDC P2 輸出電平0-12V O2 單端信號輸入, 幅度峰峰值(VP-P):12V S3 5VDC P3 輸出電平0-24V O3 單端信號輸入, 幅度峰峰值(VP-P):24V S4 15VDC P4 集電極開路輸出 O4 用戶自定義 Su 用戶自定義 Ou 產品選型舉例: 例 1:輸入:轉速傳感器,正弦波VP-P:200mV~10V;電源:24V ;輸出:0-5V電平 型號:DIN11 IAP S1-P1-O1 例 2:輸入:轉速傳感器,正弦波VP-P:200mV~10V;電源:12V ;輸出:0-24V電平 型號:DIN11 IAP S1-P2-O3 例 3:輸入:0-5V電平;電源:24V ;輸出:0-24V電平 型號:DIN11 IAP S2-P1-O3 例 4:輸入:0-5V電平;電源:12V ;輸出:集電極開路輸出 型號:DIN11 IAP S2-P2-O4 例 5:輸入:用戶自定義;電源:24V ;輸出:用戶自定義 型號:DIN11 IAP Su-P1-Ou
上傳時間: 2013-10-22
上傳用戶:hebanlian
本電路提供一種擴展AD7745/AD7746容性輸入范圍的方法。同時,還說明如何充分利用片內CapDAC,使范圍擴展系數最小,從而優化電路,實現最佳性能。AD7745具有一個電容輸入通道,AD7746則有兩個通道。每個通道均可配置為單端輸入或差分輸入方式。
上傳時間: 2013-11-21
上傳用戶:天誠24