為了實現對非相干雷達的接收相參處理,基于數字穩定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設計了一種基于FPGA的DSU硬件實現方法。實驗結果表明基于FPGA的DSU方法可以提高程序的執行效率和系統的實時性,可實現非相參雷達的相參化功能。
標簽: FPGA 數字穩定校正
上傳時間: 2013-11-23
上傳用戶:shengyj12345
基于FPGA的循環冗余校驗算法實現
標簽: FPGA 循環冗余 校驗算法
上傳時間: 2013-10-09
上傳用戶:黃蛋的蛋黃
在軟件無線電數字接收機中,從AD前端采集過來的數字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數字信號頻率,方便后端DSP實時完成相關的數字信號處理任務就顯得尤為重要。在很多數字信號處理系統中,數字信號頻率是非常高的,而后端數字信號處理器件幾乎不能滿足系統的實時性要求,此時通過合理的設計DDC就可以解決上述問題。
標簽: FPGA DDC 仿真
上傳時間: 2013-11-20
上傳用戶:520
基于FPGA的傳統DDS方法優化設計
標簽: FPGA DDS 優化設計
上傳時間: 2013-11-09
上傳用戶:ydd3625
用VerilogHDL實現基于FPGA的通用分頻器的設計
標簽: VerilogHDL FPGA 分頻器
上傳時間: 2015-01-02
上傳用戶:oooool
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
標簽: FPGA DDS IP核 設計方案
上傳時間: 2013-12-22
上傳用戶:forzalife
基于FPGA的小數分頻實現方法
標簽: FPGA 小數分頻 實現方法
上傳時間: 2013-11-05
上傳用戶:feifei0302
介紹了AES中,SubBytes算法在FPGA的具體實現.構造SubBytes的S-Box轉換表可以直接查找ROM表來實現.通過分析SubBytes算法得到一種可行性硬件邏輯電路,從而實現SubBytes變換的功能.
標簽: SubBytes FPGA AES 算法
上傳時間: 2014-07-10
上傳用戶:lacsx
為解決目前高速信號處理中的數據傳輸速度瓶頸以及傳輸距離的問題,設計并實現了一種基于FPGA 的高速數據傳輸系統,本系統借助Altera Cyclone III FPGA 的LVDS I/O 通道產生LVDS 信號,穩定地完成了數據的高速、遠距離傳輸。系統所需的8B/10B 編解碼、數據時鐘恢復(CDR)、串/并行轉換電路、誤碼率計算模塊均在FPGA 內利用VHDL 語言設計實現,大大降低了系統互聯的復雜度和成本,提高了系統集成度和穩定性。
標簽: FPGA 高速傳輸
上傳時間: 2013-11-25
上傳用戶:爺的氣質
為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢測幀同步信號,為數字分接提供起始信號,以實現數據的同步分接。實驗表明,此方案成功地在光纖通信系統的接收端檢測到幀同步信號,從而實現了數據的正確分接。
標簽: FPGA 光纖通信系統 幀同步 檢測
上傳時間: 2013-10-22
上傳用戶:rnsfing
蟲蟲下載站版權所有 京ICP備2021023401號-1