亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

快速算法基于FPGA的二值圖像連通域標記快速算法實現(xiàn)(xiàn)

  • 基于FPGA的面陣CCD驅(qū)動傳輸電路設(shè)計

    圖像處理技術(shù)應(yīng)用越來越廣泛,特別是工業(yè)檢測領(lǐng)域。然而,圖像處理技術(shù)應(yīng)用的基礎(chǔ)是圖像的獲取,為了更加靈活地設(shè)計各種應(yīng)用產(chǎn)品,本課題研究基于FPGA的面陣 CCD驅(qū)動傳輸電路設(shè)計,利用該電路能夠獲取高質(zhì)量、高分辨率的圖像,為后續(xù)的圖像處理技術(shù)應(yīng)用打下基礎(chǔ)。本文首先介紹了研究意義、CCD圖像傳感器的發(fā)展以及FPGA的產(chǎn)生與發(fā)展,接著提出了面陣CCD成像系統(tǒng)總體設(shè)計方案,然后針對關(guān)鍵電路的設(shè)計進行詳盡的分析和說明,這些電路包括時序發(fā)生電路、存儲器控制電路、USB接口電路以及電源調(diào)理電路。其中時序發(fā)生電路主要用于產(chǎn)生CCD正常工作所需的各種時序信號以及A/D變換芯片AD9824 所需的工作時序,這些時序都是由FPGA產(chǎn)生的,文中給出了FPGA邏輯設(shè)計的基本過程以及仿真波形。本系統(tǒng)采用SDRAM緩存圖像信號,為了完成SDRAM的寫入、讀出以及定時刷新,利用FPGA生成存儲器控制電路。系統(tǒng)采用USB接口與計算機通信,因此FPGA 中設(shè)計了相應(yīng)邏輯電路與CY7C68013A USB接口芯片實現(xiàn)信號握手及數(shù)據(jù)通信,進而與 PC機通信。為了保證各個芯片正常工作,設(shè)計電源調(diào)理電路實現(xiàn)將輸入5V電源轉(zhuǎn)換成多種電壓向各個芯片供電。經(jīng)過初步調(diào)試,并根據(jù)仿真結(jié)果判斷驅(qū)動傳輸電路基本達到設(shè)計要求。關(guān)鍵詞:FPGA,CCD,A/D變換,SDRAM,USB,驅(qū)動時序

    標簽: FPGA CCD 面陣 傳輸

    上傳時間: 2013-04-24

    上傳用戶:prczsf

  • 基于FPGA的步進電機細分驅(qū)動器的設(shè)計

    ·基于FPGA的步進電機細分驅(qū)動器的設(shè)計

    標簽: FPGA 步進電機 細分驅(qū)動器

    上傳時間: 2013-07-09

    上傳用戶:xingisme

  • 基于FPGA的CCD探測系統(tǒng)

    隨著圖像采集系統(tǒng)的廣泛應(yīng)用,人們對CCD探測系統(tǒng)的要求日益提高。傳統(tǒng)的CCD探測系統(tǒng)由于結(jié)構(gòu)復(fù)雜,造價較高,己不能滿足日益廣泛的應(yīng)用需要。本文設(shè)計了一套基于單片F(xiàn)PGA的小型化與經(jīng)濟化的CCD探測系統(tǒng),能夠滿足空間光強的測量并實現(xiàn)光信號的識別和處理。    本文研究了CCD探測系統(tǒng)的基本結(jié)構(gòu)。設(shè)計了基于單片F(xiàn)PGA的CCD探測系統(tǒng)的硬件電路原理圖,完成了硬件電路板制作與調(diào)試。系統(tǒng)FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設(shè)計,實現(xiàn)了CCD探測系統(tǒng)的小型化與經(jīng)濟化的目標。利用FPGA器件實現(xiàn)了CCD驅(qū)動時序脈沖的設(shè)計、實現(xiàn)了單采樣與相關(guān)雙采樣的控制程序設(shè)計,利用FPGA的數(shù)字信號處理功能實現(xiàn)了相關(guān)雙采樣的信號處理。基于FPGA的可編程特性,在不改變外部電路的基礎(chǔ)上,通過程序的改變,對CCD驅(qū)動頻率、模數(shù)轉(zhuǎn)換器采樣時刻的選擇進行方便調(diào)節(jié)。系統(tǒng)與上位機的數(shù)據(jù)傳輸接口采用了網(wǎng)絡(luò)傳輸方案,充分發(fā)揮了網(wǎng)絡(luò)傳輸?shù)倪h距離傳輸、遠程訪問、信息共享等優(yōu)勢,系統(tǒng)采用基于FPGA的NiosⅡ嵌入式處理器系統(tǒng),通過對其應(yīng)用軟件的開發(fā),實現(xiàn)了系統(tǒng)與上位機之間數(shù)據(jù)的可靠性傳輸。

    標簽: FPGA CCD 探測系統(tǒng)

    上傳時間: 2013-08-06

    上傳用戶:hainan_256

  • 基于FPGA的m序列發(fā)生器實現(xiàn)

    ·基于FPGA的m序列發(fā)生器實現(xiàn)

    標簽: FPGA 序列 發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:gengxiaochao

  • 基于FPGA的雙口RAM在PC104與DSP通信中的研究與應(yīng)用

    ·基于FPGA的雙口RAM在PC104與DSP通信中的研究與應(yīng)用

    標簽: FPGA 104 DSP RAM

    上傳時間: 2013-07-04

    上傳用戶:葉山豪

  • 用VHDL語言實現(xiàn)的基于FPGA的交換機設(shè)計

    用VHDL語言實現(xiàn)的基于FPGA的交換機設(shè)計

    標簽: VHDL FPGA 語言 交換機

    上傳時間: 2013-04-24

    上傳用戶:歸海惜雪

  • 基于FPGA的PID源碼

    基于FPGA的PID源碼基于FPGA的PID源碼

    標簽: FPGA PID 源碼

    上傳時間: 2013-04-24

    上傳用戶:dajin

  • 快速學(xué)習(xí)cpld/fpga的vhdl軟件及硬件教程

    快速學(xué)習(xí)cpld/fpga的vhdl軟件及硬件教程

    標簽: cpld fpga vhdl 軟件

    上傳時間: 2013-08-12

    上傳用戶:完瑪才讓

  • 基于FPGA的MSK調(diào)制器設(shè)計與實現(xiàn)

    介紹了MSK信號的優(yōu)點,并分析了其實現(xiàn)原理,提出一種MSK高性能數(shù)字調(diào)制器的FPGA實現(xiàn)方案;采用自頂向下的設(shè)計思想,將系統(tǒng)分成串/并變換器、差分編碼器、數(shù)控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數(shù)控振蕩器的實現(xiàn),用原理圖輸入、VHDL語言設(shè)計相結(jié)合的多種設(shè)計方法,分別實現(xiàn)了各模塊的具體設(shè)計,并給出了其在QuartusII環(huán)境下的仿真結(jié)果。結(jié)果表明,基于FPGA的MSK調(diào)制器,設(shè)計簡單,便于修改和調(diào)試,性能穩(wěn)定。

    標簽: FPGA MSK 制器設(shè)計

    上傳時間: 2013-11-23

    上傳用戶:dvfeng

  • 基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設(shè)計

    基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設(shè)計

    標簽: FPGA 圖像數(shù)據(jù)采集 系統(tǒng)設(shè)計

    上傳時間: 2014-12-26

    上傳用戶:devin_zhong

主站蜘蛛池模板: 荥阳市| 永丰县| 天水市| 治多县| 双桥区| 偃师市| 洪洞县| 宁夏| 徐水县| 朔州市| 东明县| 三都| 威宁| 临澧县| 岳阳市| 扎鲁特旗| 山东省| 和静县| 岑巩县| 临海市| 宁晋县| 鄂州市| 富川| 石城县| 汾阳市| 渑池县| 五河县| 离岛区| 行唐县| 嘉荫县| 蕲春县| 山阴县| 宁乡县| 石阡县| 汉阴县| 濮阳县| 万盛区| 宽甸| 托克托县| 名山县| 湖南省|