隨著電子產(chǎn)品向小型化,便攜化,網(wǎng)絡化和高性能方向發(fā)展,對電路組裝技術(shù)和I/O引線數(shù)提出了更高的要求,芯片體積越來越小,芯片引腳越來越多,給生產(chǎn)和返修帶來困難.原來SMT中廣泛使用的QFP(四邊扁平封裝),封裝間距的極限尺寸停留在0.3mm,這種間距引線容易彎曲,變形或折斷,相應地對SMT組裝工藝,設備精度,焊接材料提出嚴格的要求,即使如此組裝小間距細引線的QFP,缺陷率仍相當高最高,可達6000ppm,使大范圍應用受到制約.
上傳時間: 2013-10-16
上傳用戶:yyq123456789
eZ430-F2013 是一款完整的 MSP430 開發(fā)工具,其在小巧的便攜式 USB 棒狀盒內(nèi)提供了評估 MSP430F2013 以及完成整個項目所需的全部軟硬件。eZ430-F2013 集成了 IAR Embedded Workbench 或 Code Composer Studio 集成開發(fā)環(huán)境 (IDE),通過選擇設計一個獨立的系統(tǒng),或選擇分離可移動的目標板并整合到現(xiàn)有設計中來提供完全仿真。USB 端口可為超低功耗 MSP430 提供所需的工作電源,因而無需使用外接電源。MSP430F2013 上的所有 14 個引腳都可在 MSP-EZ430D 目標板上進行訪問,可輕松實現(xiàn)調(diào)試并與外設接口相連。此外,還可將其中的一個數(shù)字 I/O 引腳連接至可提供視覺反饋的 LED。MSP430F2013 擁有出色的 16 MIPS 性能,并高度集成了16 位 Δ-Σ 模數(shù)轉(zhuǎn)換器、16 位定時器、看門狗定時器、掉電檢測器、支持 SPI 和 I2C 的 USI 模塊,以及待機電流僅 0.5微安的 5 種低功耗模式。
上傳時間: 2013-10-24
上傳用戶:wanglf7409
概要2 個對稱的600MHz 高性能Blackfin 內(nèi)核328K Bytes 片內(nèi)存儲器每個 Blackfin 內(nèi)核包括:2 個16 位MAC,2 個40 位ALU,4 個8 位視頻ALU,以及1 個40 位移位器RISC 式寄存器和指令模型,編程簡單,編譯環(huán)境友好先進的調(diào)試、跟蹤和性能監(jiān)視內(nèi)核電壓 0.8V-1.2V,片內(nèi)調(diào)壓器可調(diào)兼容 3.3V 及2.5V I/O256 引腳Mini-BGA 和297 引腳PBGA 兩種封裝外設兩個并行輸入/輸出外圍接口單元,支持ITU-R 656 視頻數(shù)據(jù)格式,可與ADI 的模擬前端ADC 無縫連接2 個雙通道全雙工同步串行接口,支持8 個立體聲I2S 通道2 個16 通道DMA 控制器和1 個內(nèi)部存儲器DMA 控制器SPI 兼容端口12 個通用32-bit 定時/計數(shù)器,支持PWMSPI 兼容端口支持 IrDA 的UART2 個“看門狗”定時器48 個可編程標志引腳1x-63x 倍頻的片內(nèi)PLL
上傳時間: 2013-11-06
上傳用戶:YUANQINHUI
用MDK 生成bin 文件1用MDK 生成bin 文件Embest 徐良平在RV MDK 中,默認情況下生成*.hex 的可執(zhí)行文件,但是當我們要生成*.bin 的可執(zhí)行文件時怎么辦呢?答案是可以使用RVCT 的fromelf.exe 工具進行轉(zhuǎn)換。也就是說首先將源文件編譯鏈接成*.axf 的文件,然后使用fromelf.exe 工具將*.axf 格式的文件轉(zhuǎn)換成*.bin格式的文件。下面將具體說明這個操作步驟:1. 打開Axf_To_Bin 文件中的Axf_To_Bin.uv2 工程文件;2. 打開Options for Target ‘Axf_To_Bin’對話框,選擇User 標簽頁;3. 構(gòu)選Run User Programs After Build/Rebuild 框中的Run #1 多選框,在后邊的文本框中輸入C:\Keil\ARM\BIN31\fromelf.exe --bin -o ./output/Axf_To_Bin.bin ./output/Axf_To_Bin.axf 命令行;4. 重新編譯文件,在./output/文件夾下生成了Axf_To_Bin.bin 文件。在上面的步驟中,有幾點值得注意的是:1. C:\Keil\ARM\BIN31\表示RV MDK 的安裝目錄;2. fromelf.exe 命令的具體語法格式如下:命令的格式為:fromelf [options] input_file命令選項如下:--help 顯示幫助信息--vsn 顯示版本信息--output file 輸出文件(默認的輸出為文本格式)--nodebug 在生成的映象中不包含調(diào)試信息--nolinkview 在生成的映象中不包含段的信息二進制輸出格式:--bin 生成Plain Binary 格式的文件--m32 生成Motorola 32 位十六進制格式的文件--i32 生成Intel 32 位十六進制格式的文件--vhx 面向字節(jié)的位十六進制格式的文件t--base addr 設置m32,i32 格式文件的基地址--text 顯示文本信息文本信息的標志-v 打印詳細信息-a 打印數(shù)據(jù)地址(針對帶調(diào)試信息的映象)-d 打印數(shù)據(jù)段的內(nèi)容-e 打印表達式表print exception tables-f 打印消除虛函數(shù)的信息-g 打印調(diào)試表print debug tables-r 打印重定位信息-s 打印字符表-t 打印字符串表-y 打印動態(tài)段的內(nèi)容-z 打印代碼和數(shù)據(jù)大小的信息
標簽: MDK bin 可執(zhí)行文件
上傳時間: 2013-12-17
上傳用戶:AbuGe
完整性高的FPGA-PCB系統(tǒng)化協(xié)同設計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產(chǎn)生最佳的I/O引腳規(guī)劃,并可透過FSP做系統(tǒng)化的設計規(guī)劃,同時整合logic、schematic、PCB同步規(guī)劃單個或多個FPGA pin的最佳化及l(fā)ayout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節(jié)省更多的走線空間或疊構(gòu)。 Specifying Design Intent 在FSP整合工具內(nèi)可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內(nèi)的包裝,預先讓我們同步規(guī)劃FPGA設計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-11-06
上傳用戶:wwwe
電子發(fā)燒友訊: 飛思卡爾是全球嵌入式處理解決方案、高級汽車電子、消費電子、工業(yè)控制和網(wǎng)絡市場的領(lǐng)導者。從微處理器和微控制器到傳感器、模擬集成電路(IC)和連接,我們的技術(shù)為創(chuàng)新奠定基礎(chǔ),構(gòu)建更加環(huán)保、安全、健康和互連的世界 MC9S12XHY系列是飛思卡爾公司的經(jīng)過優(yōu)化的,汽車16位微控制器產(chǎn)品系列,具有低成本,高性能的特點。該系列是聯(lián)接低端16位微控制器(如:MC9S12HY系列),和高性能32位解決方案的橋梁。MC9S12XHY系列定位于低端汽車儀器群集應用,它包括支持CAN和LIN/J2602通信,并傳送典型的群集請求,如步進失速檢測(SSD)和LCD驅(qū)動器的步進電機控制。 MC9S12XHY系列具有16位微控制器的所有優(yōu)點和效率,同時又保持了飛思卡爾公司現(xiàn)有的8位和16位MCU系列的優(yōu)勢,即低成本、低功耗、EMC和代碼尺寸效率等優(yōu)點。與MC9S12HY系列相同,MC9S12XHY系列可以運行16位寬的訪問,而不會出現(xiàn)外設和存儲器的等待狀態(tài)。MC9S12XHY系列為100引腳LQFP和112引腳LQFP封裝,旨在最大限度地與100LQFP,MC9S12HY系列兼容。除了每個模塊具有I/O端口外,還可提供更多的,具有中斷功能的I/O端口,具有從停止或等待模式喚醒功能。 圖1 MC9S12XHY系列方框圖截圖
上傳時間: 2014-12-31
上傳用戶:66666
完整性高的FPGA-PCB系統(tǒng)化協(xié)同設計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產(chǎn)生最佳的I/O引腳規(guī)劃,并可透過FSP做系統(tǒng)化的設計規(guī)劃,同時整合logic、schematic、PCB同步規(guī)劃單個或多個FPGA pin的最佳化及l(fā)ayout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節(jié)省更多的走線空間或疊構(gòu)。 Specifying Design Intent 在FSP整合工具內(nèi)可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內(nèi)的包裝,預先讓我們同步規(guī)劃FPGA設計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-10-19
上傳用戶:shaojie2080
了解各種D觸發(fā)器
上傳時間: 2013-10-29
上傳用戶:wwwe
PADS元件引腳定義
上傳時間: 2013-11-08
上傳用戶:bnfm
Arduino 是一塊基于開放原始代碼的Simple i/o 平臺,并且具有使用類似java,C 語言的開發(fā)環(huán)境。讓您可以快速 使用Arduino 語言與Flash 或Processing…等軟件,作出互動作品。Arduino 可以使用開發(fā)完成的電子元件例如Switch 或Sensors 或其他控制器、LED、步進電機或其他輸出裝置。Arduino 也可以獨立運作成為一個可以跟軟件溝通的平臺,例如說:flash processing Max/MSP VVVV 或其他互動軟件… Arduino 開發(fā)IDE界面基于開放原始碼原則,可以讓您免費下載使用開發(fā)出更多令人驚奇的互動作品。 什么是Roboduino? DFRduino 與Arduino 完全兼容,只是在原來的基礎(chǔ)上作了些改進。Arduino 的IO 使用的孔座,做互動作品需要面包板和針線搭配才能進行,而DFRduino 的IO 使用針座,使用我們的杜邦線就可以直接把各種傳感器連接到DFRduino 上。 特色描述 1. 開放原始碼的電路圖設計,程式開發(fā)界面免費下載,也可依需求自己修改!! 2. DFRduino 可使用ISP 下載線,自我將新的IC 程序燒入「bootloader」; 3. 可依據(jù)官方電路圖,簡化DFRduino 模組,完成獨立云作的微處理控制器; 4. 可簡單地與傳感器、各式各樣的電子元件連接(如:紅外線,超聲波,熱敏電阻,光敏電阻,伺服電機等); 5. 支援多樣的互動程式 如: Flash,Max/Msp,VVVV,PD,C,Processing 等; 6. 使用低價格的微處理控制器(ATMEGA168V-10PI); 7. USB 接口,不需外接電源,另外有提供9VDC 輸入接口; 8. 應用方面,利用DFRduino,突破以往只能使用滑鼠,鍵盤,CCD 等輸入的裝置的互動內(nèi)容,可以更簡單地達成單人或多人游戲互動。 性能描述 1. Digital I/O 數(shù)字輸入/輸出端共 0~13。 2. Analog I/O 模擬輸入/輸出端共 0~5。 3. 支持USB 接口協(xié)議及供電(不需外接電源)。 4. 支持ISP 下載功能。 5. 支持單片機TX/RX 端子。 6. 支持USB TX/RX 端子。 7. 支持AREF 端子。 8. 支持六組PWM 端子(Pin11,Pin10,Pin9,Pin6,Pin5,Pin3)。 9. 輸入電壓:接上USB 時無須外部供電或外部5V~9V DC 輸入。 10.輸出電壓:5V DC 輸出和3.3V DC 輸出 和外部電源輸入。 11.采用Atmel Atmega168V-10PI 單片機。 12.DFRduino 大小尺寸:寬70mm X 高54mm。 Arduino開發(fā)板圖片
上傳時間: 2013-10-30
上傳用戶:wangzhen1990
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1