亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

幅相誤差

  • 用一片CPLD實現數字鎖相環,用VHDL或V語言.rar

    用一片CPLD實現數字鎖相環,用VHDL或V語言

    標簽: CPLD VHDL 數字鎖相環

    上傳時間: 2013-05-27

    上傳用戶:hewenzhi

  • 基于LabVIEW的優化濾波方法研究.rar

    本文以濾波技術飛速發展,小波濾波優越性的凸現,以及虛擬儀器的易操作等良好特性為背景,以簡單易行和濾波效果良好為研究目的,展開本文信號濾波處理的研究工作。 在深入研究三種小波濾波方法原理和優缺點的基礎上,本文提出了一種新的優化濾波方法,包括以下三個方面: 首先,將靜態小波變換(SWT)應用于濾波處理。利用SWT的平移不變性和冗余性來進行含噪信號的分解,這樣不僅彌補了正交小波變換的不足,而且提高了濾波性能。 然后,提出了基于空域相關的優化閾值函數濾波算法。該算法把小波系數間的相關性應用于閾值濾波。它是在構造出基于空域相關的顯著性函數和基于顯著性函數的閾值濾波過程的基礎上,提出了基于空域相關的優化閾值函數,并且把極小化廣義交叉驗證(GCV)得到均方差(MSE)意義下的最優閾值作用于該優化閾值函數。該濾波算法不僅實現了噪聲的有效去除,而且信號的重要特征也保留完好; 最后,引入了新型鎖相環--正交鎖相環(QPLL)。鑒于QPLL不僅具有鎖定范圍寬、入鎖速度快、鎖定后精度高的性能,而且還具有良好的抑制諧波、噪聲的能力,以及對波形畸變不敏感等良好特性,所以QPLL的引入達到了信號鎖定和優化濾波的目的,使優化濾波方法的設計更具新意,而且取得了更好的濾波效果。 為了驗證優化濾波方法,本文搭建了實驗平臺,它是由FPGA信號采集部分和LabVIEW軟件濾波處理兩個部分構成。通過傳感器采集信號,經過A/D轉換后送入FPGA。以FPGA為CPU控制A/D轉換,并進行波形數據緩存,在接收到LabVIEW的命令后,將存儲的數據送給串口。在LabVIEW中,從串口檢測所需的波形數據,然后通過優化濾波方法將數據進行濾波處理,最后在前面板中把實驗結果顯示出來。 實驗結果表明,該優化濾波方法不僅能實現優良的濾波功能,而且簡單易行,是一種有效的濾波方法。

    標簽: LabVIEW 濾波 方法研究

    上傳時間: 2013-07-20

    上傳用戶:gokk

  • 開關電源共模EMI抑制技術研究.rar

    隨著電力電子技術的發展,開關電源的小型化、高頻化成為趨勢,其中各個部分工作時的電磁干擾問題也越來越嚴重,因此開關電源的電磁兼容性也越來越引起人們的重視。目前,軟開關技術因其能減少開關損耗和提高效率,在開關電源中應用越來越廣泛。本文的主要目的是針對開關電源中的電磁干擾進行分析,研究軟開關技術對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關電源EMI的特點,論述了開關電源中EMI的研究現狀。從電磁干擾的三要素出發,介紹了開關電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩定系統(LISN)的定義和作用。在了解了軟開關基本概念的基礎上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實現過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進行了分析。然后以UC3875為核心,設計了移相全橋ZVS的控制電路和主電路,實現了軟開關。為了對共模干擾進行抑制,本文提出了一種新型的有源和無源相結合的EMI濾波器,即無源部分采用匹配網絡法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進行補償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進行了仿真,并和硬開關條件下的傳導干擾進行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關,在較低頻段改善不大,甚至更加嚴重,而差模干擾有較大衰減的結論。通過對混合濾波器進行仿真,取得了良好的濾波效果,和傳統的無源EMI濾波器相比,在體積和重量上都有一定優勢。

    標簽: EMI 開關電源

    上傳時間: 2013-05-28

    上傳用戶:iswlkje

  • 煙氣脫硫脫硝大容量高頻高壓電源及控制系統的研究.rar

    脈沖電暈法煙氣脫硫脫硝技術是利用電暈放電產生的高能電子與中性分子碰撞,產生自由基和活性粒子,在有氨加入的條件下,將SO2、NOx轉化為硫銨和硝銨。根據現有脈沖電暈法電源設備不能大規模工業化實踐應用的缺點,設計了一種新型的高頻高壓交直流疊加的脫硫脫硝電源。 本文重點介紹了交、直流電源的工作原理,對電源中的串聯諧振情況進行了具體的分析,交流電源采用串聯負載串聯諧振的工作方式,直流電源采用并聯負載串聯諧振的工作方式。通過變壓器升壓和諧振升壓,可使交流電壓的上升率大于200V/us,直流電壓可達到上萬伏。同時計算了電源的主要參數,為實驗打下基礎。為了進一步提高交流電壓的頻率,針對感性負載,采用全橋移相軟開關控制策略,為開關器件提供零電壓關斷條件。通過理論分析、仿真及實驗對軟、硬開關過程及損耗進行比較,證明軟開關對提高開關頻率的促進作用。 為方便對交、直流電壓幅值進行調節,設計了電源控制系統,采用兩個數字PID控制器,能同時對二者的幅值進行控制,并以液晶和鍵盤作為人機交互界面,方便用戶的操作。 交直流疊加的電源可以使反應器產生穩定、寬范圍、有效的流光。交流電壓使放電增強,產生的自由基多,氧化脫除量增加。直流基壓驅使正離子和電子離開流光通道,自由基分布更廣,與SO2等接觸面增加,增強脫硫脫硝效果。 本文也對脫硫脫硝系統的電磁干擾情況進行分析,并采用接地、屏蔽、隔離等方法提高系統的電磁兼容性能。

    標簽: 脫硫 大容量 控制系統

    上傳時間: 2013-04-24

    上傳用戶:6546544

  • 50V50A移相全橋ZVSDCDC變換器的設計.rar

    隨著通訊技術和電力系統的發展,對通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應用于中大功率場合的全橋變換器與軟開關的結合解決了這一問題。因此,對其進行研究設計具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關技術,且根據移相控制PWM全橋變換器的主電路拓撲結構,選定適合于本論文的零電壓開關軟開關技術的電路拓撲,并對其基本工作原理進行闡述,同時給出ZVS軟開關的實現策略。 其次,對選定的主電路拓撲結構進行電路設計,給出主電路中各參量的設計及參數的計算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數設計、高頻變壓器及諧振電感的參數設計以及輸出整流濾波電路的參數設計。 然后,論述移相控制電路的形成,對移相控制芯片進行選擇,同時對移相控制芯片UC3875進行詳細的分析和設計。對主功率管MOSFET的驅動電路進行分析和設計。 最后,基于理論計算,對系統主電路進行仿真,研究其各部分設計的參數是否合乎實際電路。搭建移相控制ZV SDC/DC全橋變換器的實驗平臺,在系統實驗平臺上做了大量的實驗。 實驗結果表明,論文所設計的DC/DC變換器能很好的實現軟開關,提高效率,使輸出電壓得到穩定控制,最后通過調整移相控制電路,可實現直流輸出的寬范圍調整,具有很好的工程實用價值。

    標簽: ZVSDCDC 50V50A 移相全橋

    上傳時間: 2013-08-04

    上傳用戶:zklh8989

  • 基于DSP的逆變電源數字控制技術的研究.rar

    隨著現代科技的迅速發展,逆變電源的應用越來越廣泛。同時,各行各業對逆變電源的性能也提出了更高的要求。好的逆變電源輸出波形要求不但具有高的穩態性能,還應有快的動態響應。單一的控制策略很難同時滿足這兩方面的要求。因此,各種控制策略取長補短、相互滲透,構成復合控制器,是一種趨勢所在。 本文討論了當今各種比較流行的數字控制策略的優缺點,重點分析了無差拍控制和重復控制這兩種控制策略的控制原理,并對其控制算法做了適當改進。無差拍控制動態性能極佳,但其穩態性能不理想,尤其是在帶非線性負載時輸出電壓波形的總諧波畸變較大;而重復控制恰恰相反,它有著很好的穩態性能,但由于周期延遲環節的存在,控制指令不是立即輸出,而是滯后一個參考周期才輸出,使其動態性能較差。本文采用單相全橋拓撲結構為逆變器主電路,建立了它的連續狀態空間模型和離散狀態空間模型,分析了它的開環輸出特性,并分別闡述了改進的無差拍控制器和重復控制器參數的設計方法。 文章提出將改進的無差拍控制和重復控制這兩種控制策略相結合,組成復合控制策略。利用MATLAB建立了控制系統的仿真模型,仿真實驗結果證明該復合控制策略能使逆變電源獲得理想的穩態和動態性能。最后介紹了以高性能數字信號處理器TMS320F2812為控制核心的逆變電源控制系統的軟硬件設計。

    標簽: DSP 逆變電源數字 控制技術

    上傳時間: 2013-07-31

    上傳用戶:liber

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路??傮w而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片?,F在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • WCDMA數字直放站數字上下變頻及降低峰均比的研究與FPGA實現.rar

    隨著3G網絡建設的展開,移動用戶數量逐漸增加,用戶和運營商對網絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網絡投資中占有很大比例,并且基站選址是建網的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優點在我國移動網絡上有著大量的應用。目前,直放站已成為提高運營商網絡質量、解決網絡盲區或弱區問題、增強網絡覆蓋的主要手段之一。但由于傳統的模擬直放站受周邊環境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統一的協議規范,無法滿足系統廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數字化來解決這些問題。 本文正是以設計新型數字化直放站為目標,以實現數字中頻系統為研究重心,圍繞數字中頻的相關技術而展開研究。 文章介紹了數字直放站的研究背景和國內外的研究現狀,闡述了數字直放站系統的設計思想及總體實現框圖,并對數字直放站數字中頻部分進行了詳細的模塊劃分。針對其中的數字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現方案,最終利用FPGA實現了數字變頻模塊的設計。 在數字直放站系統中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現方式,并指出其中間級窄帶濾波器采用內插級聯的方式實現,最后整個算法在FPGA上實現。 在軟件無線電思想的指導下,本文利用系統級的設計方法完成了WCDMA數字直放站中頻系統設計。遵照3GPP等相關標準,完成了系統的仿真測試和實物測試。最后得出結論:該系統實現了WCDMA數字直放站數字中頻的基本功能,并可保證在現有硬件不變的基礎上實現不同載波間平滑過渡、不同制式間輕松升級。

    標簽: WCDMA FPGA 數字

    上傳時間: 2013-07-07

    上傳用戶:林魚2016

  • 基于DSP與FPGA的兩相混合式步進電機細分驅動的實現.rar

    在步進電機驅動方式中,效果最好的是細分驅動,當今高端的步進電機驅動器基本都采用這種技術。步進電機的細分驅動技術是一門綜合了數字化技術、集成控制技術和計算機技術的新技術,被廣泛應用于工業、科研、通訊、天文等領域。 本文設計了一種基于DSP以及FPGA的兩相混合式步進電機SPWM(正弦脈寬調制)波細分驅動系統。在DSP系統中采用TMS320I.F2407A微控制器作為核心控制器件,用軟件產生SPWM波;在FPGA系統中采用FPGA芯片,通過VerilogHDL語言,實現了SPWM波;在功率驅動級電路上采用雙極性H橋的驅動方式。最終實現了對兩相混合式步進電機SPWM波細分驅動,大大提高了步進電機的運轉性能。 本文介紹了兩相混合式步進電機的工作原理、控制原理以及細分驅動的基本原理。通過對恒轉矩細分驅動的分析,提出了兩相混合式步進電機SPWM波細分驅動的方案,并給出了SPWM波產生的數學模型。最后,對步進電機的SPWM波細分驅動系統進行了實驗測量,給出了實驗結果。 實驗的結果表明,設計的基于DSP與FPGA的SPWM波細分驅動系統可以很好地克服電機低頻振蕩的問題,提高電機在中、低速運行的性能。電機的掃描范圍與理論值基本接近;微步距在誤差允許的范圍內也基本可以滿足要求。

    標簽: FPGA DSP 步進電機

    上傳時間: 2013-04-24

    上傳用戶:WANGLIANPO

主站蜘蛛池模板: 锦屏县| 松原市| 故城县| 屏南县| 连江县| 临朐县| 沛县| 奉化市| 宁陕县| 西藏| 沂水县| 贵港市| 定边县| 和静县| 舟山市| 新平| 黔西县| 崇礼县| 方山县| 海南省| 正宁县| 华蓥市| 公主岭市| 井陉县| 密山市| 保德县| 龙口市| 阜康市| 贡山| 阳原县| 南丰县| 西青区| 大田县| 策勒县| 富锦市| 濮阳市| 恩平市| 江源县| 桃园市| 区。| 昌吉市|