亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

常用單位

  • 基于ARMCPLD的高速運動控制器的開發和應用

    目前運動控制主要有兩種實現方式,一是使用PLC加運動控制模塊來實現:二是使用PC加運動控制卡來實現。兩者各有優缺點,但兩者有以下共同的缺點:一是由于它們兒乎都是采用通用微控制器(MCU和DSP)來實現電機控制,由于受CPU速度的限制,以及CPU的多個進程同時處理,故無法在控制精度和控制速度比較高的場合中應用。二是它們的設計只是把運動控制部件當作系統的一個部分,如果要完成一個機械設備的完整控制,還需要輔助有其他的數字量/模擬量控制設備。這樣在提高了系統成本的同時,也降低了系統的可靠性。 論文設計了一種基于ARM+CPLD的高速運動控制器,該控制器采用高速的CPLD處理器來完成電機的閉環控制,輔助以NXP的32位ARM7TDMI處理器LPC231X來實現復雜的運動規劃,使得運動控制精度更高、速度更快、運動更加平穩;同時為系統擴展了常規運動控制卡不具備的通用I/O接口,除開4軸運動控制所需要的8點高速脈沖輸入和8點高速脈沖輸出外,系統具有24點數字量輸入(可選共陰或共陽),25點繼電器輸出,僅一臺這樣的專用設備就可以完成4軸運動控制和設備上其它開關量控制。 系統采用可移植的軟、硬件設計。硬件上以運動控制部件為核心,可以方便的在ARM處理器預留的資源上擴展出數字輸入,數字輸出,AD輸入,DA輸出等常用功能模塊。系統軟件構架如下:在最上層,系統采用μC/OS-Ⅱ操作系統來完成系統任務調度;在底層,將底層設備的操作打包編寫成底層驅動的形式,可直接供用戶程序調用;在中間層,可根據不同的用戶要求編寫用戶程序,再將其傳遞給μC/OS-Ⅱ來調度該用戶程序。 將該運動控制器應用于工業應用中的套標機,在對套標機進行運動分解之后,結合套標機的電氣特性,很好的實現了運動控制器在套標機上的二次開發,滿足了套標機在現場中的應用。

    標簽: ARMCPLD 運動控制器

    上傳時間: 2013-04-24

    上傳用戶:牛津鞋

  • 18B20源程序加上位機溫度顯示應用程序包

    18B20源程序加上位機溫度顯示應用程序包

    標簽: 18B20 源程序 上位機 溫度顯示

    上傳時間: 2013-06-03

    上傳用戶:xuanjie

  • 51單片機C語言常用模塊與綜合系統設計實例精講

    51單片機C語言常用模塊與綜合系統設計實例精講,包含源代碼和電路原理圖

    標簽: 51單片機C語言 模塊 設計實例

    上傳時間: 2013-05-20

    上傳用戶:songyuncen

  • 基于ARM的超聲波液位計的研制

    液位是工業生產中常見的測量參數,化工、石油、污水處理等各類工廠企業都要進行液位測量。目前,液位檢測技術飛速發展,新的液位測量儀表量程大、精度高、功能全,我國新型液位儀表大多依靠進口。由于超聲波測量液位具有非接觸測量、可測低溫介質、能夠定點和連續測量等優點,近年來,超聲液位測量技術取得了長足的進步,己成功應用于江河水位、化學和制藥工業、食品加工、罐裝液位等多種領域。 本文研制的是基于ARM的超聲波液位計。傳統的超聲波液位計一般使用8位的單片機作處理器,采用電子元件捕捉到超聲波回波信號后產生中斷,判斷超聲波的傳播時間。本文提出了使用32位ARM芯片做處理器,采用數字信號處理的方法來判斷超聲波傳播時間的設計方案。 本文使用高性能的ARM7TDMI-S內核的芯片LPC2119作為系統的運算控制器,加強了系統對超聲波回波信號的處理能力;使用A/D轉換器將回波信號轉換為數字信號,采用數字濾波處理信號,利用數值處理來判斷超聲波回波信號的起始點,提高了液位的測量精度;采用單換能器收發一體式電路設計,簡化了液位的計算;利用LPC2119芯片內部的CAN總線控制器設計了CAN總線通信接口;選用一線式數字溫度傳感器DSl8820進行溫度補償,避免了由于環境溫度的變化而產生的測量誤差。ARM芯片豐富的內部資源和I/0口線有利于今后擴展功能,升級系統。本超聲波液位計使用方便,精度高,能滿足工業生產中的要求。

    標簽: ARM 超聲波液位計

    上傳時間: 2013-04-24

    上傳用戶:lwt123

  • 8位MCU架構研究及基于FPGA的IP驗證平臺實現

    本文首先介紹了主流8位MCU(微控制器)的通用架構,通過比較分析主流國際MCU半導體供應商的MCU產品,結合作者在德國英飛凌公司的項目實踐,分析了英飛凌XC866系列8位MCU的架構特點和功能特性。在此基礎上,介紹了該MCU芯片的系統集成方法,以及組成模塊的架構和功能。 LlN協議是當前廣泛應用的車載局部互連協議,作為英飛凌XC866MCU上很關鍵的一個外圍IP,本論文在介紹了MCU架構基礎上,設計實現了LlN控制器。LIN協議是UART在數據鏈路層上的擴展,其關鍵是LlN協議數據鏈路層的檢測實現。本文給出了一種可靠,高效的協議檢測機制,從而使軟件和硬件更好配合工作完成協議檢測。在完成LlN控制器設計后,本文結合了XC866ADC的架構,介紹了ADC模擬和系統的數字接口概念和實現要點,介紹了如何考慮分析選擇合理的數字接口方案。論文最后以XC866的系統架構為基礎,提出了一種高效的基于FPGA的IP原型驗證平臺方案,并以LlN控制器作為驗證這一平臺的IP,在FPGA上成功的實現了驗證方案。論文同時介紹了從SOC設計向FPGA原型驗證轉換時的處理方法及工程經驗,介紹了MCU及驗證平臺的測試平臺思想,以及基于FPGA原型和邏輯分析儀實時測試的MCU固件代碼覆蓋率測試方法。 目前8位MCU在中低端的應用越來越廣泛,特別是目前發展迅速的汽車電子和消費電子領域。因此對MCU架構的不斷研究和提高,對更多面向應用領域的IP的研究和設計,以及如何更快速的實現芯片驗證將極大的推動MCU在各個領域的應用和推廣,將產生極大的經濟和應用價值。

    標簽: FPGA MCU 8位 架構

    上傳時間: 2013-07-14

    上傳用戶:李夢晗

  • protel dxp常用元件集成庫

    各種封裝的常用芯片和元器件的protel集成庫,方便項目開發

    標簽: protel dxp 元件 集成庫

    上傳時間: 2013-06-05

    上傳用戶:tzl1975

  • 12位4通道并行串行模數轉換芯片ADS7824的原理及應用

    ADS7824是美國BB公司生產的12位開關電容式逐次逼近型模/數轉換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點.文中詳細介紹了ADS7824的工作原理、引腳定義、工作

    標簽: 7824 ADS 4通道 并行

    上傳時間: 2013-07-08

    上傳用戶:yy307115118

  • MVB1類設備控制器的FPGA設計

    本文對TCN中的MVB技術進行了研究,并在深入了解MVB的通信機制的基礎上,提出了采用FPGA替代MVB控制器專用芯片的解決方法。根據TCN協議,連接在MVB上的設備可以分為5類,其中1類設備可以在不需要CPU的基礎上實現自動通信,最為常用。本設計的目的就是采用FPGA替代MVB1類設備控制器。 文章采用自頂向下的模塊化設計方法,根據MVB1類設備控制器要實現的功能,將設計劃分為3個模塊:發送模塊、接收模塊和MVB1類模式控制模塊。其中發送模塊又劃分為位控制單元、CRC生成單元、FIFO單元和曼徹斯特編碼單元等。接收模塊又劃分為幀起始檢測單元、時鐘恢復單元、幀分界符檢測單元、數據譯碼單元、CRC校驗單元、譯碼控制單元和長度錯誤檢測單元等。MVB1類模式控制模塊又劃分為報文錯誤處理單元、主幀寄存器單元、TM控制單元和主控單元等。上述各模塊的RTL級設計都是采用硬件描述語言Verilog實現的。

    標簽: MVB1 FPGA 設備 控制器

    上傳時間: 2013-07-21

    上傳用戶:dengzb84

  • 64位MIPS微處理器的模塊設計和FPGA驗證

      作為嵌入式系統核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個SOC的性能。  與國際先進技術相比,我國在這一領域的研究和開發工作還相當落后,這直接影響到我國信息產業的發展。本著趕超國外先進技術,填補我國在該領域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進行了自己的努力和嘗試。經過幾年的探索,已經有多種自主知識產權的處理器芯片完成了設計驗證并逐漸進入市場化階段。我國已結束無“芯”的歷史,并向設計出更高性能處理器的目標邁進。  艾科創新微電子公司的VEGA處理器,是公司憑借自己的技術力量和科研水平設計出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構架,采用五級流水線的設計,并且使用了高性能處理器所廣泛采用的虛擬內存管理技術。設計過程中采用自上而下的方法,根據其功能將其劃分為取指、譯碼、算術邏輯運算、內存管理、流水線控制和cache控制等幾個功能塊,使得我們在設計中能夠按照其功能和時序要求進行。  本文的首先介紹了MIPS微處理器的特點,通過對MIPS指令集和其五級流水線結構的介紹使得對VEGA的設計有了一個直觀的認識。在此基礎上提出了VEGA的結構劃分以及主要模塊的功能。作為采用虛擬內存管理技術的處理器,文章的主要部分介紹了VEGA的虛擬內存管理技術,將VEGA的內存管理單元(MMU)尤其是內部兩個翻譯后援緩沖(TLB)的設計作為重點給出了流水線處理器設計的方法。結束總體設計并完成仿真后,并不能代表設計的正確性,它還需要我們在實際的硬件平臺上進行驗證。作為論文的又一重點內容,介紹了我們在VEGA驗證過程中使用到的FPGA的主要配置單元,FPGA的設計流程。VEGA的FPGA平臺是一完整的計算機系統,我們利用在線調試軟件XilinxChipscope對其進行了在線調試,修正其錯誤。  經過模塊設計到最后的FPGA驗證,VEGA完成了其邏輯設計,經過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達到120MHz的工作頻率,可在其平臺上運行Windows-CE和Linux嵌入式操作系統,達到了預計的設計要求。  

    標簽: MIPS FPGA 微處理器 模塊設計

    上傳時間: 2013-07-07

    上傳用戶:標點符號

  • 8位電流模模數轉換器設計研究

    8位電流模模數轉換器設計研究 8位電流模模數轉換器設計研究

    標簽: 8位 電流模 模數轉換器

    上傳時間: 2013-06-21

    上傳用戶:kaixinxin196

主站蜘蛛池模板: 扶绥县| 汝阳县| 连平县| 辽阳市| 荥经县| 雷山县| 长丰县| 扎鲁特旗| 交城县| 白山市| 山阴县| 绥宁县| 洪雅县| 文昌市| 安达市| 怀宁县| 广平县| 武强县| 衡水市| 宜丰县| 司法| 民县| 文水县| 洪泽县| 淮南市| 襄汾县| 启东市| 高安市| 科尔| 西乌| 遂溪县| 日照市| 丹江口市| 沙坪坝区| 郧西县| 延川县| 梁山县| 广汉市| 吉木萨尔县| 阿城市| 辽阳县|