文章介紹了一種在現場可編程門陣列(FPGA)上實現UART 的方法。UART 的波特率可設置調整,工作狀態可讀取。系統結構進行了模塊化分解,使之適應自頂向下(Top-Down)的設計方
上傳時間: 2013-04-24
上傳用戶:cjl42111
語音通信是人類通信的重要組成部分,伴隨著數字通信技術和計算機技術的發展,特別是Internet的出現,基于因特網的數字語音通信技術得了到迅速的發展。由于設備、環境、人為操作等因素的影響,網絡上傳輸的語音信號可能出現忽大忽小的情況,為了得到較好的語音信號輸出效果,需要在接收端對語音信號進行處理。針對以上情況,本文研究并實現了基于ARM的網絡語音AGC系統。 本文結合嵌入式系統和AGC技術的發展,設計實現了一個基于ARM的網絡語音AGC系統。本文首先對AGC算法進行了深入研究,在對LMS算法進行研究的基礎上提出了一種基于LMS的數字語音AGC算法,通過Matlab軟件對算法進行了仿真;設計了一個由AT91RM9200微處理器、網絡控制器、音頻芯片構成的嵌入式AGC處理終端硬件平臺,構建了嵌入式Linux操作系統,并在此基礎上設計實現了網絡語音AGC系統的下位機終端。該終端主要實現了用基于LMS的數字語音AGC算法實時地處理從網絡上傳過來的忽大忽小的數字語音信號,取得良好的語音信號輸出,并且穩定性可靠;設計實現了上位PC機程序,上位機實現了通過網絡將數字語音信號實時地傳送到嵌入式終端的功能。 本設計采用高性能微處理器,配合嵌入式Linux強大支持功能的實現方案,具有高性能、低成本、小型化、實時性強等諸多優點。相比傳統的實現架構,該設計具有更好的靈活性和操作性,性價比更高,功能更強大,同時可擴展性和可移植性也更好,具有一定的技術先進性和廣泛的應用前景。
上傳時間: 2013-06-11
上傳用戶:幾何公差
電力變壓器是電力系統的重要設備之一,其安全運行對于保障電力系統的安全可靠運行意義重大。對變壓器繞組進行狀態檢測和故障診斷,及時發現變壓器的事故隱患,避免事故的發生,對提高變壓器運行的安全可靠性,具有十分重要的意義。 本文分變壓器繞組變形檢測基礎、嵌入式系統設計基礎、硬件設計和軟件設計四個部分。前兩個部分主要介紹基礎的背景知識:首先簡要介紹了變壓器繞組變形的幾種測試方法與比較,重點介紹了頻響法的診斷原理與模型;然后介紹了嵌入式系統的概念與組成,特別是Linux在ARM上的相關移植。后面的兩個部分則在前面的理論基礎上分別從硬件和軟件介紹了如何實現基于嵌入式系統的變壓器繞組變形測試儀:在硬件部分中,利用S3C2410A自帶的USB控制器、LCD控制器、SD卡控制器,簡化了系統設計,并針對系統需要設計了掃頻信號發生器、數據高速采集與緩存等模塊;在軟件部分中,介紹了ARM基于Linux操作系統的I/O口、USB、LCD驅動的編寫,以及相關應用程序的編寫包括數據采集部分程序、LCD、串口通訊程序等,同時本文充分考慮了通訊環節可能引起的延遲問題以及提高系統資源利用效率等因素,提出了將系統設計成多進程的思路,并實現之。
上傳時間: 2013-04-24
上傳用戶:fsypc
《現代數字系統設計》侯伯亨 徐君國 劉高平 西安電子科技大學出版社 2004 了解用自動設計工具設計電子線路的基本方法和設計自動化工具的基本理論和技術。 掌握硬件描述語言VHDL,能利用EDA工具設計數字系統。
標簽: 數字系統設計
上傳時間: 2013-04-24
上傳用戶:bruce5996
闡述了一種基于反射式光電傳感器的直流電機測速及控制系統K該系統可適用于無法采用旋轉編碼器和測速電機進行直流電機測速與控制的場合L 文中采用斯密特觸發器、異或門、D 觸發器以及可逆計數器設計了可用于脈沖
上傳時間: 2013-05-17
上傳用戶:busterman
隨著新的控制算法的應用和電子技術的發展,移動機器人正朝著高速度、高精度、開放化、智能化、網絡化方向發展,對控制系統也提出了更高的要求。移動機器人要實現高速度、高精度的位置控制和軌跡跟蹤,必須依賴先進的控制策略和優良的運動控制系統。 導航是移動機器人最具挑戰性的能力之一,機器人感知、定位、認知及運動控制的性能是決定導航成功的關鍵因素。根據課題“仿生導航系統”的要求,本文選擇“主控制器+運動控制器+英特網遠程無線監控”結構進行導航移動機器人控制系統的設計。首先分析導航移動機器人體系結構,建立機器人運動學模型,最后詳細闡述控制系統的全部開發過程,包括控制系統需求分析、總體設計、功能模塊的劃分及軟硬件的設計與實現,并對無線通信及英特網通訊做了一些基礎研究,開發了無線通訊模塊軟件和上位機軟件。 在控制系統的硬件設計方面,主要包括基于 LPC2138 的主控制單元、基于HCTL-1100 的運動控制單元、基于 6N137 的光電隔離單元、基于 LMD18200 的功率放大單元、傳感器接口單元及上位機無線通訊單元的電路設計。軟件方面,在μC/OS-Ⅱ實時操作系統的多任務環境下,利用其任務調度功能,合理地協調和組織了控制系統的各項硬件資源,提高了整個系統的實時性和可靠性。上位機采用的無線通訊、Internet 通訊以及可視化監控程序界面,讓用戶可以方便直觀地遠程觀察和控制機器人。 該控制系統的研制為仿生傳感器性能測試提供了一個良好的實驗平臺,經過實驗,驗證了系統的可行性,系統的各項功能及控制精度滿足設計要求。
上傳時間: 2013-05-22
上傳用戶:Zxcvbnm
隨著安全通信數據速率的提高,關鍵數據加密算法的軟件實施成為重要的系統瓶頸.基于FPGA的高度優化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達到所要求的加密處理性能(每秒的SSL或RSA運算次數)基準.網絡的迅速發展,對安全性的需要變得越來越重要.然而,盡管網絡技術進步很快,安全性問題仍然相對落后.由于FPGA所提供的設計優勢,特別是新的高速版本,網絡系統設計人員可以在這些網絡設備中經濟地實現安全性支持.FPGA是實現設計靈活性和功能升級的關鍵,對于容錯、IPSec協議和系統接口問題而言這兩點非常重要.而且,FPGA還為網絡系統設計人員提供了適應不同安全處理功能以及隨著安全技術的發展方便地增加對新技術支持的能力.標準加密/解決以及認證算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被廣泛用于全球網絡安全系統中.本文介紹了基于PCI總線的加密卡的研制,硬件板卡的結構,著重論述了加密卡上加密模塊的實現,即用FPGA實現3DES及IDEA、MD5算法的過程,加密卡的工作原理,加密卡中多種密碼算法的配置原理,最后對3DES算法及IDEA、MD5算法的實現進行仿真,并繪制了板卡的原理圖,對PCI接口原理進行了闡述.在論文中,首先闡述了數據加密原理.介紹了數據加密的算法和數據加密的技術發展趨勢,并重點說明了3DES的算法.由于加密卡的生存空間在于其高速的加密性能與便捷的使用方式,所以,我們的加密卡采用的是基于PCI插槽的結構,遵從的是PCI2.2規范,理解并掌握PCI總線的規范是了解整個系統的重要一環,本文講述了PCI總線的特點和性能,以及總線的信號.由于遵從高速性的要求,我們在硬件選型的時候,選用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能強,速度也非???但目前價格仍然太高,不適合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能適中,價格低廉,產品成熟等特點,是較好的選擇.FPGA選用的XILINX公司的XC2V3000,在隨后的文章中,我們將會對這些器件特性做相應說明.并由此得出電路原理圖的繪制.文章的重點之一在于3DES算法及IDEA、MD5算法的FPGA實現,以Xilinx公司VIRTEXII結構的VXC2V3000為例,闡述用FPGA高速實現3DES算法及IDEA、MD5算法的設計要點及關鍵部分的設計.
上傳時間: 2013-04-24
上傳用戶:qazwsc
數字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據香農信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術,可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現最佳譯碼與準最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統,作為包括WCDMA,CDMA2000和TD-SCDMA在內的信道編碼的標準方案。 本文研究了CDMA2000業務通道中的幀結構,對CDMA2000系統中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應的譯碼性能仿真。我們設計了一種可用于CDMA2000通信系統的通用、高速維特比譯碼器。該譯碼器在設計上具有以下創新之處:(1)采用通用碼表結構,支持可變碼率;幀控制模塊和頻率控制器模塊的設計中采用計數器、定時器等器件實現了可變幀長、可變數據速率的數據幀處理方式。(2)結合流水線結構思想,利用四個ACS模塊并行運行,加快數據處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結構進行優化,防止數據讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設計結果在APEXEP20K30E芯片上進行了硬件實現。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統時鐘下,內部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結構具有很強的通用性和高速性,可以方便地應用于CDMA2000移動通信系統。
上傳時間: 2013-06-24
上傳用戶:lingduhanya
本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現思路和方法進行相關研究。 近年來無線局域網IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發一套擴頻通信芯片具有重大的現實意義。無線擴頻通信系統與常規通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯級聯碼+兩次交織”的信道編碼方案。串聯的級聯碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現有仿真系統的誤符號率。 本論文的內容安排如下:第一章介紹了無線擴頻通信技術的發展狀態以及國內外開發擴頻通信芯片的現狀,并給出了本論文的研究內容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯級聯碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發基帶擴頻通信系統的設計思路和方法。首先對FPGA開發流程以及實際開發的工具進行了簡要的介紹,然后給出了擴頻通信系統的總體設計。對發射和接收子系統中信道編碼、解碼等相關功能模塊的實現原理和方法進行分析。第七章對論文的工作進行總結。
上傳時間: 2013-07-18
上傳用戶:hbsunhui
當前,嵌入式系統已經廣泛地應用到人們生活的各個領域。同時,隨著嵌入式處理器性能的不斷增強,特別是32位高性能嵌入式微處理器的廣泛使用,嵌入式操作系統逐漸成為嵌入式系統中最重要的組成部分。而在各種嵌入式操作系統中,IAnux憑借其代碼公開,性能穩定,網絡功能強大等多方面的優勢,在嵌入式系統中被廣泛地采用,得到了嵌入式系統設計者的普遍認可。研究Linux操作系統理論,進行嵌入式Linux系統的移植和應用程序的開發,具有重要的理論意義和現實意義。 研究課題以32位ARM架構的嵌入式處理器$3C2410A為硬件平臺核心,系統地介紹了S3C2410A處理器和系統的硬件組成。在此基礎上重點研究了嵌入式Linux系統的構建和移植,其中首先研究了基于Linux的嵌入式交叉開發環境的構建。之后詳細地研究了系統引導程序的原理,分析了系統引導程序VIVI的結構并在此基礎上實現了VIVI的移植。接下來論文研究了ARM Linux內核結構和啟動引導過程,討論了ARM Linux內核移植及配置編譯的具體方法和過程。作為嵌入式Linux移植的另外一個重點,課題還詳細地研究了嵌入式Linux根文件系統的結構、根文件系統內容的構建以及如何為嵌入式系統進行多文件系統的選擇。在完成Linux內核與文件系統的移植后研究了嵌入式Linux驅動程序的原理,設計了S3C2410A微處理器擴展CAN總線接口,給出了ARM Linux上CAN設備驅動程序實現方法。課題最后還研究了嵌入式Linux系統下的圖形用戶界面,在分析國內外嵌入式GUI的特點和MiniGUI的技術優勢基礎上,介紹了為嵌入式Linux系統配置、編譯和安裝MiniGUI的方法,而且以一個狀態顯示界面程序為實例介紹了MiniGUI程序的設計方法。
上傳時間: 2013-04-24
上傳用戶:wangyi39