eZ430-F2013 是一款完整的 MSP430 開發工具,其在小巧的便攜式 USB 棒狀盒內提供了評估 MSP430F2013 以及完成整個項目所需的全部軟硬件。eZ430-F2013 集成了 IAR Embedded Workbench 或 Code Composer Studio 集成開發環境 (IDE),通過選擇設計一個獨立的系統,或選擇分離可移動的目標板并整合到現有設計中來提供完全仿真。USB 端口可為超低功耗 MSP430 提供所需的工作電源,因而無需使用外接電源。MSP430F2013 上的所有 14 個引腳都可在 MSP-EZ430D 目標板上進行訪問,可輕松實現調試并與外設接口相連。此外,還可將其中的一個數字 I/O 引腳連接至可提供視覺反饋的 LED。MSP430F2013 擁有出色的 16 MIPS 性能,并高度集成了16 位 Δ-Σ 模數轉換器、16 位定時器、看門狗定時器、掉電檢測器、支持 SPI 和 I2C 的 USI 模塊,以及待機電流僅 0.5微安的 5 種低功耗模式。
上傳時間: 2013-10-24
上傳用戶:wanglf7409
完整性高的FPGA-PCB系統化協同設計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產生最佳的I/O引腳規劃,并可透過FSP做系統化的設計規劃,同時整合logic、schematic、PCB同步規劃單個或多個FPGA pin的最佳化及layout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節省更多的走線空間或疊構。 Specifying Design Intent 在FSP整合工具內可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內的包裝,預先讓我們同步規劃FPGA設計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-11-06
上傳用戶:wwwe
當許多編程人員從事這項工作但又不使用源代碼管理工具時,源代碼管理幾乎不可能進行。Visual SourceSafe是Visual Basic的企業版配備的一個工具,不過這個工具目的是為了保留一個內部應用版本,不向公眾發布(應當說明的是,M i c r o s o f t并沒有開發Visual SourceSafe,它是M i c r o s o f t公司買來的) 。雖然Visual SourceSafe有幫助文本可供參考,但該程序的一般運行情況和在生產環境中安裝 Visual SourceSafe的進程都沒有詳細的文字說明。另外,Visual SourceSafe像大多數M i c r o s o f t應用程序那樣經過了很好的修飾,它包含的許多功能特征和物理特征都不符合 Microsoft Wi n d o w s應用程序的標準。例如,Visual SourceSafe的三個組件之一(Visual SourceSafe Administrator)甚至連F i l e菜單都沒有。另外,許多程序的菜單項不是放在最合適的菜單上。在程序開發環境中實現Visual SourceSafe時存在的復雜性,加上它的非標準化外觀和文檔資料的不充分,使得許多人無法實現和使用 Visual SourceSafe。許多人甚至沒有試用 Vi s u a l S o u r c e S a f e的勇氣。我知道許多高水平技術人員無法啟動Visual SourceSafe并使之運行,其中有一位是管理控制系統項目師。盡管如此,Visual SourceSafe仍然不失為一個很好的工具,如果你花點時間將它安裝在你的小組工作環境中,你一定會為此而感到非常高興。在本章中我并不是為你提供一些指導原則來幫助你創建更好的代碼,我的目的是告訴你如何使用工具來大幅度減少管理大型項目和開發小組所需的資源量,這個工具能夠很容易處理在沒有某種集成式解決方案情況下幾乎無法處理的各種問題。
上傳時間: 2013-10-24
上傳用戶:lgd57115700
完整性高的FPGA-PCB系統化協同設計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產生最佳的I/O引腳規劃,并可透過FSP做系統化的設計規劃,同時整合logic、schematic、PCB同步規劃單個或多個FPGA pin的最佳化及layout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節省更多的走線空間或疊構。 Specifying Design Intent 在FSP整合工具內可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內的包裝,預先讓我們同步規劃FPGA設計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-10-19
上傳用戶:shaojie2080
Spartan-3AN 器件帶有可以用于儲存配置數據的片上Flash 存儲器。如果在您的設計中Flash 存儲器沒有與外部相連,那么Flash 存儲器無法從I/O 引腳讀取數據。由于Flash 存儲器在FPGA 內部,因此配置過程中Spartan-3AN 器件比特流處于隱藏狀態。這一配置成了設計安全的起點,因為無法直接從Flash 存儲器拷貝設計。
上傳時間: 2013-10-31
上傳用戶:R50974
串口的仿真功能 完全支持 單步不支持 串口中斷 用戶可以使用 用戶不能使用 定時器2 不占用 使用 P0,P2 口仿真 完全仿真 只能用作總線 89C52等嵌入式CPU仿真 支持 不支持 系統使用CPU 雙CPU設計 單CPU 占用用戶堆棧 2個字節 6個字節 I/O引腳占用 一條(p3.5) 兩條(p3.0,p3.
上傳時間: 2015-06-06
上傳用戶:klin3139
迄今為止,本書已介紹了可在Microsoft Wi n d o w s操作系統中使用的全部網絡A P I函數。 利用這些函數,我們的應用程序可通過網絡,建立與其他程序的通信聯系。在那些討論中, 我們在很大程度上將重點放在七層O S I模型的應用層和表示層上面
標簽:
上傳時間: 2015-07-08
上傳用戶:royzhangsz
struts的詳細說明,是struts的經典經驗集合,對于做web開發的技術人員來說恨合適d o dio 哦!感覺寫的恨不錯就發上來了!
標簽: struts
上傳時間: 2016-01-01
上傳用戶:懶龍1988
TOOLSTICK C8051F931擴展板使用指南: ToolStick開發板是為工程師使用及學習C8051F單片機提供一個軟硬件開發平臺,并且支持IDE開發環境。ToolStick開發平臺包括底板和擴展板兩部分,其中底板通過USB接口連接PC,為MCU與PC通訊提供通道。擴展板上包含目標芯片及一些典型的應用電路(包括GPIO控制LEDs、電位器、一個普通按鍵、一個電容觸摸按鍵及一些外引的I/O引腳)。 目錄: 1.操作說明 2、擴展板組成 3、ToolStick的開發初衷 4、支持軟件 5、ToolStick C8051F931擴展板數據日志演示程序 6.使用ToolStick F931擴展板的功能演示 7.附帶的演示程序 8. C8051F931 子板原理圖
標簽: TOOLSTICK C8051F931 ToolStick C8051F
上傳時間: 2016-06-18
上傳用戶:xyipie
CH452的2線接口,不含按鍵中斷為2個I/O引腳,含按鍵中斷為3個I/O,兼容I2C/IIC時序 對于頻率低于24MHz的MCS51,為了節約傳輸時間,可以適當減少SCL/SDA之間的延時
上傳時間: 2016-08-27
上傳用戶:Divine