德州儀器 (TI) 處理器幾乎能滿足您所能想到的各種應用需求。我們陣營強大的處理器系列擁有各種價位、性能及功耗的產(chǎn)品可供選擇,能滿足幾乎任何數(shù)字電子設計的要求。利用 TI 廣博的系統(tǒng)專業(yè)知識、針對外設設計的全方位支持以及隨時可方便獲得的全套軟件與配套模擬組件,您能夠?qū)崿F(xiàn)無窮無盡的設計方案。德州儀器 2008 年第二季度 數(shù)字信號處理選擇指南TI 數(shù)字信號處理技術(shù)介紹1Ô數(shù)字媒體處理器OMAP應用處理器C6000數(shù)字信號處理器C5000數(shù)字信號處理器C2000數(shù)字信號處理器MSP430微控制器音頻汽車通信工業(yè)醫(yī)療安全監(jiān)控視頻無線主要特性完整的定制型視頻解決方案低功耗與高性能高性能低功耗與高性能結(jié)合高性能與高集成度可實現(xiàn)更環(huán)保的工業(yè)應用超低功耗達芬奇數(shù)字媒體處理器:針對數(shù)字視頻而精心優(yōu)化達芬奇 (DaVinci) 技術(shù)包括可擴展的可編程信號處理片上系統(tǒng) (SoC)、加速器與外設,專為滿足各種視頻終端設備在性價比與特性方面的要求進行了優(yōu)化。最新的 OMAP™ 應用處理器:最佳的通用多媒體與圖形功能TI 高度可擴展的 OMAP 平臺能夠以任何單芯片組合實現(xiàn)業(yè)界通用多媒體與圖形處理功能的最佳組合。最新推出的四款 OMAP35x 器件的目標應用非常廣泛,其中包括便攜式導航設備、因特網(wǎng)設備、便攜式媒體播放器以及個人醫(yī)療設備等。最高性能:TMS320C6000™ DSP平臺C6000™ DSP 平臺可提供業(yè)界最高性能的定點與浮點 DSP,理想適用于視頻、影像、寬帶基礎局端以及高性能音頻等應用領(lǐng)域。低功耗與高性能相結(jié)合:TMS320C5000™ DSP 平臺C5000™ DSP 平臺不僅可提供業(yè)界最低的待機功耗,同時還支持高級自動化電源管理,能夠充分滿足諸如數(shù)字音樂播放器、VoIP、免提終端附件、GPS 接收機以及便攜式醫(yī)療設備等個人及便攜式產(chǎn)品的需求。結(jié)合類似 MCU 的控制功能與DSP 的高性能:TMS320C2000™數(shù)字信號控制器C2000™ 數(shù)字信號控制器 (DSC) 平臺融合了控制外設的集成功能與微控制器 (MCU) 的易用性,以及 TI 先進DSP 技術(shù)的處理能力和 C 語言編程效率。C2000 DSC 理想適用于嵌入式工業(yè)應用,如數(shù)字馬達控制、數(shù)字電源以及智能傳感器等。MSP430 超低功耗微控制器平臺TI MSP430 系列超低功耗 16 位 RISC 混合信號處理器可為電池供電的測量應用提供具有終極性能的解決方案。TI充分發(fā)揮自身在混合信號與數(shù)字技術(shù)領(lǐng)域卓越的領(lǐng)先優(yōu)勢, 推出的MSP430 使系統(tǒng)設計人員不僅能夠同時實現(xiàn)與模擬信號、傳感器與數(shù)字組件的接口相連,而且還能實現(xiàn)無與倫比的低功耗。輕松易用的軟件與開發(fā)工具對于加速 DSP 產(chǎn)品開發(fā)而言,TMS320™ DSP 獲得了 eXpressDSP™ 軟件與開發(fā)工具的支持,其中包括Code Composer Studio™ IDE、DSP/BIOS™內(nèi)核、TMS320 DSP 算法標準以及眾多可重復使用的模塊化軟件等,均來自業(yè)界最大規(guī)模開發(fā)商網(wǎng)絡。配套模擬產(chǎn)品TI 可提供各種配套的數(shù)據(jù)轉(zhuǎn)換器、電源管理、放大器、接口與邏輯產(chǎn)品,能夠充分滿足您設計的整體需求。
標簽: 數(shù)字信號處理 選擇指南
上傳時間: 2013-10-14
上傳用戶:jasson5678
SF-CY3 FPGA套件開發(fā)指南Ver6.00 (by特權(quán)同學)
上傳時間: 2013-10-22
上傳用戶:songnanhua
EDA技術(shù)實用教程VHDL版本課件
上傳時間: 2013-11-22
上傳用戶:iswlkje
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復數(shù)高性能浮點數(shù)字信號處理(DSP)設計。獨立技術(shù)分析公司Berkeley設計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。 Altera的浮點DSP設計流程經(jīng)過規(guī)劃,能夠快速適應可參數(shù)賦值接口的設計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統(tǒng)HDL設計更迅速的實現(xiàn)并驗證復數(shù)浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
上傳時間: 2014-12-28
上傳用戶:18888888888
本資料是關(guān)于夏宇聞老師優(yōu)秀的verilog教程課件,其中包括verilog講稿PPT、verilog課件、verilog例題等。
上傳時間: 2013-10-24
上傳用戶:exxxds
Verilog_實現(xiàn)任意占空比、任意分頻的方法
上傳時間: 2013-11-07
上傳用戶:JasonC
本資料是《EDA原理及應用》一書的配套實驗課件,一共有18個實驗。大家可以參考著自己做!當然做完后也可以到電子發(fā)燒友網(wǎng)站FPGA技術(shù)聯(lián)盟QQ群(263281510)討論討論...
上傳時間: 2013-10-20
上傳用戶:zhuoying119
第1章-EDA設計導論 第2章-可編程邏輯器件設計方法 第3章-VHDL語言基礎 第4章-數(shù)字邏輯單元設計 第5章-VHDL高級設計技術(shù) 第6章-基于HDL和原理圖的設計輸入 第7章-設計綜合和行為仿真 第8章-設計實現(xiàn)和時序仿真 第9章-設計下載和調(diào)試 第10章-設計示例(數(shù)字鐘、UART、數(shù)字電壓表) 點擊鏈接,【《EDA原理及應用》(何賓教授)實驗課件下載 】
標簽: EDA
上傳時間: 2013-12-20
上傳用戶:panpanpan
cpld開發(fā)套件光盤說明
上傳時間: 2013-11-17
上傳用戶:yuzhou229843982
學習FPGA的課件,內(nèi)容含有軟件的介紹,Altera和Xilinx芯片的介紹,以及VHDL的編程風格。和一些實例講解。
上傳時間: 2013-10-15
上傳用戶:xmsmh
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1