這是一個由java寫成的飛機冒險射擊遊戲!開發過程不是那麼簡單就是了…希望對一些此類遊戲有興趣的人有幫助~
標簽: java
上傳時間: 2016-10-26
上傳用戶:wpwpwlxwlx
AT89C2051+MC44817鎖相環電路CATV射頻調制器匯編源代碼。
上傳時間: 2013-12-28
上傳用戶:15071087253
使用Verilog語言編寫的使用SPI總線設置頻率LM2346,可通過設置其R寄存器對其輸出頻率進行設置(需相應的射頻電路相配合)。
上傳時間: 2017-04-08
上傳用戶:二驅蚊器
讀寫器與射頻卡通信的設計采用RC522射頻讀寫芯片與射頻卡進行通信,符合ISO14443規范協議;硬件系統設計中主要有AVR單片機主控模塊、電源模塊、存儲模塊、外部時鐘模塊、LCD模塊;軟件系統設計采用C語言,遵循模塊化和結構化編程模式,設計了射頻卡操作程序、軟關機與自動關機程序、LCD顯示、串行Flash存儲器、外部時鐘等外部設備驅動程序。所設計的手持式讀寫器具備對MF1 S50、S70射頻卡的讀寫、實時狀態顯示、系統在線升級以及關機等功能。
上傳時間: 2017-04-13
上傳用戶:Shaikh
所 設計的 無線數 傳模塊 由單 片射 頻收發 器芯片 波器和壓控振蕩器組成。壓控振蕩器由片內的振蕩電路 nRF903、微控制器MSP430F1121和接 口芯片75LV4737A 和外接的LC諧振回路組成。要發射的數據通過DATA端 組 成 ,工作 在 915MHz國際通用的 ISM 頻 段 ; GMSK/ 輸入 。
上傳時間: 2013-12-18
上傳用戶:liglechongchong
采用單片機89C52對飛利浦13.56Mhz的射頻芯片MFRC500進行密碼的配置與扇區的讀寫。可以由電腦通過串口發送命令來對MFRC500進行寄存器的配置讀寫。
上傳時間: 2013-12-20
上傳用戶:frank1234
nrf24e1 adc 接收端 原始碼 發射端原始碼
上傳時間: 2017-09-03
上傳用戶:bruce5996
RFID讀卡模塊RC522串口讀寫器13.56mhz ic卡設計射頻模塊串口文檔資料+Rc522Manager上位機API工具軟件1).MF RC522 是應用于 13.56MHz 非接觸式通信中高集成度讀寫卡系列芯 片中的一員。是 NXP 公司針對“三表”應用推出的一款低 電壓、低成本、 體積小的非接觸式讀寫卡芯片,是智能儀表和便攜 式手持設備研發的較好 選擇。 2).MF RC522 利用了先進的調制和解調概念,完全集成了在 13.56MHz 下 所有類型的被動非接觸式通信方式和協議。支持 ISO14443A 的多層應用。 其內部發送器部分可驅動讀寫器天線與ISO 14443A/MIFARE卡和應答機的通 信,無需其它的電路。接收器部分提供一個堅固而有效的解調和解碼電路, 用于處理 ISO14443A 兼容的應答器信號。數字部分處理 ISO14443A 幀和錯 PcdAnticoll(unsigned char *pSnr) //防沖撞 0101:PcdSelect(unsigned char *pSnr) //卡片選擇 0110:PcdAuthState(unsigned char auth_mode,unsigned char addr,unsigned char *pKey,unsigned char *pSnr) //驗證卡片密碼 0111:PcdRead(unsigned char addr,unsigned
上傳時間: 2021-12-22
上傳用戶:
推挽型射極跟隨器TinaPro仿真
標簽: 射極跟隨器
上傳時間: 2022-03-17
上傳用戶:
為了提高超高頻RFID系統中閱讀器在低信噪比的情況下仍具有較高的識別能力,提出一種基于FPGA系統結合軟件無線電方法實現超高頻RFID射頻前端電路方案。超高頻射頻識別系統必須符合EPC Class 1generation 2標準,所設計的電路系統以Xilinx公司的XC6SLX16-2CSG324FPGA芯片為硬件基礎,將數字基帶調制解調和中頻濾波電路在FPGA系統中設計實現,重點闡述了射頻前端電路的設計結構、AD/DA轉換電路,以及數字濾波器的設計。實驗結果表明,所設計的超高頻RFID閱讀器簡化了前端電路系統結構,提升了穩定性,增強了抗干擾能力。該電路系統在信噪比較低的情況下,能夠較好地實現915MHz頻率的射頻接收和發送。In order to improve the reader UHF RFID system still has a higher ability to identify,in the case of low signal-to-noise ratio.The UHF RFID systems must comply with EPC Class 1 generation 2 standard.In this paper,the design of the circuit system based on Xilinx's XC6SLX16-2CSG324 FPGA chip,and presents UHF RFID RF front-end circuit with software radio based on FPGA system.Digital baseband modem and IF filter circuit is designed and implemented in the FPGA system,and focused on designing the structure of the RF front-end circuit,AD/DA conversion circuits,and digital filter.Experimental results show that the UHF RFID reader de...
標簽: 915mhz 超高頻 rfid 閱讀 射頻 前端 電路 設計
上傳時間: 2022-04-17
上傳用戶:shjgzh