H橋的一些資料,自己整理得,包括一些電路圖和pdf文檔資料
標簽: H橋驅動
上傳時間: 2013-04-24
上傳用戶:banyou
該文主要研究開發了適用于電力有源濾波器、開關磁阻電機調速系統等現代電力電子裝置的開關穩壓電源.該電源采用雙端反激式功率變換電路,降低了功率MOSFET截止期間的所承受電壓應力,減小了管子的耐壓要求.該文首先詳細分析了多輸出電流型雙端反激式開關電源的基本工作原理,并在此基礎上建立了一套系統的、準確的穩態數學模型及動態小信號模型.根據所建立的數學模型,結合自動控制原理,對閉環控制系統進行了穩定性分析研究,提出了穩定運行條件,給出了閉環系統的參數設計.然后根據已建立的數學模型,利用MATLAB軟件仿真分析了系統的穩定性,同時建立了PSPICE實時仿真電路模型,進行了深入細致的計算機仿真研究,驗證了理論設計的正確性、合理性.最后設計了一套38W、六路輸出的原理樣機,給出了相關的實驗波形和實驗結果分析.
上傳時間: 2013-06-25
上傳用戶:大三三
本文在分析干式電力變壓器絕緣結構和電場分布特點的基礎上,建立了四種電場分析模型:二維和三維高壓繞組電場分析模型、二維和三維端部電場分析模型。以SG10型H級絕緣空氣自冷干式變壓器為具體分析對象,采用ANSYS有限元分析軟件對四個電場模型進行了有限元建模,并完成了有限元分析,得出相應的干式電力變壓器絕緣的電場強度和分布分析結果。 在深入理解ANSYS有限元分析軟件接口的基礎上,編寫了以APDL參數化語言為基礎的命令流程序,并采用C++Builder6.0軟件編寫了實現模型修改和結果顯示的程序,完成了干式電力變壓器電場有限元分析系統的開發。應用該軟件,用戶可以對四個模型的絕緣結構尺寸、介電常數等參數直接進行修改,在調用ANSYS軟件進行有限元分析后,可以得到非常直觀的相應干式電力變壓器絕緣的電場強度和分布結果,包括顯示電場的最大電場強度值及其位置,以及用圖像方式顯示模型的電場強度矢量圖利分布云圖。本文工作對于研究干式電力變壓器的電場分布以及絕緣合理設計具有工程意義。
上傳時間: 2013-06-26
上傳用戶:tianyi223
隨著現代科學技術的迅速發展和人們對數據采集技術要求的日益提 高,近年來數據采集技術得到了長足的發展,主要表現為精度越來越高, 傳輸的速度越來越快。但是各種基于ISA、PCI 等總線的數據采集系統存 在著安裝麻煩、受計算機插槽數量、地址、中斷資源的限制、可擴展性 差等缺陷,嚴重的制約了它們的應用范圍。USB 總線的出現很好的解決了 上述問題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統總線的不足而推出的一種新型串行通信標準。為了適應高速傳輸的需 要,2004 年4月,這些公司在原來1.1 協議的基礎上制定了USB2.0 傳輸 協議,使傳輸速度達到了480Mb/s。該總線具有安裝方便、高帶寬、易擴 展等優點,已經逐漸成為現代數據采集傳輸的發展趨勢。 以高速數字信號處理器(DSPs)為基礎的實時數字信號處理技術近 年來發展迅速,并獲得了廣泛的應用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點DSPs , 其峰值處理能力達到了 1350MFLOPS,是目前國際上性能最高的DSPs 之一。同時該DSPs 接口豐 富,擴展能力強,非常適合于做主控芯片。 基于TMS320C6713 和USB2.0,本文設計了一套多路實時信號采集系 統。該設計充分利用了高速數字信號處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優點,實現了傳輸速度快,采樣精度高,易于擴展,接口簡單的特點。在本文中詳細討論了各種協議和功能模塊的設計。本文 的設計主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號輸入 模塊,AD 數據采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協調控制下工作,軟件部分包括DSP 程序和PC 端程序設計。總的設計 思想是以TMS320C6713為核心,通過AD 轉換,將采集的數據傳送給 TMS320C6713 進行數據處理,并將處理后的數據經過USB 接口傳送到上位 機。
上傳時間: 2013-04-24
上傳用戶:fudong911
逆變器廣泛應用于工業生產的各個方面,數字控制具有方便實現復雜算法、抗干擾性強和產品容易升級等優點,已成為未來逆變器的發展趨勢。使用數字技術控制設計逆變器,控制器的性能決定了逆變系統系統的性能。然而在很多高頻應用的場合,目前常用的控制器的速度往往不能完全達到要求。與傳統單片機和DSP芯片相比,FPGA器件具有更高的處理速度。同時FPGA應用在數字化逆變器設計中,還可以大大簡化控制系統結構,并可實現多種高速算法,具有較高的性價比。在逆變器的全數字化控制領域,FPGA具有很好的應用價值。 論文首先介紹了SPWM基本原理及其控制方式,SPWM的生成方法,并結合本課題給出了查表法生成SPWM波的一般方法,且以單相全橋逆變器為例進行了仿真。分析其的電路特點,建立PWM逆變器的統一電路模型、連續狀態空間以及離散狀態空間模型,在此數學模型基礎上,針對逆變器研究分析了目前用于逆變器設計的各種數字控制技術、控制方案,討論了其控制方法的優缺點,相關控制器設計的一般問題,最后比較了其優缺點,指出其存在的共性問題,總結了使用FPGA設計逆變器數字控制器的優勢。然后以單相電壓型PWM逆變器為控制模型采用新型模數結合現場可編程門陣列FPGA實現數字化控制器的方案,給出了純正正弦波逆變器的設計方案。 論文詳細論述了采用模數混合型FPGA作為主控芯片的高頻逆變器設計方法與實現過程。系統主控芯片采用Fusion系列AFS600,世界上首個模數混合型FPGA。主要設計要點包括:逆變器硬件電路設計以及SPWM數字控制系統軟件設計。外圍強電電路的設計的難點在于用于前端升壓的高頻變壓器的設計以及輸出端LC濾波電感與電容的選取。另外,SPWM“H”字全橋逆變電路中的高懸浮電壓也是設計中需要值得注意的重要環節。在控制系統軟件設計方面,采用FPGA自上而下的設計方法,對其控制系統進行了功能劃分,完成了SPWM產生器以及加入死區補償的PWM發生器、和反饋等模塊的設計。 論文的結束部分給出了設計結果,并指出了進一步的工作的思路和方向。
上傳時間: 2013-05-19
上傳用戶:小碼農lz
瑞泰開發板ICETEK-DM642的實驗例程 實驗5.1:發光二極管的顯示編程––––––––––––––––––– 85 實驗5.2:定時器控制發光二極管的顯示–––––––––––––––– 90 實驗5.3:音頻輸出––––––––––––––––––––––––– 94 實驗5.4:BSL 測試––––––––––––––––––––––––– 97 實驗5.5:FLASH 燒寫和程序自啟動(Boot Loader)–––––––––––99 第二章:基于 ICETEK-DM642-PCI 的基本圖象算法實現–––––––––––104 實驗5.6---實驗5.19:視頻驅動程序應用––––––––––––––––104 實驗5.20:視頻圖像處理-取反––––––––––––––––––––122 實驗5.21:視頻圖像處理-直方圖統計–––––––––––––––––124 實驗5.22:視頻圖像處理-直方圖均衡化增強––––––––––––––126 實驗5.23:視頻圖像處理-中值濾波–––––––––––––––––– 129 實驗5.24:視頻圖像處理-邊緣檢測(Sobel 算子)––––––––––––132 實驗5.25:視頻圖像處理-傅立葉變換––––––––––––––––– 136 實驗5.26:視頻圖像處理-彩色空間變換–––––––––––––––– 140 第三章:基于ICETEK-DM642-PCI 的FPGA 實現OSD 功能及圖象算法–––– 144 實驗5.27---實驗5.30:視頻圖像與圖形的疊加–––––––––––––144 第四章:基于ICETEK-DM642-PCI 的復雜圖象算法實現––––––––––– 148 實驗5.31:視頻圖像處理-H.263 編碼解碼––––––––––––––––148 實驗5.32:視頻圖像處理-JPEG2 編碼解碼–––––––––––––––153 實驗5.33:視頻圖像處理-MPEG2 編碼解碼–––––––––––––––157 實驗5.34:視頻圖像處理-運動圖像檢測––––––––––––––––162 第五章:基于ICETEK-DM642-PCI 的圖象網絡算法實現–––––––––––166 實驗5.35:視頻圖像處理-JPEG 網絡攝像機–––––––––––––––166 實驗5.36:視頻圖像處理-雙路JPEG 網絡攝像機–––––––––––––170 實驗5.37:視頻圖像處理-視頻網絡服務器––––––––––––––– 174 實驗5.38:視頻圖像處理-視頻網絡客戶端––––––––––––––– 179 第六章:基于ICETEK-DM642-PCI 的語音算法實現:–––––––––––––184 實驗5.39:語音處理-數字回聲–––––––––––––––––––– 184 實驗5.40:語音處理-濾波處理–––––––––––––––––––– 187 實驗5.41:語音處理-濾波處理1––––––––––––––––––– 189 第七章:基于ICETEK-DM642-PCI 的上位機通訊實驗–––––––––––– 191 實驗5.42:通信-異步串口––––––––––––––––––––––191 實驗5.43:通信-PCI 總線–––––––––––––––––––––– 194 實驗 5.44:視頻圖像處理-生成圖像文件–––––––––––––––– 198
上傳時間: 2013-05-31
上傳用戶:zxianyu
H.264/AVC規范是由國際電聯(ITU-T)和國際標準化組織(ISO)聯合制定的新一代視頻編解碼標準。它具有如下四個特點:低碼流,和MPEG2等壓縮技術相比,在同等圖像質量下,采用H.264技術壓縮后的數據量只有MPEG2的1/8;高圖象質量,復雜的算法保證了低碼流條件下圖像仍能保留豐富的細節;容錯能力強,提供了解決在不穩定網絡環境下容易發生的丟包等錯誤的必要工具;網絡適應性強,提供了網絡適應層,數據能在不同網絡上傳輸。但由此帶來的代價是復雜度極高的編碼過程,尤其是在嵌入式系統中實現具有很大的挑戰性。 本文主要介紹了基于H.264標準的開源代碼T264向DM642平臺的移植和優化。優化綜合運用了上層和底層的實現方法實現。上層的方法例如使用CCS提供的條件優化代碼優化功能,使用IMGLIB中高度優化的函數等,其特點是簡便易行,效果良好;底層的實現方法例如使用DM642特有的內聯函數,用線性匯編的方式實現算法等,特點是提高了代碼運行的并行性,但需要對DM642和H.264有很深刻的理解。 目前本設計已成功完成H.264.算法在DM642開發板上的運行,壓縮QCIF格式視頻的速度隨圖像復雜度的不同達到了35-50幀每秒。此后本設計還繼續使用優化后的編碼器實現了監控用視頻服務器的原型,使得攝像頭采集的視頻數據在DM642開發板上壓縮后傳輸至PC機,且能夠在PC端用配套的程序成功解碼并播放。
上傳時間: 2013-06-23
上傳用戶:qqiang2006
應用于煤礦、石化等易燃易爆環境的電子設備必須滿足防爆的要求,本質安全型是最佳的防爆形式。本質安全型開關電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優點,因而具有廣闊的發展前景。單端反激變換器是開關變換器的一種基本的拓撲結構,在實際中應用比較廣泛,因此對單端反激變換器進行本質安全特性分析是本質安全開關電源設計的重要基礎。本質安全型開關變換器的設計,主要是對變換器中的儲能元件進行設計,即變換器中的電感和輸出濾波電容進行設計。 本文對變換器的靜態特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態范圍內的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質安全特性進行了分析,得出輸出本質安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據的正確性。得出輸出本質安全型單端反激變換器的設計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質安全型單端反激變換器電感、電容參數的設計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結果驗證了理論分析的正確性和設計方法的可行性。
上傳時間: 2013-06-25
上傳用戶:水中浮云
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
對于H.264視頻編碼系統,雖然單純用軟件也可以實現整個編碼過程,但是由于整個編碼系統的算法復雜度很高,里面又有大量的數學運算,使得軟件的計算能力差、速度慢,容易造成總線擁擠,所以單純地依靠軟件無法實現視頻編碼的要求。為了縮短整個編碼的時間,提高編碼系統的工作效率,有必要將軟件中耗費時間和資源較多的模塊用硬件來實現。本文正是基于上述的想法,通過使用FPGA豐富的內部資源來實現H.264的編碼。本系統流程是首先使用視頻解碼芯片SAA7113將從攝像頭傳輸過來的PAL制式數據轉換為ITU656格式的數字視頻數據,然后由FPGA讀取并進行預測、變換和編碼,最后將編碼生成的碼流通過USB接口發送到PC端進行解碼和顯示。
上傳時間: 2013-06-30
上傳用戶:hehuaiyu