亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

多點(diǎn)(diǎn)觸摸

  • proteus寫的實(shí)驗(yàn)程序例子1

    為優(yōu)秀的單片機(jī)仿真軟件proteus寫的實(shí)驗(yàn)程序例子\r\n不但可以仿真mcu,外圍器件也可以仿真\r\n多路開關(guān)的實(shí)驗(yàn)\r\n

    標(biāo)簽: proteus 實(shí)驗(yàn) 程序

    上傳時(shí)間: 2013-08-08

    上傳用戶:bpgfl

  • 基于FPGA 的出租車計(jì)價(jià)器系統(tǒng)設(shè)計(jì)

    摘要: 本文介紹了基于FPGA 的出租車計(jì)價(jià)器系統(tǒng)的功能、設(shè)計(jì)思想和實(shí)現(xiàn), 該設(shè)計(jì)采用模塊化自上而下的層次化設(shè)計(jì),頂\r\n層設(shè)計(jì)有5 個(gè)模塊,各模塊中子模塊采用VHDL 或圖形法設(shè)計(jì)。在Max+plusⅡ下實(shí)現(xiàn)編譯、仿真等,最后成功下載到FPGA 芯\r\n片中。完成了可預(yù)置自動(dòng)計(jì)費(fèi)、自動(dòng)計(jì)程、計(jì)時(shí)、空車顯示等多功能計(jì)價(jià)器。由于FPGA 具有高密度、可編程及有強(qiáng)大的軟件\r\n支持等特點(diǎn),所以該設(shè)計(jì)具有功能強(qiáng)、靈活和可靠性高等特點(diǎn),具有一定的實(shí)用價(jià)值。

    標(biāo)簽: FPGA 出租車計(jì)價(jià)器 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-08-09

    上傳用戶:Zxcvbnm

  • 利用FPGA驅(qū)動(dòng)LED顯示

    FPGA驅(qū)動(dòng)LED顯示:運(yùn)用硬件描述語言(如VHDL)設(shè)計(jì)一個(gè)顯示譯碼驅(qū)動(dòng)器,即將要顯示的字符譯成8段碼。由于FPGA有相當(dāng)多的引腳端資源,如果顯示的位數(shù)N較少,可以直接使用靜態(tài)顯示方式,即將每一個(gè)數(shù)碼管都分別連接到不同的8個(gè)引腳線上,共需要8×N條引腳線控制.

    標(biāo)簽: FPGA LED 驅(qū)動(dòng)

    上傳時(shí)間: 2013-08-10

    上傳用戶:Amygdala

  • 對(duì)硅微諧振式加速度計(jì)的數(shù)據(jù)采集電路開展研究工作

    項(xiàng)目的研究?jī)?nèi)容是對(duì)硅微諧振式加速度計(jì)的數(shù)據(jù)采集電路開展研究工作。硅微諧振式加速度計(jì)敏感結(jié)構(gòu)輸出的是兩路差分的頻率信號(hào),因此硅微諧振式加速度計(jì)數(shù)據(jù)采集電路完成的主要任務(wù)是測(cè)出兩路頻率信號(hào)的差值。測(cè)量要求是:實(shí)現(xiàn)10ms內(nèi)對(duì)中心諧振頻率為20kHz、標(biāo)度因數(shù)為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計(jì)輸出的頻率信號(hào)的測(cè)量,等效測(cè)量誤差為±1mg。電路的控制核心為單片機(jī),具有串行接口以便將測(cè)量結(jié)果傳送給PC機(jī)從而分析、保存測(cè)量結(jié)果。\\r\\n按研究?jī)?nèi)容設(shè)計(jì)了軟硬件。軟件采用多周期同步法

    標(biāo)簽: 硅微 加速度計(jì) 數(shù)據(jù)采集電路 諧振式

    上傳時(shí)間: 2013-08-11

    上傳用戶:csgcd001

  • 大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略

    大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略,希望有需要的人喜歡

    標(biāo)簽: FPGA 大型 多時(shí)鐘 策略

    上傳時(shí)間: 2013-08-14

    上傳用戶:zhichenglu

  • 采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路

    采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路

    標(biāo)簽: Altera FPGA HDLC plus

    上傳時(shí)間: 2013-08-16

    上傳用戶:ommshaggar

  • 多款FPGA CPLD開發(fā)板的原理圖

    多款FPGA CPLD開發(fā)板的原理圖,很好的線路設(shè)計(jì)參考

    標(biāo)簽: FPGA CPLD 開發(fā)板 原理圖

    上傳時(shí)間: 2013-08-18

    上傳用戶:shanml

  • 基于FPGA的多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼

    基于FPGA的多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼,其功能主要有:時(shí)間設(shè)置,時(shí)間顯示,跑表,分頻,日期設(shè)置,日期顯示等

    標(biāo)簽: Verilog FPGA HDL 多功能

    上傳時(shí)間: 2013-08-18

    上傳用戶:問題問題

  • 一種基于FPGA實(shí)現(xiàn)的FFT結(jié)構(gòu)

    一種基于FPGA實(shí)現(xiàn)的FFT結(jié)構(gòu)\\r\\n調(diào)從基本元器件開始的計(jì)算機(jī)硬件系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),大多設(shè)置在自動(dòng)控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計(jì)算機(jī)教育。 1966年多處理器平臺(tái)FPGA 學(xué)習(xí)目標(biāo) (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷

    標(biāo)簽: FPGA FFT

    上傳時(shí)間: 2013-08-20

    上傳用戶:linlin

  • PROTUES中簡(jiǎn)單圖片顯示,請(qǐng)多提意見.謝謝!

    PROTUES中簡(jiǎn)單圖片顯示,請(qǐng)多提意見.謝謝!

    標(biāo)簽: PROTUES

    上傳時(shí)間: 2013-08-20

    上傳用戶:wawjj

主站蜘蛛池模板: 扎囊县| 青岛市| 双峰县| 晋城| 九江市| 南开区| 中超| 富锦市| 本溪| 平顺县| 湟源县| 会宁县| 磐安县| 安阳县| 青阳县| 化隆| 额尔古纳市| 鹿邑县| 福贡县| 当雄县| 额尔古纳市| 嘉定区| 腾冲县| 巴彦淖尔市| 攀枝花市| 太仓市| 麟游县| 安陆市| 梁河县| 古浪县| 茶陵县| 温宿县| 阳城县| 富平县| 开原市| 军事| 通江县| 三门峡市| 五家渠市| 阿克苏市| 巴彦淖尔市|