亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多通道循環(huán)采樣

  • 多功能單通道LoRaWAN網關(LiteCoG v1.0)代碼地址

    多功能單通道LoRaWAN網關(LiteCoG v1.0)代碼地址多功能單通道LoRaWAN網關(LiteCoG v1.0)代碼地址

    標簽: lorawan 網關

    上傳時間: 2021-12-29

    上傳用戶:

  • 基于DSP/FPGA的多波形數字脈沖壓縮系統(tǒng)硬件的研究與實現

    現代雷達系統(tǒng)廣泛采用脈沖壓縮技術,用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數字信號處理技術的迅猛發(fā)展和廣泛應用,為雷達脈沖壓縮處理的數字化實現提供了可能。 本文主要研究雷達多波形頻域數字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現。在匹配濾波理論的指導下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內、帶寬在5MHz以下的線性調頻信號(LFM),非線性調頻信號(NLFM)和Taylor四相碼信號,且技術指標完全滿足實用系統(tǒng)的設計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數轉換器AD10242設計高精度數據采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產生,以實現高精度采樣。 (2)根據協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現數據暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數據通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設計輸出板電路,完成數據對齊、求模和數據向下一級的輸出,并產生模擬輸出。 (5)調試并改進處理板和輸出板。

    標簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:qq277541717

  • 基于ARM的多對象遠程抄表系統(tǒng)集中器的設計與實現

    智能電表、水表、煤/燃氣表、熱量表等大量地出現在人們的生活中,同時這些儀表的抄錄工作變得越來越煩瑣,工作量大,工作效率低,不僅給用戶帶來不便,而且會存在漏抄、誤抄、估抄的現象。隨著電子技術、通信技術和計算機技術的飛速發(fā)展,人工抄表已經逐步被自動抄表所代替。 集中器是一個數據集中處理器,是多對象自動抄表系統(tǒng)的通信橋梁,負責對各智能表的數據進行采集、存儲和管理,及時有效地向上位機傳輸數據并執(zhí)行上位機發(fā)送的指令。提高多對象集中器數據處理能力,有效完成上下行通信是多對象自動抄表系統(tǒng)AMRS(Automation Meter Reading System)目前需要解決的關鍵問題。 本文針對多對象集中器這樣一個較復雜的通信與控制系統(tǒng),提出采用32位的高性能嵌入式微處理器。32位ARM9微處理器處理速度快、硬件性能高、低功耗、低成本,集成了相當多的硬件資源,硬件的擴展和設計大大簡化,ARM9(S3C2410)為工業(yè)級芯片,抗干擾能力強,能夠適應運行現場的較惡劣環(huán)境,8/16位微控制器運算能力有限,對于較復雜的通信與控制算法難以順利完成;硬件平臺依賴性強,不利于軟件的開發(fā)、升級與移植;在缺乏多任務調度機制的情況下,應用軟件不僅實現難度大,且可靠性難以保證。 本文首先對多對象遠程抄表系統(tǒng)的總體結構進行研究,主要研究了多對象遠程抄表系統(tǒng)中集中器的軟件和硬件實現,對硬件資源進行了外圍擴展,對S3C2410微處理器芯片的外圍硬件進行了擴展設計,使之具備了滿足使用需求的最小系統(tǒng)硬件資源,包括時鐘、復位、電源、外圍存儲、LCD、RS-485通信模塊、CAN通信模塊等電路設計。實時時鐘為多對象集中器定時抄表提供時間標準;電源電路為多對象集中器系統(tǒng)提供穩(wěn)定電源;看門狗電路的設計保證多對象集中器系統(tǒng)可靠運行,防止系統(tǒng)死機;數據存儲器主要用于存儲參數、變量、集中器自身的參數,負責智能表的參數以及智能表用量等。上行通道即多對象集中器與上位機之間的通信線路,采用CAN現場總線進行通信;下行通道即多對象集中器與智能表之間的通信,采用RS-485總線進行通信。軟件設計上,主要針對多對象集中器的數據存儲功能和串行通訊功能進行程序編寫。基于ARM的多對象遠程抄表系統(tǒng)集中器可以實現多對象遠程抄表,提高了數據處理能力,有效完成了上下行通信,可靠性強,穩(wěn)定性高,結構簡單。

    標簽: ARM 對象 遠程抄表系統(tǒng) 集中器

    上傳時間: 2013-06-07

    上傳用戶:heminhao

  • 基于ARM平臺及短消息的多點溫度監(jiān)測系統(tǒng)設計

    隨著現代控制技術的飛速發(fā)展和傳統(tǒng)工業(yè)改造的逐步實現,能夠獨立工作的溫度檢測和顯示系統(tǒng)已經應用于諸多領域。傳統(tǒng)的溫度監(jiān)測系統(tǒng)可靠性和實時性相對較差,溫度測量的精度和準確度較低,而且大多采用有線方式對整個系統(tǒng)進行控制,這不利于應用的擴展。近年來,嵌入式系統(tǒng)和無線通信技術(特別是短消息業(yè)務)受到遠程監(jiān)測領域研究者的密切關注,成為一個研究熱點。本文提出了一種將帶有I2C總線的ARM嵌入式微處理器和短消息業(yè)務(SMS)用于溫度檢測系統(tǒng)中的方法,實現了溫度的多點監(jiān)測。本文的主要研究內容如下: (1)多點溫度監(jiān)測系統(tǒng)硬件設計。采用以ARM微處理器LPC2290芯片為核心的嵌入式工控板,通過對Benq無線通信模塊M22的控制,接收并識別監(jiān)測中心發(fā)過來的短消息內容,實現了多點溫度的采集及顯示;采用八個帶有I2C總線接口的數字溫度傳感器LM75,組成八點溫度采集電路:利用帶有I2C總線接口的LED驅動器件ZLG7290及共陰式數碼管為溫度顯示電路,保證了溫度測量的精度和準確度。 (2)多點溫度監(jiān)測系統(tǒng)軟件設計。根據整個監(jiān)測系統(tǒng)的特點,提出了軟件設計的總體思路,并以ADS1.2為集成開發(fā)環(huán)境,將μC/OS-Ⅱ嵌入式操作系統(tǒng)的相關代碼移植到LPC2290中;采用分層體系思想,使用標準C語言編寫程序,結合嵌入式操作系統(tǒng)的任務管理、信號量等機制,并調用相關的應用程序接口函數(API函數),設計了包括溫度采集、溫度顯示、短消息接收與發(fā)送等多個子程序。 (3)監(jiān)測中心軟件設計。為了增強系統(tǒng)控制和數據管理功能,使用Visual C++6.0及ADO數據庫技術編寫了監(jiān)測中心軟件人機交互界面,通過串口使另一M22無線通信模塊同監(jiān)測中心上位機的通信,實現了在PC機上發(fā)送短消息指令對下位機進行遠程控制,并將接收到的數據存儲在Access數據庫中以便分析處理。 嵌入式技術和短消息業(yè)務在一定程度上提高了多點溫度監(jiān)測系統(tǒng)的測量精度、可靠性、穩(wěn)定性和實時性,對改進遠程監(jiān)測系統(tǒng)的控制方式和數據傳輸方式有一定的意義,也為對嵌入式應用項目的開發(fā)奠定了基礎。

    標簽: ARM 多點 溫度監(jiān)測 系統(tǒng)設計

    上傳時間: 2013-07-08

    上傳用戶:feichengweoayauya

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現

    隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業(yè)務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發(fā)送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態(tài)添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現四路E1的成幀操作,數據拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環(huán)間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 多業(yè)務PDH單片FPGA解決方案

    隨著通信網的發(fā)展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統(tǒng)以其通信容量大、傳輸性能好、接口標準、組網靈活方便、管理功能強大等優(yōu)點獲得越來越廣泛的應用.但是在某些對傳輸容量需求不大的場合,SDH的巨大潛力和優(yōu)越性無法發(fā)揮出來,反而還會造成帶寬浪費.相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對客戶不同需要設計不同的方案,在某些特定的接入場合具有一定的優(yōu)勢.本課題根據現實的需要,提出并設計了一種基于PDH技術的多業(yè)務單片FPGA傳輸系統(tǒng).系統(tǒng)可以同時提供12路E1的透明傳輸和一個線速為100M以太網通道,主要由一塊FPGA芯片實現大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優(yōu)勢.本文首先介紹數字通信以及數字復接原理和以太網的相關知識,然后詳細闡述了本系統(tǒng)的方案設計,對所使用的芯片和控制芯片FPGA做了必要的介紹,最后具體介紹了系統(tǒng)硬件和FPGA編碼設計,以及后期的軟硬件調試.歸納起來,本文主要具體工作如下:1.實現4路E1信號到1路二次群信號的復分接,主要包括全數字鎖相環(huán)、HDB3-NRZ編解碼、正碼速調整、幀頭檢測和復分接等.2.將以太網MII接口來的25M的MII信號通過碼速變換到25.344M,進行映射.3.將三路二次群信號和變換過的以太網MII信號進行5b6b編解碼,以利于在光纖上傳輸.4.高速時提取時鐘采用XILINX的CDR方案.并對接收到的信號經過5b6b解碼后,分接出各路信號.

    標簽: FPGA PDH 多業(yè)務 方案

    上傳時間: 2013-07-23

    上傳用戶:lansedeyuntkn

  • 基于ARM多用戶智能電能表設計

    隨著城市居民住房的發(fā)展,樓房用表需求量不斷增大,傳統(tǒng)的把多個電能表掛在一起的計量方式越來越顯出它的弊端;即體積大,成本高,工程造價高,不利于新型住房的集中用電管理。多用戶、多功能智能電表不僅能很好地解決上述問題,還能實現很多智能化的功能。 多用戶多功能智能電能表可同時計量48戶居民的用電量。該電能表采用2塊LPC2294控制,以完成數據的通信和采集;采用2塊ARM,以減輕CUP的負擔,提高系統(tǒng)的多功能化和智能化。相對于單用戶電表,多用戶電表有多達32路以上通道,采用同一系統(tǒng)進行分時處理,該系統(tǒng)采用12位A/D轉換芯片AD8364,能保證數據采集的精度和速度。上位機還能實現與銀聯(lián)系統(tǒng)聯(lián)網,可遠程控制用戶的用電。多用戶、多功能電能表在靈活性、多功能化、智能化、精度等方面都有優(yōu)勢。

    標簽: ARM 多用 智能電能表

    上傳時間: 2013-04-24

    上傳用戶:葉山豪

  • 單片機控制多功能逆變焊機研究

    介紹的多功能逆變焊機控制系統(tǒng)是以80C196KC為控制系統(tǒng)核心組成了最小單片機控制系統(tǒng).文中首先討論了控制系統(tǒng)各部分電路如:脈寬調制電路、驅動電路、恒值采樣反饋電路、保護電路、參數預置與顯示電路的組成及工作原理.接著介紹了對于一個復雜的控制系統(tǒng)的如何采有模塊化程序設計方法來設計系統(tǒng)軟件,以及常用的軟件抗干擾措施.最后給出了所設計的多功能逆變焊機系統(tǒng)調試的試驗結果.

    標簽: 單片機控制 多功能 逆變 焊機

    上傳時間: 2013-04-24

    上傳用戶:semi1981

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統(tǒng)設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發(fā)展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統(tǒng)的接 入網中。 2. 2 高速數據采集系統(tǒng)中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統(tǒng)的關鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統(tǒng)中: 以4 分相后 圖6 分相技術提高系統(tǒng)的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統(tǒng)設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • DK4.1P-多功能數字卡拉OK處理器

    LAXDK4.1P是多功能數字處理器,所有功能都通過雙DSP處理實現。獨立處理芯片實現全功能的參量均衡,精確分頻,輸出限幅。內置一個DSP效果器,包含兩個獨立的可編程引擎,分別處理回聲、混響效果,實現無窮的效果組合。并且提供精確快速的反饋抑制功能。3路線路輸入、背景音樂(BGM)功能,并帶有同步視頻切換。音樂通道配置7段全參量均衡適應千變萬化的應用環(huán)境。話筒通道7段全參量均衡,配合優(yōu)質話放電路帶來清晰干凈的演唱效果。超低音分頻實現斜率、濾波器、上下限頻點的全部可調,并配置3段參量均衡使調試更得心應手。獨立中置輸出通道,輸出話筒直達聲,并配置3段參量均衡大大提升演唱人聲的表現能力。

    標簽: 4.1 DK 多功能 卡拉OK處理器

    上傳時間: 2013-10-26

    上傳用戶:herog3

主站蜘蛛池模板: 新津县| 海林市| 卢龙县| 九台市| 安陆市| 呈贡县| 镇原县| 视频| 石嘴山市| 涿州市| 尼勒克县| 兴义市| 桦甸市| 绥宁县| 盐池县| 汕头市| 综艺| 松滋市| 小金县| 小金县| 随州市| 河南省| 金乡县| 金乡县| 泰和县| 汝阳县| 巴林右旗| 龙江县| 辽中县| 铜山县| 木里| 全南县| 岗巴县| 蓬莱市| 若尔盖县| 宜昌市| 拉孜县| 通渭县| 金坛市| 林州市| 张家港市|